

## BUT Génie Électrique et Informatique Industrielle - Semestre 3

Département GEII 2

## Électronique

# TD n°1: Numérisation

Auteur(s): PR

Date: 2023 Version: V1

Recommandations pour le déroulement du cours - TD :

- 15' Introduction à la chaine de traitement numérique du signal : diapos 1 à 14
- 5' répondre au QCM portant sur le cours



- 10' parcourir les diapo 16 à 19 : remarquer que le TD traite le problème remontant du calculateur vers la tension analogique d'entrée, donc dans le sens inverse au flux d'information, car les contraintes de la numérisation sont fixées par le calculateur
- 1H15 TD partie A questions a et b : respecter les échelles et travailler sur papier millimétré
- PAUSE
- 1H TD partie A question c : respecter les échelles et travailler sur papier millimétré
- 30' TD partie B

## PARTIE A — CE QU'IL FAUT SAVOIR ABSOLUMENT (DURÉE 2H15)

(réelle) de 4 bits, ce qui rend l'hypothèse 4 bits de ce TD réaliste.

## Objectif:

Comprendre les conséquences sur le signal des trois sous-fonctions toujours présentes dans une numérisation : l'échantillonnage, la quantification et le codage.



Remarque technologique : dans cet exercice nous travaillerons avec un ADC présentant une **quantification** *idéale* **de 4 bits**. Dans la réalité il n'existe pas de quantification *idéale*, toute quantification comporte des erreurs qui font que pour un code binaire certains bits (ceux de poids faible) sont faux. La documentation technique du composant permet de prévoir en fonction des conditions d'utilisation combien de bits sont perdus et choisir l'ADC adapté à l'application réalisée. Les ADC 8 bits les moins performants, ceux intégrés aux microcontrôleurs économiques, présentent si on ne prend pas de précaution une *quantification effective* 

La plage d'acquisition **pleine échelle (P.E.)** de l'ADC est de **[0 ;5V].** Dans les documentations (datasheet) c'est le terme anglais *Full Scale Range (FSR)* qui est utilisé.

La **fréquence d'échantillonnage** de l'ADC est de **1kHz.** Dans les documentations (datasheet) c'est le terme anglais **Sample Rate** qui est utilisé, et l'unité est le **SPS** ou **S/s** (samples per second).

a) Sous-fonction Codage:



Rôle : remplacer une tension quantifiée (nombre réel issu d'un ensemble fini de valeurs) par un code binaire utilisable par le calculateur (processeur).

*Pourquoi* ? Le rôle de l'ADC est de remplacer la tension analogique e(t) en entrée par une suite de valeurs entières **codées en binaire**  $\{b_{n3} b_{n2} b_{n1} b_{n0}\}$ .

- Établir un tableau à trois colonnes. Sur la première case de la première colonne indiquer le nom «  $(b_{n3} b_{n2} b_{n1} b_{n0})_2$  » et remplir les autres cases par les codes binaires naturels que peut générer un ADC 4 bits.
  - Remarque : il s'agit des valeurs que génère l'ADC à sa sortie. Celle-ci seront souvent intégrées à un certain protocole de communication pour le calculateur, par exemple le protocole I2C.
- Remplir la deuxième colonne avec l'entier naturel correspondant à chaque code binaire. N'oubliez pas d'indiquer le nom de la colonne « e<sub>n</sub> ».
   Remarque : il s'agit du nombre entier que manipulera le calculateur, par exemple grâce à une variable de type unsigned char en langage C.
- Remplir la troisième colonne avec la valeur de la tension quantifiée qui lui correspond grâce à la formule du cours. Le nom de la colonne est «  $e_q(n.T_e)$  ».

### • Est-ce que j'ai bien compris ? Travail autonome (2 min)

QCM : combien de valeurs différentes de la tension à son entrée *la sous-fonction codage* peut-elle coder ?

- o 2 valeurs
- o 16 valeurs
- Une valeur quelconque entre 0 et 5V
- N'importe quelle valeur

Après conversion par un ADC 6 bits de PE 0-5V on obtient l'entier 57 : quelle est la tension quantifiée correspondante ?

#### b) Sous-fonction Quantification:



Rôle : remplacer une tension analogique (valeur appartenant à un ensemble continu de réels) par une tension quantifiée (valeur appartenant à ensemble fini de réels) pour être utilisables par la fonction Codage.

Pourquoi ? La fonction codage ne peut fonctionner que pour un ensemble fini de valeurs de la tension, ensemble établi à la question a, c'est le rôle de la sous-fonction quantification de remplacer toutes les autres valeurs possibles de la tension analogique d'entrée par une des valeurs autorisées.

• En s'appuyant sur le tableau du a), représenter la caractéristique entrée/sortie de la sous-fonction quantification de l'ADC, c'est à dire les valeurs de la tension quantifiée eq en fonction de la tension d'entrée e.

Échelle conseillée : 1/3 V par carreau sur la première feuille de papier millimétré.

## Est-ce que j'ai bien compris ? Travail autonome (2 min)

Après conversion par un ADC 6 bits de PE 0-5V on obtient l'entier 57 : A quelle plage de tensions peut correspondre cette valeur ?

QCM : la quantification est-elle à l'origine d'une perte de précision de la valeur numérisée ?

- o Non
- o Oui, mais on peut la majorer si le quantum est connu
- Oui, l'erreur peut prendre n'importe quelle valeur réelle

#### c) Sous-fonction **Echantillonnage**:



# Rôle : fournir au système numérique un échantillon de la tension d'entrée tous les Te, la période d'échantillonnage

Pourquoi ? Pour laisser le temps de réaliser la quantification et le codage de l'échantillon, et aussi au calculateur de traiter les données binaires reçues précédemment. Aussi, pour limiter la quantité de valeurs à mémoriser ou à traiter, pour des raisons économiques ou technologiques.

Mise en garde : dans les tracés ci-dessous, veuillez être précis *en indiquant le nom de TOUS les signaux*.

- Pour illustrer l'effet de l'échantillonnage, nous supposons que l'ADC traite une tension d'entrée triangulaire, d'amplitude crête-à-crête 4V, centrée sur 2,5V, de période 6,66ms. Représenter (au crayon) ce signal sur la deuxième feuille de papier millimétré en respectant les échelles 0,25V/carreau et 0,5ms/carreau.
- Représenter par une croix de couleur chaque échantillon de la tension et écrire le nom du signal « {e(n.Te)} » avec la même couleur. Les instants d'échantillonnage seront notés Te, 2.Te, 3.Te
- Recopier dans le tableau suivant les 10 premières valeurs de {e(n.Te)} et en dessous la valeur quantifiée correspondante {eq(n.Te)} selon la caractéristique établie au b.

| n                      | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 |
|------------------------|---|---|---|---|---|---|---|---|---|---|
| {e(n.T <sub>e</sub> )} |   |   |   |   |   |   |   |   |   |   |
| $\{e_q(n.T_e)\}$       |   |   |   |   |   |   |   |   |   |   |

• Représentez par une croix d'une couleur différente les valeurs de la tension quantifiée {e<sub>q</sub>(n.T<sub>e</sub>)}.

# PARTIE B – CARACTÉRISTIQUES DES ADC À PARTIR DES DOCUMENTS CONSTRUCTEURS

Les ADC les moins chers (tableau 1)

Distinguez deux grandes catégories d'ADC en se basant sur la résolution et la fréquence d'échantillonnage.

Vérifiez que ces deux catégories correspondent à des technologies différentes.

Quelles sont des applications typiques de ces deux catégories d'après les documentations 1 et 2 ?

Les ADC les plus rapides (tableau 2)

Quelles sont les plus hautes fréquences d'échantillonnage?

Que dire de la résolution ?

Quelle est la technologie employée ?

A quelles applications sont-ils destinés d'après la documentation 3 ?

Les ADC les plus précis (tableau 3)

Quelle est la plus haute précision atteinte actuellement ? Avec quelle technologie ?

Voir la documentation 4.

Application à la précision d'un capteur de signal « lent » (du point de vue de l'électronique !).



Tableau 1



# **CapTouch Programmable Controller for Single-Electrode Capacitance Sensors**

AD7147A

#### **FEATURES**

Programmable capacitance-to-digital converter (CDC)

Femtofarad (fF) resolution

13 capacitance sensor inputs

9 ms update rate, all 13 sensor inputs

No external RC components required

Automatic conversion sequencer

On-chip automatic calibration logic

Automatic compensation for environmental changes Automatic adaptive threshold and sensitivity levels

Register map is compatible with the AD714x

On-chip RAM to store calibration data

Serial peripheral interface (SPI) (AD7147A)

I<sup>2</sup>C-compatible serial interface (AD7147A-1)

Separate VDRIVE level for serial interface

Interrupt output and general-purpose input/output (GPIO)

25-ball, 2.3 mm × 2.1 mm WLCSP

2.6 V to 3.6 V supply voltage Low operating current

Full power mode: 1 mA

Low power mode: 28.96 µA

#### APPLICATIONS

Cell phones

Personal music and multimedia players

Smart handheld devices

Television, A/V, and remote controls

**Gaming consoles** 

#### **FUNCTIONAL BLOCK DIAGRAM**



Figure 1.

#### Documentation 1



# 1 MSPS, Ultralow Power, 12-Bit ADC in 8-Lead LFCSP

AD7091 **Data Sheet** 

#### **FEATURES**

Fast throughput rate of 1 MSPS Specified for V<sub>DD</sub> of 2.09 V to 5.25 V

INL of ±1 LSB maximum

Analog input range of 0 V to VDD

**Ultralow power** 

367 µA typical at 3 V and 1 MSPS

324 nA typical at 3 V in power-down mode

Reference provided by VDD

Flexible power/throughput rate management

High speed serial interface: SPI®-/QSPI™-/MICROWIRE®-/

DSP-compatible

**Busy indicator** 

Power-down mode

8-lead, 2 mm × 2 mm LFCSP package

Temperature range: -40°C to +125°C

#### **APPLICATIONS**

**Battery-powered systems** 

**Handheld meters** 

Medical instruments Mobile communications

Instrumentation and control systems

Data acquisition systems

#### **FUNCTIONAL BLOCK DIAGRAM**





Documentation 2

| Part#            | Resolution (Bits) \$ | ADC_Sample_Rate  - | Conv Time \$ | US Price 1000 to \$ 4999 | Cin \$ | ENOBs \$ | ADC Circuit Architecture |
|------------------|----------------------|--------------------|--------------|--------------------------|--------|----------|--------------------------|
| Apply Parameters | <= ÷                 | => ÷ SPS ÷         | <= μs ÷      | \$ US                    | <=     | <= ‡ bit | ÷)                       |
| Actions 🔻        |                      |                    |              |                          |        |          |                          |
| □ AD6641-500     | 12                   | 500MSPS            | -            | **                       | 1.3pF  | 10.7bit  | -                        |
| □ <u>AD6677</u>  | 11                   | 250MSPS            | -            | \$44.20                  | 2.5pF  | 10.6bit  | Pipelined                |
| □ AD6672         | 11                   | 250MSPS            | 4ns          | \$44.20                  | 5pF    | 10.6bit  | Pipelined                |
| □ AD6673         | 11                   | 250MSPS            | -            | \$74.80                  | -      | -        | -                        |
| □ AD6643-250     | 11                   | 250MSPS            | 4ns          | \$74.80                  | 2.5pF  | -        | Pipelined                |
| □ <u>AD6649</u>  | 14                   | 250MSPS            | -            | \$83.30                  | -      | -        | Pipelined                |
| □ AD6643-200     | 11                   | 200MSPS            | 5ns          | \$63.92                  | 2.5pF  | -        | Pipelined                |
| □ <u>AD6642</u>  | 11                   | 200MSPS            | -            | \$70.13                  | 5pF    | 10.7bit  | Pipelined                |
| □ AD6657A        | 11                   | 200MSPS            | -            | \$111.35                 | -      | 10.6bit  | Pipelined                |
| □ AD6657         | 11                   | 200MSPS            | -            | \$129.71                 | 5pF    | 10.7bit  | Pipelined                |
| □ AD6655-150     | 14                   | 150MSPS            | -            | \$98.67                  | 8pF    | -        | Pipelined                |
| □ AD6655-125     | 14                   | 125MSPS            | -            | \$84.50                  | -      | -        | Pipelined                |
| □ <u>AD10200</u> | 12                   | 105MSPS            | 100ns        | **                       | -      | 10.7bit  | Pipelined                |
| □ AD6645-105     | 14                   | 105MSPS            | 9.5ns        | \$56.67                  | 1.5pF  | 12.2bit  | Pipelined                |
| □ AD6655-105     | 14                   | 105MSPS            | -            | \$72.36                  | -      | -        | Pipelined                |

Tableau 2



# 250 MHz Bandwidth **DPD Observation Receiver**

AD6641

#### **FEATURES**

 $SNR = 65.8 \; dBFS$  at  $f_{\rm IN}$  up to 250 MHz at 500 MSPS ENOB of 10.5 bits at fin up to 250 MHz at 500 MSPS (-1.0 dBFS) SFDR = 80 dBc at fin up to 250 MHz at 500 MSPS (-1.0 dBFS) **Excellent linearity** 

DNL =  $\pm 0.5$  LSB typical, INL =  $\pm 0.6$  LSB typical Integrated 16k × 12 FIFO FIFO readback options

12-bit parallel CMOS at 62.5 MHz 6-bit DDR LVDS interface SPORT at 62.5 MHz SPI at 25 MHz

High speed synchronization capability 1 GHz full power analog bandwidth Integrated input buffer

On-chip reference, no external decoupling required

Low power dissipation 695 mW at 500 MSPS

Programmable input voltage range

1.18 V to 1.6 V, 1.5 V nominal

1.9 V analog and digital supply operation 1.9 V or 3.3 V SPI and SPORT operation

Clock duty cycle stabilizer

Integrated data clock output with programmable clock and data alignment

### **APPLICATIONS**

Wireless and wired broadband communications Communications test equipment Power amplifier linearization

#### GENERAL DESCRIPTION

The AD6641 is a 250 MHz bandwidth digital predistortion (DPD) observation receiver that integrates a 12-bit 500 MSPS ADC, a  $16k \times 12$  FIFO, and a multimode back end that allows users to retrieve the data through a serial port (SPORT), the SPI interface, a 12-bit parallel CMOS port, or a 6-bit DDR LVDS port after being stored in the integrated FIFO memory. It is optimized for outstanding dynamic performance and low power consumption and is suitable for use in telecommunications applications such as a digital predistortion observation path where wider bandwidths are desired. All necessary functions, including the sample-and-hold and voltage reference, are included on the chip to provide a complete signal conversion

The on-chip FIFO allows small snapshots of time to be captured via the ADC and read back at a lower rate. This reduces the constraints of signal processing by transferring the captured data at an arbitrary time and at a much lower sample rate. The FIFO can be operated in several user-programmable modes. In the single capture mode, the ADC data is captured when signaled via the SPI port or the use of the external FILL± pins. In the continuous capture mode, the data is loaded continuously into the FIFO and the FILL $\pm$  pins are used to stop this operation.

**Documentation 3** 



Tableau 3



# Pin-Programmable, Ultralow Noise, 24-Bit, Sigma-Delta ADC for Bridge Sensors

AD7191

#### **FEATURES**

Pin-programmable output rate Output data rate: 10 Hz, 50 Hz, 60 Hz, 120 Hz Pin-programmable PGA Gain: 1, 8, 64, 128 Pin-programmable power-down and reset RMS noise: 15 nV @ 10 Hz (gain = 128) Up to 21.5 noise free bits (gain = 1) Internal or external clock Bridge power-down switch Offset drift: 5 nV/°C Gain drift: 1 ppm/°C Specified drift over time Simultaneous 50 Hz/60 Hz rejection Internal temperature senso Power supply: 3 V to 5.25 V Current: 4.35 mA Temperature range: Package: 24-lead TSSOP

#### INTERFACE

2-wire serial
SPI, QSPI™, and MICROWIRE™ compatible
Schmitt trigger on SCLK

#### **GENERAL DESCRIPTION**

The AD7191 is a low noise, complete analog front end for high precision measurement applications. It contains a low noise, 24-bit sigma-delta (Σ-Δ) ADC. The on-chip low noise gain stage means that signals of small amplitude can be interfaced directly to the ADC. It contains two differential analog inputs. The part also includes a temperature sensor that can be used for temperature compensation.

For ease-of-use, all the features of the AD7191 are controlled by dedicated pins. The on-chip PGA has a gain of 1, 8, 64, or 128, supporting a full-scale differential input of  $\pm 5$  V,  $\pm 625$  mV,  $\pm 78$  mV, or  $\pm 39$  mV. The output data rate can be programmed to 10 Hz, 50 Hz, 60 Hz, or 120 Hz. Simultaneous 50 Hz and 60 Hz rejection is obtained when the output data rate is set to 10 Hz or 50 Hz; 60 Hz only rejection is obtained when the output data rate is set to 60 Hz. The AD7191 can be operated with the internal clock, or an external clock can be used.

The part operates with a power supply of 3 V to 5.25 V. It consumes a current of 4.35 mA. It is available in a 24-lead TSSOP package.

#### **Documentation 4**