# Výstupní zpráva - UART

Jméno: Patrik Mokruša

Login: xmokrup00

## Schéma architektury

#### Návrh



## **Popis**

- REG D-KO pro výstup (0-7)
- DEC osmibytový dekodér, reaguje jen na:
  - o D(0) 00011000 24
  - $\circ$  D(1) 00101000 40
  - o D(2) 00111000 56
  - o D(3) 01001000 72
  - o D(4) 01011000 88
  - o D(5) 01101000 104
  - o D(6) 01111000 120
  - o D(7) 10001000 136
- FSM automat viz obrázek 2
- CNT osmibytový counter

# Nákres grafu přechodů

#### Nákres



IN: DIN CNT OUT: CLEAR DOUT\_VLD

### Popis:

Mealyho automat

Formát IN/OUT u přechodů: DIN, CNT / CLEAR, DOUT\_VLD

X znamená not defined (je to jedno)

- Začíná v IDLE
- Když je na DIN 1, tak nuluje counter signálem CLEAR
- FSM čeká na nulu z DIN (start bit)
- Až mu dojde nula, tak dá CLEAR na 0 (přestane nulovat counter) a přepne se do COUNTING
- V COUNTING zůstane, dokud CNT nenapočítá do 152, pak se přepne se do VALID a nastaví DOUT\_VLD na 1
- Ve VALID zůstane, dokud CNT nenapočítá do 153 (o jeden clk později), přepne se do IDLE a nastaví DOUT\_VLD na

