# Design-ul unui înmulțitor secvențial pentru numere reprezentate în Semn-Marime

Oprițoiu Flavius flavius.opritoiu@cs.upt.ro

9 decembrie 2023

#### Introducere

#### Obiective:

 Construcția unei arhitecturi pentru înmulțirea secvențială a numerelor reprezentate în Semn-Mărime

#### Caracteristicile arhitecturii:

- Operarea numerelor fracționare pe 8 biți
- Proiectarea componentelor înmulțitorului
- Proiectarea căii de control a arhitecturii

### Arhitectura secvențială de înmultitor Semn-Mărime



**Notă**: Exceptând rst\_b, toate celelalte semnale sunt *sincrone*.

## Registrul M (rezolvat)

Stochează deînmulțitul, având următoarea interfață:

- ld\_ibus: încarcă valoarea deînmulțitului din INBUS
  - ▶ ibus: magistrala INBUS
- q: conținutul registrului

### Registrul Q

Stochează înmulțitorul, având interfața:

- clr\_lsb: şterge LSB-ul registrului
- ▶ ld\_ibus: încarcă valoarea înmulțitorului din INBUS
  - ibus: magistrala INBUS
- ▶ sh\_r: deplasare la dreapta a conținutului registrului
  - sh\_i: bitul de încărcat în MSB la deplasarea la dreapta
- 1d\_obus: livrează conținutul registrului la OUTBUS
  - obus: magistrala OUTBUS
- q: conținutul registrului

1 module reg\_q(

```
input sh_i, [7:0] ibus,
output reg [7:0] obus, [7:0] q

;
);
always @ (posedge clk, negedge rst_b)
//treat inputs rst_b, clr_lsb, ld_ibus, sh_r here

always @ (*) //write content to obus when ld_obus==1
obus = (ld_obus) ? q : 8'bz;
endmodule
```

input clk, rst\_b, clr\_lsb, ld\_ibus, ld\_obus, sh\_r,

### Registrul A

#### Acumulator, având interfața:

- clr: reset sincron, activ la 1 (șterge conținutul)
- ld\_sum: încarcă rezultatul sumatorului în acumulator
  - sum: rezultatul sumatorului
- ld\_sgn: încarcă semnul acumulatorului (MSB-ul)
  - sgn: semnul acumulatorului
- 1d\_obus: livrează conținutul acumulatorului la OUTBUS
  - obus: magistrala OUTBUS
- sh\_r: deplasare la dreapta a conținutului registrului
- sh\_i: bitul de încărcat în MSB la deplasarea la dreapta
- q: continutul acumulatorului

```
module reg_a(
input clk, rst_b, clr, sh_r, ld_sgn, ld_obus, ld_sum,
input sh_i, sgn, [7:0] sum,
output reg [7:0] obus, [7:0] q

//implementation here

// write content to obus
```

#### Unitate de Control

Unitatea de control are următoarea interfață:

- bgn: demarează algoritmul de înmulțire
- ▶ q\_0: LSB-ul registrului Q
- cnt\_is\_7: valoarea COUNTER este 7
- ▶ c0: şterge registrul A şi COUNTER, încarcă M din INBUS
- c1: încarcă Q din INBUS
- c2: încarcă rezultatul sumatorului înapoi în A
- c3: deplasează A concatenat cu Q la dreapta (încarcă 0 în MSB-ul lui A), incrementează COUNTER
- c4: setează semnul lui A, șterge LSB-ul lui Q
- ► c5/c6: livrează registrul A/Q la OUTBUS
- fin: marchează finalul operației, activat împreună cu c5, c6

```
module ctrl_u(
input clk, rst_b, bgn, q_0, cnt_is_7,

output c0, c1, c2, c3, c4, c5, c6, fin

//implementation here
endmodule
© 2023 Opritoiu Flavius. All Rights Reserved.
```

### Unitate de Control (contin.)



Important: Unitatea de control va avea frontul declanșator complementar față de toate celelalte componente secvențiale sincrone din arhitetură!

#### Integrarea tuturor componentelor

Arhitectura secvențială de înmulțire Semn-Mărime:

```
module sm_unit (
      input clk. rst b. bgn. [7:0] ibus.
      output fin, [7:0] obus
    ):
      //implementation here
    endmodule
    module sm_unit_tb;
        reg clk, rst_b, bgn; reg [7:0] ibus; wire fin; wire [7:0] obus;
g
        sm_unit test (.clk(clk), .rst_b(rst_b), .bgn(bgn), .ibus(ibus),
11
12
            .fin(fin), .obus(obus)):
13
        localparam CLK_PERIOD=100, CLK_CYCLES=17, RST_PULSE=25;
        localparam X=8'b10010111/*=-23*2^(-7)*/, Y=8'b10000011:/*=-3*2^(-7)*/
14
15
        initial begin clk=1'd0; repeat (CLK_CYCLES*2) #(CLK_PERIOD/2) clk=~clk; end
16
        initial begin rst b=1'd0: #(RST PULSE): rst b=1'd1: end
17
        initial begin bgn=1'd1; #200; bgn=1'd0; end
18
        initial begin ibus=0: #100 ibus=X: #100 ibus=Y: end
19
    endmodule
```

Testbench-ul păstrează OUTBUS în impedanță ridicată până la momentul 1300, când, pentru 1 ciclu de tact, OUTBUS devine 8'b00000000, după care, pentru un alt ciclu de clock, OUTBUS devine 8'b10001010 revenind, ulterior, în impedantă ridicată.

© 2023 Oprițoiu Flavius. All Rights Reserved.