

## COMPARAÇÃO DO DESEMPENHO MULTI-CORE DE ARQUITETURAS RISC E CISC: UM ESTUDO DE CASO ENTRE COMPUTADOR DESKTOP E O RASPBERRY PI

Paulinelly de Sousa Oliveira

#### Paulinelly de Sousa Oliveira

## COMPARAÇÃO DO DESEMPENHO MULTI-CORE DE ARQUITETURAS RISC E CISC: UM ESTUDO DE CASO ENTRE COMPUTADOR DESKTOP E O RASPBERRY PI

Monografia apresentada ao Curso de Engenharia de Computação do Instituto Federal de Educação, Ciência e Tecnologia de Minas Gerais - *campus* Bambuí, como requisito parcial para obtenção do título de Bacharel em Engenharia de Computação.

Área de concentração: Computação de Alto Desempenho

Orientador: Prof. Dr. Laerte Mateus Rodrigues Coorientador: Prof. Carlos Renato Nolli

O148c Oliveira, Paulinelly de Sousa.

Comparação do desempenho multi-core de arquiteturas risc e cisc: um estudo de caso entre computador Desktop e o Raspberry Pi. / Paulinelly de Sousa Oliveira. -2017.

63 f.: il.; color.

Orientador: Prof. Dr. Laerte Mateus Rodrigues.

Trabalho de Conclusão de Curso (graduação) - Instituto Federal de Educação, Ciência e Tecnologia de Minas Gerais – Campus Bambuí, MG, Curso Bacharelado em Engenharia de Computação, 2017.

1. Raspberry Pi. 2. Desempenho. I. Rodrigues, Laerte Mateus. II. Título.

CDD 004

#### Paulinelly de Sousa Oliveira

#### COMPARAÇÃO DO DESEMPENHO MULTI-CORE DE ARQUITETURAS RISC E CISC: UM ESTUDO DE CASO ENTRE COMPUTADOR DESKTOP E O RASPBERRY PI

Monografia apresentada ao Curso de Engenharia de Computação do Instituto Federal de Educação, Ciência e Tecnologia de Minas Gerais - campus Bambuí, como requisito parcial para obtenção do título de Bacharel em Engenharia de Computação.

Bambuí - MG, 15 de Dezembro de 2017

Prof. Dr. Laerte Mateus Rodrigues

Orientador

Instituto Federal de Educação, Ciência e Tecnologia de Minas Gerais

Prof. Carlos Renato Nolli

Coorientador

Instituto Federal de Educação, Ciência e

Tecnologia de Minas Gerais

Prof. Me. Ciniro Aparecido Leite Nametala Instituto Federal de Minas Gerais - campus

Bambuí

Prof. Me. Francisco Heider Willy dos Santos Instituto Federal de Minas Gerais - campus Bambuí

A Deus, pela força para lutar e chegar até aqui.
Aos meus pais, à minha irmã e meus amigos, pelo incentivo e motivação para alcançar
meus sonhos.
A todos que contribuíram e/ou torceram por mim.

# Agradecimentos

Agradeço a Deus por te concedido a mim esta grande oportunidade e dado forças em todos os momentos difíceis. Agradeço aos meus pais (José Vicente e Vera Lúcia) e a minha irmã (Patrícia) por terem acreditado em mim e por todo o apoio, confiança e por abraçarem este sonho comigo. Agradeço meu orientador (Laerte), co-orientador (Renato Nolli) e aos demais professores pela ajuda, paciência, conselhos e por todo conhecimento que me passaram, permitindo que eu chegasse aqui. Agradeço aos meus amigos, colegas de sala e curso que me ajudaram direta ou indiretamente. A todos que de alguma forma contribuíram: meu muito obrigado!!

| "A imaginação é mais importante que a ciência, porque a ciência é limitada, ao passo que a imaginação abrange o mundo inteiro."  (Albert Einstein)  "Por mais que a ciência evolua e que a tecnologia avance jamais ela vai decifrar a mente humana, pois cada cabeça é um mundo e cada ser humano uma história, jamais caberá numa tese ou num fundamento. Isso faz da humanidade e seu imaginário imensamente complexos e hierárquicos."  (Afonso Allan) |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

## Resumo

Os sistemas embarcados estão cada vez mais presentes em nosso cotidiano. Modelos como a Raspberry, Orange Pi, Beaglebone, dentre outros vêm se tornando cada vez mais populares, principalmente em aplicações domésticas e/ou de baixo custo. Este trabalho apresenta um comparativo de desempenho entre um computador desktop e uma placa Raspberry Pi modelo 3B. A fim de avaliar os diferentes tipos de processamento, foi utilizado para a análise um algoritmo genético, uma vez que seu código possui baixa granularidade, aplicado na resolução do problema do Caixeiro Viajante. Foram testadas entradas de 5, 10, 15 até 100 cidades, tanto de forma sequencial quanto de forma paralela na placa e no computador, com a finalidade de verificar o desempenho de cada arquitetura de acordo com o tamanho da entrada. Uma amostra, de 50 execuções, com entrada fixa de 30 cidades, também foi realizada em cada uma das arquiteturas (sequencial e paralelo) a fim de verificar aspectos como comportamento ao longo do tempo, entre outros. Os resultados mostram que o desempenho da Raspberry Pi é inferior ao do computador. Este já era um resultado esperado visto que se trata de uma arquitetura embarcada que possui recursos limitados, além de recursos como memória primária e secundária mais lenta que a de um computador. Entretanto, a placa apresentou melhor eficiência na utilização de seus núcleos em relação ao computador. Conclui-se portanto, que a Raspberry Pi é uma alternativa barata e eficiente para sistemas de baixo custo ou que não tenham tempo de resposta como fator crítico.

Palavras-chave: Raspberry Pi. Desempenho. Paralelo. Sequencial.

# Abstract

Embedded systems are increasingly present in our daily lives. Models such as raspberry, orange Pi, Beaglebone, among others have become increasingly popular, especially in domestic and / or low-cost applications. This work presents a performance comparison between a desktop computer and a Raspberry Pi model 3B card. In order to evaluate the different types of processing, a genetic algorithm was used for its analysis, since its code has low granularity, applied in the problem solving of the Traveling Salesman. Five, 10, 15 to 100 cities entries were tested, both sequentially and in parallel on the board and without a computer, in order to verify the performance of each architecture according to the size of the entrance. A sample, of 50 runs, with fixed input of 30 cities, was also performed in each of the series architectures (sequential and parallel) in order to verify how behavior over time, among others. The results show that the performance of raspberry Pi is lower than that of the computer. This was the same expected as an expected problem, but there are memory resources as well as features such as primary and secondary memory that are slower than a computer. However, a board had better use of its cores in relation to the computer. For example, a Raspberry Pi is an inexpensive and efficient alternative for low-cost systems and has no response time as a critical factor.

**Keywords:** Raspberry Pi. Performance. Parallel. Sequential.

# Lista de Figuras

| Figura 1 – Computação Natural                |                          |
|----------------------------------------------|--------------------------|
| Figura 2 – Algoritmos bio-inspirados         |                          |
| Figura 3 – Arquitetura ARM                   |                          |
| Figura 4 – Raspberry Pi 3 Modelo B           |                          |
| Figura $5$ – Fluxograma de um AG .           |                          |
| Figura 6 – Raspberry Pi: AG parale           | o                        |
| Figura 7 – Raspberry Pi: AG sequen           | cial                     |
| Figura 8 $-$ Notebook: AG paralelo .         |                          |
| Figura 9 – <i>Notebook</i> : AG sequencia    |                          |
| Figura 10 – <i>Notebook</i> : tempo sequenc  | al                       |
| Figura 11 – <i>Notebook</i> : tempo paralelo |                          |
| Figura 12 – Raspberry Pi: tempo sequ         | nencial                  |
| Figura 13 – Raspberry Pi: tempo para         | alelo                    |
| Figura $14 - Notebook$ : eficiência          |                          |
| Figura 15 – Raspberry Pi: eficiância         |                          |
| Figura 16 – Comparação dos $Sd_s$ obti       | dos no primeiro teste 54 |
| Figura 17 – Histogramas dos tempos o         | le execução obtidos 54   |
| Figura 18 – Histogramas dos $Sd_s$ obti      | dos                      |
| Figura 19 – $Notebook$ : eficiência          |                          |
| Figura 20 – Raspberry Pi: eficiência         | 56                       |

# Lista de Códigos

| Código 1 – | Instruções executadas após a leitura do arquivo de entrada                    | 44 |
|------------|-------------------------------------------------------------------------------|----|
| Código 2 – | Rotina de paralelização do AG                                                 | 45 |
| Código 3 – | Rotina de execução das gerações                                               | 46 |
| Código 4 – | Seleção da técnica de cruzamento e aplicação da mutação nos cromos-           |    |
|            | somos                                                                         | 47 |
| Código 5 – | Calculo do <i>fitness</i> e atualização do conjunto dos melhores cromossomos. | 48 |

# Sumário

| 1     | INTRODUÇÃO                      |
|-------|---------------------------------|
| 1.1   | Objetivo Geral                  |
| 1.1.1 | Objetivos Específicos           |
| 1.2   | Justificativa                   |
| 1.3   | Organização do Trabalho         |
| 2     | REFERENCIAL TEÓRICO             |
| 2.1   | Arquitetura RISC                |
| 2.2   | Arquitetura ARMv7 e ARMv8-A     |
| 2.3   | Arquitetura x86                 |
| 2.4   | Sistemas Embarcados             |
| 2.5   | Raspberry Pi                    |
| 2.6   | Algoritmo Genético              |
| 2.7   | O Problema do Caixeiro Viajante |
| 2.8   | Sistemas Paralelos              |
| 2.9   | Biblioteca OpenMP               |
| 3     | REVISÃO DE LITERATURA           |
| 4     | MATERIAIS E MÉTODOS 43          |
| 4.1   | Materiais                       |
| 4.1.1 | O Algoritmo                     |
| 4.2   | Métricas                        |
| 4.3   | Métodos                         |
| 5     | RESULTADOS DE DISCUSSÕES 49     |
| 6     | CONCLUSÕES                      |
|       | REFERÊNCIAS 59                  |

# 1 Introdução

Atualmente, existe uma necessidade de computadores para processamento com grande carga de trabalho, devido a novas demandas que vêm surgindo nas mais diversas atividades e áreas do conhecimento - principalmente com simulações de problemas relacionados à ciência e à engenharia. Nesse contexto, o conjunto de dados a ser tratado torna-se cada vez maior devido à facilidade de seu armazenamento. (LIMA, 2016, p. 16).

Ao longo dos anos, várias técnicas foram utilizadas para melhorar a organização do computador a fim de aumentar a velocidade de processamento, como por exemplo, o uso de memória virtual, unidades de armazenamento externas que não usam discos, hierarquia de barramentos, redução do tamanho dos componentes do microprocessador (o que reduz a distância entre os componentes), pipelines¹ etc. Na arquitetura também houve melhorias, como previsão de desvio, análise do fluxo de dados, execução especulativa, dentre outros. (STALLINGS, 2002). Ainda assim, o equilíbrio do desempenho foi necessário para evitar que as melhorias de um componente fossem anuladas pelos atrasos de outros, das quais podem-se citar:

- Desenvolvimento da hierarquia de memória (consiste em múltiplos níveis de memória com diferentes velocidades e tamanhos);
- 2. memória cache;
- 3. caminhos de dados entre memória e processador mais largos;
- chips de memória mais inteligentes porque o desenvolvimento da memória principal não acompanhou o do processador.

O projeto do conjunto de instruções implementado em cada arquitetura é fator fundamental para um bom desempenho de acordo com as aplicações do sistema computacional, em que as principais abordagens são a RISC (Reduced Instruction Set Computer<sup>2</sup>) e a CISC (Complex Instruction Set Computer<sup>3</sup>). A RISC possui filosofia de um conjunto de instruções pequeno, simples e de tamanho fixo, que resulta na simplicidade, rapidez e baixo custo da Unidade de Controle (UC). Por outro lado, a CISC possui instruções complexas (arquitetura complexa) que simplificam e facilitam a construção de compiladores, o que faz a compilação de programas complexos gerar menos instruções de máquina (menos acessos a memória para buscar instruções deixa a arquitetura mais rápida).

É uma técnica de implementação de processadores que permite a sobreposição temporal das diversas fases de execução das instruções, aumentando a taxa de instruções iniciadas e terminadas por unidade de tempo. O pipeline não reduz o tempo gasto para completar cada instrução individualmente. (STALLINGS, 2002).

<sup>&</sup>lt;sup>2</sup> **Português**: Computador com um conjunto reduzido de instruções.

Português: Computador com um conjunto complexo de instruções.

Contudo, mesmo com estes recursos, ainda existem limites físicos, como a frequência suportada pelo silício. (STALLINGS, 2002). Desta forma, para contornar o problema os projetistas de processadores começaram a colocar vários núcleos num mesmo chip a fim de ser possível o processamento paralelo real.

Para resolver esses problemas, os designers de processadores passaram a projetar circuitos que pudessem processar dados em paralelo, ou seja, ao invés de tentarem aumentar o poder de processamento de um único núcleo do processador, incluindo mais transistores, os designers passaram a considerar a criação de processadores com muitos núcleos em um único circuito integrado. Tais circuitos são conhecidos como processadores multicore. Ao tirar proveito do paralelismo com processadores compostos por vários núcleos, foi possível elevar o poder de processamento a taxas mais altas do que as que vinham sendo alcançadas quando apenas um núcleo era utilizado. (LIMA, 2016).

Desde os trabalhos de Neumann (1945), arquiteturas paralelas já eram consideradas soluções com maior capacidade de processamento em execuções com grandes volumes de processamento. Nos anos 70, quando as tecnologias computacionais passaram a não ser mais suficientes para suprir as demandas de processamento, deu-se início à utilização de técnicas de concorrência<sup>4</sup>. para se ter maior desempenho. Limitações, como altos custos, tendenciaram o desenvolvimento de sistemas com vários núcleos juntos, nos chips de microprocessadores, processadores e até mesmo dos supercomputadores. Assim, tem-se várias unidades ativas (ou núcleos) trabalhando de forma paralela na mesma aplicação para que se tenha uma redução no tempo de execução da mesma. (NAVAUX; ROSE; PILLA, 2011).

Mesmo com avanços consideráveis na arquitetura e na organização de computadores, ao nível de software também foram desenvolvidas técnicas para se obter melhores resultados na resolução de problemas, isso porque existem alguns problemas que não podem ser solucionados com melhorias no hardware, conforme citado anteriormente. Essas técnicas nem sempre garantem o melhor resultado, mas garantem uma boa solução para o problema. Os algoritmos bio-inspirados (que são uma sub-classe da Computação Natural) têm grande importância nesse cenário por serem utilizados em vários tipos de problemas, como reconhecimento de padrões e otimização, por exemplo. A Figura 1 mostra divisões e subdivisões da computação natural enquanto a Figura 2 mostra os principais algoritmos dentro da sub-classe algoritmos bio-inspirados. (ROSSI, 2009).

Além desses avanços, Fuller e Millett (2011) mostram que em função do ciclo virtuoso em que a tecnologia se encontra, a aplicação da computação em diversos outros sistemas podem ser vistos, como por exemplo, nos atuais *smartphones*, smarTV's e sistemas embarcados que possuem componentes para computação de propósito geral e específico.

Designa situações nas quais diferentes processos competem pela utilização de algum recurso (processador, memória, dispositivos periféricos etc) ou cooperam para a realização de uma mesma tarefa. A concorrência pode ser física (múltiplos processadores independentes) ou lógica (divisão do tempo de um processador - time-sharing). (SILBERSCHATZ; GALVIN; GAGME, 2008)

1.1. Objetivo Geral



Figura 1 – A Computação Natural possui três subdivisões, sendo elas computação inspirada na natureza ou algoritmos bio-inspirados (computação evolucionária, inteligência coletiva, redes neurais artificiais, sistemas imunológicos artificiais e sistemas endócrinos artificiais), simulação e emulação de fenômenos naturais (vida artificial e geometriais fractais) e a computação utilizando meios físicos naturais (computação quântica e computação baseada em DNA).

Fonte: (PAPPA, 2015).

Um destes modelos é o Raspberry Pi (basicamente é um pequeno computador) que possui processador, memória, comunicação com dispositivos de entrada e saída, entre outros.

Sendo assim, este trabalho apresenta o desenvolvimento de uma metodologia de comparação do desempenho de programas de forma sequencial e também de forma paralela em duas diferentes arquiteturas, ambas de propósito geral: plataforma Raspberry Pi e um computador desktop. Vale ressaltar que o objetivo não é testar qual arquitetura é melhor em relação a outra, mas sim quão bom pode ser o desempenho de uma arquitetura embarcada se comparada ao de um computador comum.

#### 1.1 Objetivo Geral

Comparar o desempenho computacional paralelo e sequencial do Raspberry Pi em relação à computadores desktops.

#### 1.1.1 Objetivos Específicos

- 1. Definir o algoritmo a ser utilizado no trabalho a fim de utilizar o máximo possível do hardware em ambos os cenários.
- 2. Adaptar ou implementar o algoritmo para execução utilizando programação paralela.



Figura 2 – Algoritmos bio-inspirados são divididos em: algoritmos evolucionários, inteligência coletiva, redes neurais e sistemas imunológicos artificiais.

Fonte: (PAPPA, 2015).

3. Avaliar o desempenho computacional nas 2 arquiteturas propostas.

#### 1.2 Justificativa

Inicialmente, justifica-se esta pesquisa por demonstrar o uso de um computador de baixo custo que apresenta desempenho significativo e que está se tornando cada vez mais popular nos dias atuais, em comparação com um computador que já é utilizado. Outra justificativa é a carência de estudos comparativos de desempenho entre sistemas RISC e CISC. Além disso, fez-se a utilização de uma técnica que foi desenvolvida como solução para melhorar o desempenho dos processadores, que é a programação paralela, aproveitando todos os núcleos disponíveis. Como foi apresentado anteriormente, processadores multicore são uma das soluções desenvolvidas para melhorar a capacidade de processamento visto que já não está sendo possível diminuir o tamanho físico dos transistores com a atual tecnologia de semicondutores.

Assim, ressalta-se que em nossa instituição não há trabalhos científicos utilizando o Raspberry Pi, sendo assim este trabalho serve de alicerce para futuros trabalhos.

### 1.3 Organização do Trabalho

Para um melhor entendimento desta monografia, o mesma foi dividida em capítulos. O capítulo 2 apresenta o referencial teórico, em que são descritos todos os termos e elementos necessários para uma melhor compreensão desta obra. O capítulo 3 apresenta

a revisão de literatura, em que é mostrado o que existe de correlato, quais foram suas metodologias e resultados e, ao final como este trabalho se difere dos demais. O capítulo 4 apresenta os materiais e métodos utilizados para o desenvolvimento. Em outras palavras são descritas as técnicas e métricas utilizadas nesta produção. O capítulo 5 apresenta os resultados e discussões obtidos após a execução da metodologia descrita no capítulo 4 e faz uma comparação com os resultados da literatura descritos no capítulo 3. O capítulo 6 apresenta as conclusões obtidas com base nos resultados descritos no capítulo 5 e nos objetivos proposto no capítulo 1, quais limitações foram notadas, quais possíveis trabalhos futuros podem desenvolvidos. Por fim, o capítulo de referenciais apresenta a identificação e origem das obras consultadas para o desenvolvimento deste documento.

# 2 Referencial Teórico

Para o desenvolvimento desta monografia, faz-se necessário o entendimento de alguns conceitos, que foram abordados de maneira direta ou indireta no decorrer deste trabalho. Esses conceitos são apresentados nas subsseções seguintes.

#### 2.1 Arquitetura RISC

A arquitetura RISC surgiu a partir da necessidade de se ter todos os componentes de um processador no mesmo chip - com a até então CISC não era possível. No entanto, para que isso ocorresse, algumas funcionalidades foram retiradas de dentro do processador, passando a complexidade para o software. Enquanto que as tarefas mais frequentes foram otimizadas e executadas diretamente pelo hardware, pois percebeu-se que a maior parte do trabalho era realizado por esse conjunto menor de instruções. Por exemplo, o suporte às linguagens de alto nível foi retirado dos circuitos integrados e passado para o software. O suporte ao microcódigo também foi retirado e as instruções são executadas em apenas uma microinstrução. Além da quantidade de instruções que foram reduzidas, o tamanho das mesmas foram encurtados e sempre que possível deveria demorar apenas um ciclo de relógio para serem executadas. O microcódigo deu lugar às pequenas (e em formato fixo) instruções em Assemly, retirando, assim, o espaço da memória que era do microcódigo. Dessa forma, os compiladores passam a ter papel essencial para o bom funcionamento da arquitetura, pois estes tem toda a responsabilidade de otimizar os códigos durante o processo de compilação. (SILVA; ANTUNES, 2008).

Com a redução do tamanho das instruções foi possível à implementação do pipelining (que não é viável em ambientes com instruções de complexidade variável). Este recurso permite a execução de várias instruções paralelamente, o que reduz a quantidade média de ciclos por instrução (CPI ou Cycles Per Instruction) e, consequentemente, o tempo de processamento dos programas (aumento de desempenho de processamento). Segundo Silva e Antunes (2008), outras duas características que permitiram a redução de ciclos/instrução, aumentando minimamente o tamanho do código na arquitetura RISC, são "a eliminação dos modos de endereçamento complexos e o aumento do número de registradores internos do processador". O aumento desses registradores tem a função de evitar a busca de variáveis locais na memória, pois estas são mantidas conforme a necessidade em bancos de registradores sempre que sub-rotinas são chamadas. Azevedo e Oliveira (2014) apresentam algumas características dessa arquitetura:

- 1. Registradores: 16-32.
- 2. Tipos de dados: normalmente dois (inteiro e ponto flutuante).

- 3. Instruções: *Load/Store*, registradores gerais, operações sobre tipos de dados (*dataty-pes*) nos registradores.
- 4. Formato das instruções: tamanho fixo, dois tipos principais: *Load/Store* ou R:=R op R.
- 5. Codificação 1 instrução = 1 operando ou 1 operação.
- 6. Objetivo do projeto: minimizar tempo de execução da instrução.
- 7. Implementação: processador e software com alto grau de ligação, processador e *cache* rápidos para instruções, instruções levam 1 ciclo de *clock*, *pipeline* simples.
- 8. Caching: essencial para as instruções.
- 9. Filosofia: mover todas as funções para o software.
- 10. Dispositivos: iPod, iPhone, iPad, Palm e PocketPC, Nintendo, Gameboy, Sun SPARC.

#### 2.2 Arquitetura ARMv7 e ARMv8-A

O ARMv7¹ possui arquitetura do tipo RISC de 32 bits, pipeline em três estágios e registradores load/store. Isso faz com que o processador nunca fique ocioso, pois sempre estará executando diferentes estágios de instruções: buscando, decodificando e executando. Essa é uma maneira de se evitar conflitos entre estágios de outras arquiteturas. Outra característica é que o ARMv7 possui sete modos diferentes de execução que são usados para tratamento de exceções, de interrupções, entre outras funcionalidades. (CRUZJUNIOR, 2013, p. 16). O Quadro 1 apresenta os sete modos e suas descrições.

| Item | Modo       | Descrição                                                      |
|------|------------|----------------------------------------------------------------|
| 1    | Usuário    | Execução normal de programas.                                  |
| 2    | Sistema    | Executa rotinas privilegiadas do sistema operacional.          |
| 3    | Supervisor | Modo protegido para o sistema operacional.                     |
| 4    | IRQ        | Tratamento de interrupções comuns.                             |
| 5    | FIQ        | Tratamento de interrupções rápidas.                            |
| 6    | Abort      | Usado para implementar memória virtual ou proteção de memória. |
| 7    | Indefinido | Suporta emulação em software de co-processadores.              |

Quadro 1 – Sete modos de execução do ARMv7: usuário, sistemas, supervisor, IRQ, FIQ, abort e indefinido.

Fonte: (CRUZJUNIOR, 2013).

Todos esses modos apresentados no Quadro 1 também operam sob função especial (que pode ser ativada em tempo de execução) chamada de Thumb, onde o ARMv7 passa a

<sup>&</sup>lt;sup>1</sup> **ARM**: Advanced RISC Machine.

ser um core de 16 bits (o que aumenta o espaço da memória do programa). Esse processador possui dois conjuntos de instruções (16 e 32 bits) sendo que o de 16 bits é mais simples. Porém, todo o processamento é feito em 32 bits, inclusive o acesso aos registradores. O ARMv7 possui melhor suporte às tradicionais operações de controle e às operações com ponto flutuante (se comparado com as famílias anteriores) principalmente devido às novas demandas de processamento gráfico (necessárias em jogos, processamento gráfico e outros). Há também a tecnologia NEON que melhora o DSP (Digital Signal Processor), podendo chegar a 400% de ganho no processamento digital de sinais. (CRUZJUNIOR, 2013, p. 17).

A Figura 3 apresenta a arquitetura ARMv8-A que tem como base a versão ARMv7 o que faz com que ela tenha todas as características apresentadas anteriormente.



Figura 3 – Arquitetura ARM: diferenças e semelhanças entre as arquiteturas ARMv5, ARMv6, ARMv7 e ARMv8-A, que mostra a compatibilidade das versões mais novas com as anteriores.

Fonte: (ARM-LTDA, 2017).

A ARMv8-A tem sua arquitetura em 64 bits, sendo compatível, portanto, com as versões 16 e 32 bits. Além disso, a adição de instruções de 32 bits permite, ainda, a otimização para requisitos emergentes. Um maior intervalo de endereçamento e instruções permitem a computação de novas categorias de aplicações para smartphones e tablets<sup>2</sup>. Outras características dessa arquitetura, descritas pela ARM-Ltda (2017), que podem ser citadas, são:

- 1. Registradores de uso geral de 64 bits, SP (stack pointer) e PC (program counter).
- 2. Processamento de dados de 64 bits e endereçamento virtual estendido.

<sup>&</sup>lt;sup>2</sup> **Texto original**: Increased availability of larger registers for general purpose and media instructions, a greater addressing range and cryptography instructions enable new categories of applications for superphone and tablet computing.

- 3. Os estados de execução suportam três conjuntos de instruções principais:
  - a) AArch32: um conjunto de instruções de comprimento fixo de 32 *bits*, aprimorado através das diferentes variantes de arquitetura;
  - b) T32: (Thumb) introduzido como um conjunto de instruções de comprimento fixo de 16 bits, posteriormente aprimorado para um conjunto de instruções de 16 e 32 bits de comprimento misto na introdução da tecnologia Thumb-2;
  - c) AArch64: é um conjunto de instruções de comprimento fixo de 64 bits que oferece funcionalidade semelhante aos conjuntos de instruções ARM e Thumb.

#### 2.3 Arquitetura x86

Essa arquitetura teve seu nome (x86) originado do primeiro chip de 16 bits da Intel, o 8086, que evoluiu para os modelos 80186, 80286, 80386 e 80486, todos com o sufixo "86", indicando a compatibilidade do conjunto de instruções com as versões anteriores. Inicialmente, essa arquitetura tinha seu conjunto de instruções do tipo CISC e, devido as necessidades do mercado, passou a utilizar instruções híbridas RISC/CISC. (MARMITT, 2017). Motyczka et al. (2013) explica que dessa forma "eles recebem instruções CISC, que são convertidas em instruções RISC para serem trabalhadas internamente buscando aperfeiçoar o processamento através do uso de pipeline." São geradas micro operações parecidas com as instruções RISC, tendo-se assim uma máquina RISC dentro de uma x86. Mesmo sendo desenvolvido pela Intel, outras empresas passaram a utilizar a arquitetura x86 e, com o passar dos anos, esta se tornou padrão para computadores, notebooks e supercomputadores, sempre mantendo compatibilidades com as versões anteriores da arquitetura. A família x86 define um conjunto de tipos de instruções: movimentação de dados, aritmética e lógica, sequenciamento, manipulação de strings, manipulação de bits, suporte a linguagens de alto nível, entre outras.

Mano (1993) cita as principais características de processadores CISC:

- 1. Número elevado de instruções (entre 100 e 250 instruções).
- 2. Algumas instruções desempenham tarefas específicas e não são frequentemente utilizadas.
- 3. Grande variedade de modos de endereçamento.
- 4. Instruções com comprimento variável, assim utilizam diferentes números de bits para codificar as instruções que dependem: quantidade de entradas da instrução, modos de endereçamento utilizados, entre outros fatores. (LORENZONI, 2012).

#### 2.4 Sistemas Embarcados

Os sistemas embarcados, também conhecidos como sistemas embutidos, são definidos como sistemas computacionais para uso específico ou dedicados. Estes estão se tornando cada vez mais populares e presentes na vida humana, principalmente por causa de algumas de suas vantagens, tais como: economia de energia, portabilidade, complexidade de processamento e baixo custo. A computação ubíqua - que diz respeito ao suporte computacional contínuo e permanente ao ser humano - tem como base os sistemas embarcados. Os núcleos de processamento de sistemas embarcados podem ser de propósito geral - que disponibilizam no hardware várias funções já implementadas, executam as mais variadas aplicações e funcionam com a execução de um programa - na qual tarefas como buscar, decodificar e executar instruções afetam diretamente o desempenho; ou podem ser de uso específico, possuindo circuitos integrados que são desenvolvidos para um conjunto específico de funções (ASIC - Aplication Specific Integrated Circuit). (CRUZJUNIOR, 2013).

Os projetos de sistemas embarcados podem apresentar uma grande flexibilidade não apenas do ponto de vista da programação (software), mas também em relação à parte física (hardware), especialmente quando implementados em sistemas reconfiguráveis. Hardware específico ou dedicado, normalmente, é separado para tarefas que exigem alto poder de processamento, assim as demais funcionalidades são implementadas por meio de software (WEI et al., 2008). Essa característica faz com que os sistemas de uso específico apresentem um desempenho melhor (na execução de tarefas) do que os sistemas de propósito geral.

### 2.5 Raspberry Pi

É um pequeno computador que possui memória primária e secundária, CPU (unidade central de processamento), GPU (unidade de processamento gráfico), sistema operacional (SO), conectores USB (*Universal Serial Bus*), saída de vídeo, saída de áudio, interface *Ethernet*, entre outros. Possui baixo custo e possibilidade de aplicação em problemas reais. Possui, ainda, pinos (GPIO – *General Purpose Input/Output*) que possibilitam o recebimento e o envio de sinais elétricos. (SHEIDEMANTEL, 2015, p. 3). Coutinho (2016, p. 19) afirma que "desenvolvida pela fundação Raspberry Pi, no Reino Unido, a plataforma Raspberry é um computador de baixo custo, pequeno, *Open Source* e com interfaces para vários periféricos." A FundacaoRaspberryPi (2017) define esta placa como "um pequeno computador capaz de ser usado em projetos eletrônicos, e para muitas das coisas que seu PC de mesa faz, como planilhas, processamento de texto, navegar na internet e jogar. Ele também reproduz vídeo de alta definição. "Suas principais características são:

1. 1.2GHz 64-bits quad-core ARMv8-A CPU com memória cache de 32kB nível 1 e

512kB nível 2.

- 2. 1GB RAM LPDDR2 (900 MHz).
- 3. 4 portas USB 2.0.
- 4. 40 pinos GPIO.
- 5. Porta Full HDMI.
- 6. Porta 10/100 *Ethernet*.
- 7. Combined 3.5mm audio jack and composite video.
- 8. Interface de câmera (CSI).
- 9. Display interface (DSI).
- 10. Slot para cartão Micro SD (agora push-pull, em vez de push-push).
- 11. VideoCore IV (Núcleo gráfico 3D) suporte a OpenGL ES 2.0, acelerador de hardware OpenVG, alta capacidade de codificação e decodificação em perfil 1080p30 H.264. A GPU tem capacidade de 1Gpixel/s, 1.5Gtexel/s ou 24GFLOPs em processamento de propósito geral e apresenta várias filtragens de texturas, além de infra-estrutura DMA (*Direct Memory Access*)<sup>3</sup>.
- 12. Completa compatibilidade com os Raspberry Pi 1 e 2. A Figura 4 apresenta a distribuição dos componentes na placa e a Tabela 1 apresenta os dados necessários para a alimentação da placa. Os pinos GPIO podem fornecer até 50mA com segurança (note que isso significa que 50mA distribuídos em todos os pinos: um pino individual GPIO só pode seguramente fornecer até 16mA).

Coutinho (2016, p. 20) afirma que "existem várias versões diferentes de sistemas operacionais (SOs) compatíveis com a plataforma, sendo que o SO do Raspberry é instalado no cartão SD do dispositivo." Para fins de uso não específico da placa, é recomendado a utilização da distribuição Linux Raspbian, recomendação esta feita pela fabricante que ainda acrescenta: "Raspbian é um sistema operacional livre baseado no Debian, otimizado para o hardware Raspberry Pi. Raspbian vem com mais de 35.000 pacotes: software précompilado empacotado em um formato agradável para fácil instalação em seu Raspberry Pi." (FUNDACAORASPBERRYPI, 2017).

<sup>&</sup>lt;sup>3</sup> **Texto original**: VideoCore IV 3D graphics core - The GPU provides OpenGL ES 2.0, hardware-accelerated OpenVG, and 1080p30 H.264 high-profile encode and decode. The GPU is capable of 1Gpixel/s, 1.5Gtexel/s or 24 GFLOPs of general purpose compute and features a bunch of texture filtering and DMA infrastructure.



Figura 4 – Componentes da Raspberry Pi 3 Modelo B, sendo estes de entrada e saída (gpio, ethernet, USB, HDMI, interface CSI e DCI, conector áudio, conector fonte de energia, slot SD card), bluetooh 4.1 e Wi-Fi.

Fonte: (FUNDACAORASPBERRYPI, 2017).

Tabela 1 – Modelos e características da raspberry, sendo capacidade recomendada de alimentação, corrente máxima consumida pelos periféricos USB e o consumo de corrente ativa típico na placa.

|              | Capacidade           | Corrente máxima   | Consumo de        |
|--------------|----------------------|-------------------|-------------------|
| Raspberry Pi | recomendada da       | consumida pelos   | corrente ativa    |
|              | fonte de alimentação | periféricos USB   | típico na placa   |
| Model A      | 700mA                | $500 \mathrm{mA}$ | 200mA             |
| Model B      | 1,2A                 | $500 \mathrm{mA}$ | $500 \mathrm{mA}$ |
| Model A+     | $700 \mathrm{mA}$    | $500 \mathrm{mA}$ | $180 \mathrm{mA}$ |
| Model B+     | 1,8A                 | 600 mA / 1,2 A    | $330 \mathrm{mA}$ |
|              |                      | (switchble)       |                   |
| 2 Model B    | 1,8A                 | 600 mA / 1,2 A    | -                 |
|              |                      | (switchble)       |                   |
| 3 Model B    | 2,5A                 | 1,2A              | $400 \mathrm{mA}$ |
| Zero W       | 1,2A                 | Limited by        | $150 \mathrm{mA}$ |
|              |                      | PSU only          |                   |
| Zero         | 1,2A                 | Limited by        | $100 \mathrm{mA}$ |
|              | E / (EUNDAGAOD       | PSU only          |                   |

Fonte: (FUNDACAORASPBERRYPI, 2017).

#### 2.6 Algoritmo Genético

Os Algoritmos Genéticos (AGs) são uma técnica de Inteligência Artificial baseada no princício da seleção e evolução natural de orgamimos biológicos (Darwinismo) em que os indivíduos que mais se adaptarem ao ambiente terão mais chance de sobreviver e se reproduzirem. Os AGs são amplamente aplicados em busca e otimização de resultados

(buscam a melhor solução para um determinado problema). ((PACHECO, 1999). (SILVA, 2001)).

Um AG trabalha de forma aleatória mas orientada para algumas regras probabilísticas, de acordo com os mecanismos de reprodução e genética natural. Primeiro, cria-se uma população inicial (em que cada indivíduo é uma solução para o problema). Esta população é então avaliada para se conhecer quais são os melhores indivíduos (com melhor fitness ou melhor aptidão). Estes devem ter maiores chances de cruzamento para que se garanta a reprodução e propagação do material genético para as proximas gerações. Algumas estratégias sugerem passar os melhores indivíduos direto para o proxima geração. Os indivíduos são implementados de forma que as características possam ser trocadas com outros indivíduos, tendo-se, assim, a reprodução. Cruzando-se os indivíduos, gera-se uma nova população que deve ser do mesmo tamanho da população inicial, a população antiga é substituida, então, por esta nova. De forma percentual e aleatória, aplica-se a mutação sobre a população (alteração dos cromossomos pode gerar indivíduos melhores). Esses procedimentos são repeditos até que se tenha uma solução aceitável ou até que se atinja um número máximo de gerações. A Figura 5 mostra um fluxograma básico e o Algoritmo 1 apresenta o pseudocódigo básico de um AG. ((HOLLAND, 1992) e (GOLDBERG, 1989) apud (AVILA, 2002)).



Figura 5 – Fluxograma de um AG básico, que gera população inicial aleatoriamente, avalia esta população, verifica o critério de parada, faz a seleção dos melhores indivíduos, realiza o cruzamento (o que gera nova população), realiza a mutação e volta ao critério de parada. Caso não tenha sido atingido, o algoritmo volta ao passo de seleção e, assim continua até que se satisfaça o critério de parada.

Os indivíduos devem possuir cromossomos, sendo que estes devem ter genes que são caracterésticas ou informações sobre os indivíduos. Em outras palavras é o material genético do indivíduo que será trocado com outros indivíduos durante o cruzamento. Sendo assim, faz-se necessário uma função que seja capaz de avaliar o *fitness* dos indivíduos. A

#### Algoritmo 1 – Pseudocódigo do AG clássico

```
1: gerac \leftarrow 0; //inicializa contador gerações
 2: Pop(gerac) \leftarrow Inicializa\_populacao(); //população inicial gerada aleatoriamente
 3: Avalia(Pop(gerac)); //avalia população inicial
 4: repita
       P \leftarrow Selectiona(Pop(gerac)); //selectiona indivíduos para cruzamento
 5:
       P \leftarrow cruzamento(P); //cruzamento ou recombinação dos indivíduos
 6:
       P \leftarrow mutacao(P); //operação de mutação nos indivíduos
 7:
       gerac \leftarrow gerac + 1; //incrementação do contador de gerações
 8:
       Pop(gerac) \leftarrow atualiza(P); //atualiza a população atual
 9:
       Avalia(Pop(qerac)); // avalia população atual
11: até que //satisfaça condição de parada
12: Print(Avalia(Pop(gerac)));
```

codificação do indivíduo e da função de avaliação tem grande importância, pois possui a responsabilidade de relacionar o algoritmo com o problema real, avaliando quão boas são as características dos indivíduos em relação ao problema. (NETO, 2011).

## 2.7 O Problema do Caixeiro Viajante

O Problema do Caixeiro Viajante (PCV, do inglês: Traveling Salesman Problem - TSP) é um dos mais conhecidos problemas de otimização combinatória. Basicamente, consiste no problema de encontrar a melhor rota possível (que pode ser menor caminho, caminho de menor custo, entre outros) em um conjunto de cidades, sendo que cada cidade só pode ser visitada uma única vez no trajeto. Quando o percurso entre duas cidades (ou nós) x e y não sofre interferência do sentido (Pxy = Pyx), o PCV é chamado de simétrico; quando há diferença em virtude do sentido do trajeto, é chamdo de PCV assimétrico. O simétrico é, em geral, mais difícil de ser resolvido que o assimétrico. O PCV "tem sido usado como benchmark para avaliação de novos algoritmos e estratégias de solução que envolvem busca tabu, algoritmos genéticos, simulated annealing, redes neurais artificiais, entre outras."(CUNHA; BONASSER; ABRAHAO, 2002). O estudo e aplicação do PCV não se restringe ao cenário de desempenho computacional, mas está presente em inúmeras áreas (pesquisa operacional, matemática, física, biologia, inteligência artificial, entre outros) em vários tipos de problemas reais, como por exemplo, roteirização de veículos e design de circuitos.

Sob a ótica de otimização, o PCV pertence à categoria conhecida como NP-difícil (do inglês NP-hard), o que significa que possui ordem de complexidade exponencial. Em outras palavras, o esforço computacional para a sua resolução cresce exponencialmente com o tamanho do problema (dado pelo número de pontos a serem atendidos). (CUNHA; BONASSER; ABRAHAO, 2002).

Problemas dessa categoria não podem ser resolvidos de maneira ótima em tempo viável, assim as técnicas atuais para resolução são conhecidas como heurísticas, pois não garantem um resultado ótimo, mas sim um resultado aproximado. Segundo Helsgaun (2000), as heurísticas para resolução do PCV podem ser implementadas de duas formas:

- Métodos de contrução de roteiros: os nós ou cidades são inseridos no roteiro de forma gradual e sequencial, sem que a solução parcial seja avaliada e/ou melhorada, assim a sequencia é montada e não é alterada mais.
- 2. Métodos de melhorias de roteiros: através de um roteiro já obtido, com alguma técnica, busca-se melhorar o roteiro (diminuir o custo ou a distância do trajeto, por exemplo). Há autores que consideram uma terceira forma, que une a técnica de construção e a de melhoria de trajeto. (CUNHA; BONASSER; ABRAHAO, 2002).

Segundo Laporte et al. (2000) e Reinelt (1994), a construção de roteiros pode ser dada através:

- 1. método do vizinho mais próximo;
- 2. método da inserção;
- 3. método das economias;
- 4. heurísticas baseadas em árvores de cobertura (*spanning trees*). (CUNHA; BONAS-SER; ABRAHAO, 2002).

### 2.8 Sistemas Paralelos

Sistema paralelos são do tipo MIMD (Multiple Instruction, Multiple Data), pois possuem múltiplos fluxos de instruções e múltiplos fluxos de controle, como os processadores multicore, os computadores com múltiplos processadores e os clusters. O termo multicore é usado para definir sistemas com vários núcleos em um único chip e também sistemas com núcleos em chips separados ou independentes. Nos sistemas com mais de um núcleo que compartilham memória, o gerenciamento e sincronismo da mesma torna-se ainda mais rigoroso para evitar inconsistências nos dados. Para que os recursos implementados por sistemas paralelos sejam realmente utilizados, os softwares que são executados nos mesmos devem ter suporte para essas arquiteturas. Para isso, os algoritmos devem ter três características básicas: distribuição das tarefas para os diferentes processadores (mapeamento), execução compartilhada das tarefas conforme a dependência de dados (compartilhamento) e identificação dos dados que trafegam entre os processadores (identificação). (LIMA, 2016).

Hwang (1987) sugere que há diferentes níveis de paralelismo, sendo estes:

- 1. Nível 5: processos (jobs) e programas independentes;
- 2. Nível 4: sub-processos e pontes de programas;
- 3. Nível 3: rotinas, sub rotinas e co-rotinas;
- 4. Nível 2: iterações (loosp);
- 5. Nível 1: instruções (pipeline). Navaux (1989).

O nível mais alto é o algorítmico e o inferior (de instruções) é implementado em hardware - quanto mais baixo o nível mais fina é a granularidade do processamento. O paralelismo explora um ou a combinação desses níveis e a tendência é de que quanto mais destes níveis implementados na mesma máquina, mais poderosa esta será. Alguns autores sugerem que há também:

- 1. Paralelismo em nível de bit (bits de uma instrução são processados em paralelo).
- Paralelismo em nível de dados (dados são acessados em paralelo e seus resultados são combinados).
- 3. Paralelismo em nível de tarefas (fluxos de controle independentes para cada tarefa).

## 2.9 Biblioteca OpenMP

É uma biblioteca desenvolvida para processamento paralelo de algotimos utilizando memória compartilhada, em que através de diretivas de compilação, rotinas da biblioteca e variáveis de ambiente tem-se a paralelização do algoritmo de forma que o código sequencial é minimamente modificado e, por ser de memória compartilhada, as *threads* comunicam-se através de variáveis compartilhadas. (RODRIGUES, 2012).

O uso desse tipo de variável exige um controle de acesso rigoroso para evitar problemas com inconsistência nos dados ou resultados errôneos. Há a implementação de uma política de acesso para que, enquanto uma thread realizar a escrita, nenhuma outra possa ler ou escrever na variável em questão - fazendo com que as demais que necessitem acessar entrem em estado de espera (este problema é conhecido como race condition ou condição de corrida). Já o processo de leitura pode ser feito simultaneamente por todas as threads do perocesso. (OPEMMP, 2011).

Contudo, quanto menor for o uso de variaveis compartilhadas e menor for a dependência entre as *threads*, melhor será o desempenho do algoritmo. Dessa forma, diminui-se gargalos causados por acessos ou pela espera dos acessos a estas variáveis. (RODRIGUES, 2012).

# 3 Revisão de Literatura

Ramos, Ralha e Teodoro (2016) avaliaram um cluster formado com 16 placas Raspberry Pi, totalizando 64 núcleos e 16GB de memória RAM – memória secundária de 16GB (cartão SD), SO Raspbian, interface de rede de 100Mb/s e todas as placas interligadas por um switch ethernet de 100Mb/s com 24 portas, para análise de imagens microscópicas. Essa avaliação compara processadores de baixo custo com CPUs multicores considerando tempo de execução, gasto energético, custo dos equipamentos e performance do cluster. Cada raspberry (modelo 2B) possuia: processador Quad Core ARM7 Cortex 900MHz, 1GB RAM, interface de rede 100Mbits/s. Para instalação do SO foram utilizados cartões micro SD 16GB classe 10 (até 80MB/s). O cluster foi construído em quatro torres contendo quatro placas em cada e cada fonte de energia (de 5V DC e 2A) alimentou duas placas. Foi utilizada linguagem C++ e a paralelização foi feita utilizando a biblioteca MPI. A execução foi no modelo mestre/escravo. Foram utilizadas como entrada para os testes 512 imagens de 1K x 1K pixels, totalizando 6GB de dados de entrada. Conclui-se que em consumo de energia, a placa (em capacidade máxima de processamento) obteve consumo menor que os computadores (mesmo em estado ocioso: apenas as aplicações do sistema), chegando a 2x menos energia. O cluster custou mais caro que os PCs, porém em desempenho ele foi 2x mais rápido que a máquina com processador I7 e 10x mais rápido que a máquina com processador Core2Duo, tornando o cluster mais eficiente. Nas avaliações das máquinas, em comparação com uma placa Raspberry Pi, esta apresentou desempenho pior que das máquinas (I7 e Code2Duo). Devido as memórias (primárias e secundárias) da placa serem mais lentas que as dos PCs, operações que realizam muitos acessos as essas memórias fazem com que o desempenho da Raspberry caia se comparado ao dos PCs (por exemplo: operações que visitam muitos pixels vizinhos do ponto analisado dentro de uma imagem). O processamento das imagens se deu pelas seguintes etapas: normalização, segmentação, extração de características, sumarização das características e clusterização.

Lima (2016) propôs a análise de desempenho de um cluster embarcado de baixo custo composto por processadores da arquitetura ARM e plataforma Raspberry Pi. O trabalho analisava o impacto de usar as bibliotecas MPICH-2 e OpenMPI, executando os programas dos benchmarks HPCC e HPL, a fim de verificar qual implementação obteve um melhor desempenho e um baixo consumo de energia. Os resultados de desempenho e consumo de energia do cluster com esses programas mostraram que é possível usar clusters de plataformas embarcadas de baixo custo e tendo speedups e consumo de energia satisfatórios.

Godoi (2015) apresentou uma comparação de custo/benefício entre um cluster de computadores desktop tradicionais (computadores HP Compaq 6005 Pro Microtower) e de

dispositivos de baixo consumo de energia, como Raspberry Pi Modelo, B e Cubietruck. Para testá-los, foram implementados algoritmos (multiplicação de matrizes MxN e Caixeiro Viajante) para resolução de problemas das classes P e NP-Difícil além do software benchmark HP Linpack (HPL). A biblioteca MPI foi utilizada para troca de mensagens. Três clusters homogêneos (no formato mestre/escravo) foram montados: computadores desktop, Raspberry Pi e Cubietruck. Foram realizadas análises para se obter dados de custo energético (foi desenvolvido um sistema com microcontrolador Tiva e um sensor de corrente), financeiro e velocidade de processamento (para esse parâmetro utilizou-se speedup e o benchmark HPL). Com os dados coletados de ambos os clusters, foi possível estimar o custo e benefício gerado, bem como verificar sua aplicabilidade. Concluiu-se que os clusters de Raspberry Pi e de Cunietruck têm custo financeiro e consumo energético muito inferior ao de computadores desktops. Porém, ao analisar os dados de speedup e do HPL, pode-se perceber que a capacidade de processamento do cluster de computadores desktop é superior ao demais. Por fim, concluiu-se, também, que cluster de dispositivos ARM são recomendados para aplicações que necessitam de baixo custo e baixo consumo energético, já cluster de computadores desktops são recomendados para aplicações em que o tempo seja crítico ao sistema e não haja preocupação com custo e consumo (inclusive de refrigeração).

Serckumecka et al. (2015) realizaram a construção de dois *clusters* isolados um do outro: um com sete computadores HP Compaq 6005 Pro Microtower e outro com oito dispositivos ARM (Raspberry Pi), modelo B. Os computadores com distribuição Linux Ubuntu Server e Raspbian para os dispositivos ARM. A biblioteca MPI foi utilizada para a paralelização. Como parâmetros de análise, foram considerados o benchmark HP Linpack (HPL), calculo de speedup, consumo de energia e custo monetário dos equipamentos. Os cálculos de speedup serão realizados a partir de algoritmos projetados para solucionar problemas, como: Quick-Sort, multiplicação de matriz e Caixeiro Viajante utilizando o método GRASP (Greedy Randomized Adaptive Search Procedure). Para cálculo do consumo energético foram utilizados sensores de corrente e tensão. Conclui-se que é possível utilizar técnicas de paralelização para equilibrar a inferioridade dos dispositivos embarcados em relação aos computadores convencionais. Sendo assim, é possível criar um sistema computacional distribuído de alto poder de processamento e baixo custo, tanto monetário, quanto energético. Contudo, os dados obtidos após a avaliação mostraram que o cluster de Raspberry Pi é inviável para grandes cargas de processamento e com poucos nós.

Nunes et al. (2014) compararam o desempenho de sistemas reais e sistemas emulados em dispositivos com recursos limitados, nesse caso o Raspberry Pi. A análise de desempenho foi realizada em serviços web configurados na placa Raspberry Pi (utilizando RESTful e o framework CXF) – foram considerados os tempos de processamento de requisições, de empacotamento e desempacotamento de mensagens. Para avaliar o desempenho dos

serviços web, o seguinte cenário foi proposto: a aplicação cliente gerava uma sequência aleatória de números, enviava para o servidor, que então recebia a mensagem, ordenava esses números e então os enviava de volta ao cliente. Ordenados e após serem recebidos, a aplicação cliente finalizava a conexão com o servidor. Foi utilizado um Raspberry Pi, modelo B com cartão SD de 16GB e SO Linux Raspbian. Para o sistema emulado, foi utilizado o software Qemu, que simulou um hardware equivalente ao do Raspberry e com o mesmo SO. Os experimentos foram realizados 50 vezes (IC de 95%) com mensagens de 100Kb e 500Kb tanto no sistema real quando no emulado. Uma solução foi implementada para obter tempo de serialização e deserialização e tempo total das aplicações tanto no cliente como no servidor. Conclui-se que o comportamento no sistema emulado e no sistema real são próximos tanto no cliente como no servidor. No sistema emulado há um leve aumento nos tempos, mas é justificado devido ao custo da emulação.

Crotti et al. (2013) propuseram um sistema para acesso remoto utilizando uma placa Raspberry Pi. Foi configurado um servidor web na placa que se comunicava com uma pagina web (que estava na mesma rede). Através dessa página foi possível o gerenciamento de portas (envio de comandos, acionamento e/ou leitura de portas etc) para o servidor web na placa. Também foi configurado uma webcan que monitorava os experimentos, isto é, as imagens eram envidas para a placa e esta as enviavam para a internet (streaming de vídeo). Foi configurado na placa: pacote lighttpd (um servidor web) para servidor de arquivos em C e também PHP, pacote Moiton para o servidor de câmeras (em que cada câmera recebia uma porta de endereço). Na página web, foram colocados três botões (acender, apagar e verificar o estado de um LED), além de um quadro que exibe o streaming da webcan. Cada um desses botões enviava comandos de leitura de arquivos (.C) específicos localizados no servidor de arquivos. Em cada um desses arquivos continham as rotinas e as funções (acender, apagar e verificar). Observa-se que a aplicação proposta obteve ótimos resultados, inclusive da utilização do Raspberry como servidor, o que possibilita a criação de servidores web de baixo custo porém com bom desempenho.

Silva e Martins (2012) apresentaram uma implementação do Problema do Caixeiro Viajante na estrutura de um AG de forma paralela utilizando a biblioteca OpenMP e a biblioteca Pthreads. Nessa implementação do AG, cada combinação de rota (passando por todas as cidades) foi definida como um indivíduo, e um conjunto desses indivíduos uma população; cada nó (ou cidade) foi definido como um gene. Assim, quanto maior a população, maior a chance de encontrar uma boa rota, porém maior será o processamento necessário para gerar a próxima geração. Foram gerados conjuntos de populações (ou ilhas) que sofrem a mutação uma independente da outra (a função que realiza a mutação é executada de forma paralela, ou seja, as ilhas sofrem mutações ao mesmo tempo, porém independentes umas das outras). A implementação foi feita em C e cada indivíduo foi representado por um vetor com tamanho igual ao número total de cidades (as coordenadas das cidades estavam em um vetor estático de ponto flutuante também com tamanho

igual ao número de cidades) - a população é um vetor de indivíduos. Na implementação, usando a biblioteca pthreads, cada thread ficou com uma struct e nela havia um vetor de indivíduos (ou população), sendo possível ter as ilhas isoladas umas das outras (pois cada thread só acessa sua struct). Os testes foram realizados em dois computadores ambos com a mesma distribuição Linux, um com quatro núcleos reais e outro com dois reais (em que cada núcleo real simula dois núcleos lógicos: tecnologia SMP - Symmetric Multi-Processor). Foram ajustados: taxas de erro, número máximo de gerações, número de indivíduos em cada população e número de indivíduos na elite. Os resultados mostraram, que no computador com SMP, a implementação com OpenMP obteve melhor resultado que a pthread, enquanto que no computador com quatro núcleos reais, a pthread obteve melhor resultado. Nos dois casos, a implementação paralela obteve resultado significativamente melhor em relação a sequencial. Apesar de que nos cenários propostos a implementação paralela foi melhor que a sequencial, deve-se tomar cuidado ao escolher entre as bibliotecas openMP e pthread, pois cada uma apresentou desempenho melhor em diferentes situações, tornando essencial a análise do problema antes da escolha.

Este trabalho se difere dos demais ao comparar o desempenho com um notebook ao invés do computador de mesa e não levar em consideração o consumo de energia. Outra diferença está nas métricas de desempenho utilizadas (Sd e Ef, como é apresentado na Seção 4.2) e a não utilização de aplicações do tipo benchmark para análise.

# 4 Materiais e Métodos

Este capítulo apresenta os materiais utilizados para o desenvolvimento, os métodos aplicados e as métricas selecionadas para a análise do desempenho com base nos resultados obtidos.

### 4.1 Materiais

Para a realização deste trabalho, foi utilizado:

- 1. Notebook Asus X44C com sitema operacional Linux Ubuntu 16.04 professional 64 bits. Suas especificações são apresentadas no Quadro 2.
- placa Raspberry Pi 3B com cartão MicroSD de 16GB. Suas especificações são apresentadas na Seção 2.5.
- 3. Compiladores GCC e G++ versões 5.4.0.
- 4. Biblioteca OpenMp 3.1.

| Item                 | Descrição                        |
|----------------------|----------------------------------|
| Modelo               | Notebook Asus X44C               |
| Processador          | Intel Core i3-2330M 2.2GHz       |
| Memóra               | 4 GB DDR3 1333MHz SDRAM On-board |
| Sistema Operacional  | Linux Ubuntu 16.04 LTS - 64 bits |
| Armazenamento        | HD SATA 500 GB - 5400 rpm        |
| Fonte de Alimentação | Input: 127/220 V AC, 50/60Hz     |
|                      | Output: 19V DC, 3,42A, 65W       |

Quadro 2 – Especificações de hardware (processador, memória, HD, alimentação etc.) do *Notebook* Asus X44C usado no desenvolvimento deste trabalho.

Fonte: (ASUSTEK, 2017).

### 4.1.1 O Algoritmo

O algoritmo escolhido foi um AG paralelo para resolução do PCV disponibilizado por Arora (2017). O mesmo foi escolhido devido a sua granularidade e grande capacidade de paralelização conciliado com a grande carga de processamento que consegue exercer sobre o hardware. Os arquivos de entrada para o algoritmo, possuíam três colunas. A primeira era um número inteiro que representava a cidade, a segunda e a terceira eram, respectivamente, a coordenada X e Y das cidades (sendo estes números inteiros entre

0 e 10000, gerados aleatoriamente). O algoritmo, primeiramente, armazenou o tempo atual. Posteriormente realizou a leitura do arquivo de entrada e criou uma matriz com as coordenadas X e Y das cidades. Em seguida, foi gerada uma matriz de distância das cidades. Esta era a distância euclidiana, que em um espaço bi-dimensional (entre os pontos  $P = (p_1, p_2, ..., p_n)$  e  $Q = (q_1, q_2, ..., q_n)$ ) é dada pela Equação 1.

$$d(P,Q) = \sqrt{\sum_{i=1}^{n} (p_i - q_i)^2}$$
 (1)

Na sequência foi gerada aleatoriamente a população inicial. O algoritmo mantinha também os 10 melhores cromossomos (impedindo a extinção dos mesmos) de todas as gerações para propagá-los de tempos em tempos. O Código 1 mostra a sequência de instruções executadas após a leitura do arquivo de entrada.

Código 1 – Instruções executadas após a leitura do arquivo de entrada.

Até nesse momento, o código era executado de forma sequencial. O trecho de início da paralelização é mostrado no Código 2, em que o comando #pragma omp parallel definia a paralelização e os comandos shared e private definiam, respectivamente, as variaveis compartilhadas e as que não eram, entre as threads criadas. Pode-se notar, também, a aleatorização e o cálculo do fitness dos cromossomos da população inicial.

O máximo de gerações foi de 100000, sendo que nas 8000 (80%) primeiras gerações a taxa de mutação era de 20% e nas 2000 (20%) restantes a taxa de mutação aumentava para 40%. O Código 3 apresenta o laço for que executava as gerações, definição das taxas de mutação e a propagação dos melhores cromossomos na população atual.

4.2. Métricas 45

#### Código 2 – Rotina de paralelização do AG.

```
#pragma omp parallel shared(fitness, maxfitness, best, chromos,
locks,lock4bests,N,N1,dist,bests) private(GREEDY,MUTATE)
{
        NUMT = omp_get_num_threads();
        cout<<NUMT<<endl;</pre>
        #pragma omp for
        for(int il = 0; il<N1;il++){
                omp init lock(locks+il);
                chromos[il] = chromos[0];
                // Aleatorizando a população inicial
                random shuffle(chromos[il].begin(), chromos[il].end(),myrandom);
                float x=0;
                //\textit{fitness} da população inicial
                for(int j = 0 ; j < N; j++){
                        x+=dist[chromos[il][j]][chromos[il][(j+1)%N]];
                }
                fitness[il] = x;
                if(maxfitness>fitness[il]){
                         //Atualizando o conjunto
                         //dos melhores cromossomos
                         omp set lock(&lock4bests);
                         maxfitness = fitness[il];
                         best = (++best)%BESTS;
                         bests[best] = chromos[il];
                         omp unset lock(&lock4bests);
                }
        }
```

Haviam disponíveis quatro métodos diferentes de cruzamento dos cromossomos - Partially Mapped Crossover (PMX), Greedy Crossover (GX), Cycle Crossover (CX) e Edge Recombination Crossover (ERX) - em que, a cada geração, era sorteado aleatoriamente um desses. O Código 4 mostra como era feita a seleção do método de cruzamento e a aplicação da mutação nos cromossomos. O Código 5 mostra o cálculo do fitness da população atual e a atualização do conjunto dos melhores indivíduos.

### 4.2 Métricas

Esta seção apresenta as métricas que foram aplicadas nos dados obtidos após a execução do AG para avaliação dos resultados.

#### Código 3 – Rotina de execução das gerações.

```
int iterations;
//inicio da execução das gerações
for(iterations = 0 ; iterations < MAX ITERS; iterations++){</pre>
        GREEDY = (int)(100- (((float)iterations)/MAX_ITERS)*10);
        //configuração das taxas de mutação (20\% e 40\%)
        MUTATE = (iterations<((4*MAX ITERS)/5))?20:40;
        #pragma omp master
        {
        //imprimindo maior fitnees geração atual
        if((iterations%1000==999)||(iterations%1000==0))cout<<
        iterations<<" ~ "<<GREEDY<<" ~ "<<MUTATE<<" ~ "
        <<maxfitness<<endl;
        #pragma omp for nowait
        for(int nb = 0;nb < BESTS;nb++){
                int te = rand()\%N1;
                //Semeando os melhores cromossomos
                omp set lock(locks+te);
                chromos[te] = bests[nb];
                omp_unset_lock(locks+te);
        }
```

1. **Speedup** (Sd): é uma métrica de desempenho utilizada para avaliar o quanto um algoritmo, uma execução ou arquitetutra é mais rápida que a outra. Um exemplo seria a relação entre o tempo sequencial e o tempo paralelo de um mesmo algoritmo. A Equação 2 apresenta o modelo matemático do Sd. (RODRIGUES, 2012).

$$Sd = \frac{T_s}{T_p} \tag{2}$$

Onde  $T_s$  é o tempo sequencial e  $T_p$  é o tempo paralelo. Essa equação representa um fator de ganho. Caso seu resultado seja um valor maior ou igual a 1, o algoritmo paralelo é mais rápido que o sequencial, caso contrário, significa que o sequencial é mais rápido.

 Eficiência (Ef): representa a eficiência obtida pelo processamento paralelo em relação a quantidade de núcleos disponíveis. Seu modelo matemático é apresentado na Equação 3. (RODRIGUES, 2012).

$$Ef = 100 * (\frac{Sd}{N\acute{u}cleos})$$
 (3)

4.3. Métodos 47

Código 4 - Seleção da técnica de cruzamento e aplicação da mutação nos cromossomos. int select = (rand()%101),index,temp;

```
// Seleção da técnica de cruzamento
if(select<GREEDY)gx(chromos[first], chromos[second], dist);</pre>
else if(select<GREEDY+PMX)pmx(chromos[first],chromos[second]);</pre>
else erx(chromos[first],chromos[second]);
//mutação dos cromossomos
select = (rand()\%101);
if(select<=MUTATE){</pre>
        index = rand()%(N*N);
        temp = chromos[first][index/N];
        chromos[first][index/N] = chromos[first][index%N];
        chromos[first][index%N] = temp;
select = (rand()\%101);
if(select<=MUTATE){</pre>
        index = rand()\%(N*N);
        temp = chromos[second][index/N];
        chromos[second][index/N] = chromos[second][index%N];
        chromos[second][index%N] = temp;
}
```

Este resultado mostra o quanto o algoritmo paralelo utilizou dos núcleos (utilização dos núcleos em relação ao ganho). O valor ideal de eficiência seria de 100%, mas na prática isso não ocorre, devido a várias questões, como estratégia de escalonamento de processos, sincronização de dados, liberação de recursos, entre outros.

### 4.3 Métodos

Os testes foram realizados com entradas (cidades) de tamanho no intervalo de 5 a 100, variando de 5 em 5, sendo executadas de forma paralela e sequencial em ambas as arquiteturas apresentadas, a fim de verificar o comportamento das mesmas com diferentes volumes de dados. Um segundo teste com entrada de tamanho 30 foi realizado com 50 repetições, gerando uma amostra em cada um dos cenários apresentados para analisar o comportamento das arquiteturas ao longo do tempo. Os arquivos de entrada foram gerados uma única vez e replicados em todos os cenários apresentados (os mesmo arquivos foram utilizados nas duas arquiteturas). Os tempos de cada execução foram fornecidos pelo próprio algoritmo e foram armazenados para aplicação das métricas apresentadas na Seção 4.2.

Código 5 – Calculo do *fitness* e atualização do conjunto dos melhores cromossomos.

```
//Avaliação da aptidão dos pares cruzados
float x=0;
for(int j = 0 ; j < N; j++){
        x+=dist[chromos[first][j]][chromos[first][(j+1)%N]];
}
fitness[first] = x;
x=0;
for(int j = 0; j < N; j++){
        x+=dist[chromos[second][j]][chromos[second][(j+1)%N]];
}
fitness[second] = x;
//Atualização do conjunto dos melhores cromossomos
if(maxfitness>fitness[first]){
        omp_set_lock(&lock4bests);
        best = (++best)%BESTS;
        bests[best] = chromos[first];
        maxfitness = fitness[first];
        omp_unset_lock(&lock4bests);
if(maxfitness>fitness[second]){
        omp_set_lock(&lock4bests);
        best = (++best)%BESTS;
        bests[best] = chromos[second];
        maxfitness = fitness[second];
        omp_unset_lock(&lock4bests);
}
```

# 5 Resultados de Discussões

Durante a realização dos testes, o software Htop foi utilizado para monitorar as threads criadas nas diferentes execuções do AG em cada uma das arquiteturas. A Figura 6 mostra as threads criadas pela execução paralela e a Figura 7 mostra as threads da execução sequencial do AG na Raspberry Pi. As Figuras 8 e 9 mostram as threads criadas, respectivamente, nas execuções paralela e sequencial do AG no notebook. Em ambas as arquiteturas a execução paralela criou 4 threads, isso porque o Raspberry Pi possui processador quad-core e o notebook possui processador dual-core, mas devido a tecnologia SMP, o SO reconhece a CPU com quatro núcleos, sendo estes lógicos.



Figura 6 – Raspberry Pi: AG paralelo, em que é possível ver as *threads* criadas durante a execução.

```
LXTerminal
Arquivo Editar Abas Ajuda
                 4.2%
                     TIME+ Command
0:41.03 ./tsp_sequencial sample_input30 sample_output52 10
0:21.44 /usr/lib/xorg/Xorg :0 -seat seat0 -auth /var/run/lightdm
0:07.24 /usr/bin/perl /usr/bin/shutter
0:05.82 lxpanel --profile LXDE-pi
0:05.86 lxterminal
0:05.49 htop
0:08.01 pcmanfm --desktop --profile LXDE-pi
0:00.63 /usr/sbin/thd --daemon --triggers /etc/triggerhappy/trig
0:02.69 openbox --config-file /home/pi/.config/openbox/lxde-pi-r
0:03.39 /sbin/init splash
0:00.54 /usr/sbin/lxsession -s LXDE-pi -e LXDE
0:00.08 /usr/sbin/ntpd -p /var/run/ntpd.pid -g -u 106:111
0:00.46 /bin/bash
                                                                             59884
                                                             95968
                                                                             25300
                                                                                            20076
                                          20
20
20
20
20
20
20
20
20
                                                             47984
5464
                                                                             18512
2804
                                                                                             15008
2036
   775 pi
                                                                             27380
                                                                                                                              0.2
1.3
0.4
1.2
                                                                                                                 0.5
0.5
0.0
0.0
0.0
0.0
   546 nobody
                                                               2288
                                                                               1464
                                                                                              1340
  769 pi
1 root
                                                            21896
22824
                                                                            11932
3824
                                                                                             8684
2664
   665 pi
                                                            51644
                                                                             11208
                                                                                              9964
   625 ntp
914 pi
                                                               5684
                                                                                                                                            0:00.46 /bin/bash
0:00.05 /sbin/wpa_supplicant -s -B -P /run/wpa_supplicant.wlan0
-F8Nice +F9Kill F100uit
```

Figura 7 – Raspberry Pi: AG sequencial, em que é possível ver a única thread criada durante a execução.



Figura 8 – *Notebook*: AG paralelo, em que é possível ver as *threads* criadas durante a execução.



Figura 9 – *Notebook*: AG sequencial, em que é possível ver a única *thread* criada durante a execução.

Após a realização do primeiro teste, que variava o tamanho da entrada, foi possível analisar o comportamento de cada arquitetura tanto no AG paralelo quanto no sequencial. A Figura 10 mostra o gráfico obtido do AG sequencial e a Figura 11 mostra o gráfico obtido do AG paralelo executados no *notebook*.

As Figuras 12 e 13 mostram, respectivamente, os gráficos obtidos do AG sequencial e paralelo executados na placa Raspberry Pi.

Observando-se as Figuras 10, 11, 12 e 13, pode-se perceber que as arquiteturas apresentam comportamento semelhantes no AG tanto sequencial quanto no paralelo. O que diferencia é a escala de tempo, já que em cada cenário apresentou faixas de tempo diferentes. É possível notar, também, que o aumento do tempo não apresentou forma exponencial, mas aproximadamente linear. Isso se deve ao uso de heurísticas (na implementação do AG) para resolução de problemas da classe NP-Difícil.

Com base nos tempos adiquiridos, foram calculados o Sd e a Ef, que são mostrados na Tabela 2. É possível perceber que o Sd do notebook em relação a Raspberry Pi



Figura 10 – Notebook: Tempo em função da quantidade de cidades no algoritmo sequencial.



Figura 11 – Notebook: Tempo em função da quantidade de cidades no algoritmo paralelo.

(no AG sequencial e no paralelo) é de aproximadamente 3,3 maior. Ao analisar o Sd do Tp em relação ao Ts do notebook, nota-se que o paralelo é quase duas vezes mais rápido que o sequencial. Já no Sd do Tp em relação ao Ts da placa Raspberry Pi, o paralelo é aproximadamente 1,7 vezes mais rápido que o sequencial. As duas arquiteturas apresentaram valores bem próximos de Ef, sendo aproximadamente 50% para o notebook e 48% para a Raspberry Pi.

Tabela 2 – Resultados - que incluem a média, mediana e desvio padrão - obtidos a parir do teste realizado com vinte repetições de execução, variando o tamanho das entradas, em cada um dos cenários propostos.

| Parâmetro analisado               | Média   | Mediana     | Desvio Padrão |
|-----------------------------------|---------|-------------|---------------|
| Sd Ts Raspberry/Notebook          | 3,2695  | 2,9558      | 1,0925        |
| $Sd\ Tp\ { m Raspberry/Notebook}$ | 3,3224  | 3,3456      | $0,\!1667$    |
| $Sd$ Notebook $\mathit{Ts/Tp}$    | 1,9123  | $2,\!1792$  | 0,5637        |
| $Sd$ Raspberry $\mathit{Ts/Tp}$   | 1,7350  | 1,8731      | 0,3314        |
| ${\it Ef}  { m Notebook}$         | 50,1549 | 54,4800     | 22,9936       |
| ${\it Ef}$ Raspberry              | 47,9383 | $48,\!1387$ | 21,9332       |



Figura 12 – Raspberry Pi: Tempo em função da quantidade de cidades no algoritmo sequencial.



Figura 13 – Raspberry Pi: Tempo em função da quantidade de cidades no algoritmo paralelo.

As Figuras 14 e 15 mostram, respectivamente, o comportamento da Ef das arquiteturas conforme a quantidade de cidades no arquivo de entrada. Ao observá-las, fica evidente que a Ef melhora com o aumento da carga de processamento. Isso se deve ao fato de que para pequenas cargas, o custo para divisão das tarefas (alocação e escalonamento de threads, por exemplo) reduz a eficiência (aumenta o tempo da execução paralela) das arquiteturas.

Ao analisar a Figura 16, pode-se perceber a distribuição das medianas dos  $Sd_s$  obtidos no primeiro teste, onde é possível notar alguns valores discrepantes (ou *outliers*) no Sd do *notebook* em relação a Raspberry Pi, o que justifica o desvio padrão (Tabela 2) um pouco maior que os demais  $Sd_s$  apresentados. Esses valores são resultados de execuções anormais se comparados com a maioria e, mesmo sendo *outliers*, são normais e esperados em sistemas de propósito geral, visto que esses executam outras aplicações ao mesmo tempo, fazendo com que vários fatores interfiram no tempo total de execução.

No segundo teste, foram repetidas 50 execuções do AG sequencial e paralelo nas



Figura 14 – *Notebook*: Comportamento da eficiência em função do tamanho das entradas (quantidade de cidades).



Figura 15 – Raspberry Pi: Comportamente do eficiência em função do tamanho das entradas (quantidade de cidades).

duas arquiteturas, sem variar a quantidade de cidades, que foi fixada em 30. Dessa forma, foi possível analisar o comportamento das arquiteturas ao longo do tempo. As Figuras 17 e 18 apresentam os histogramas de  $Ts_s$ ,  $Tp_s$  e  $Sd_s$  obtidos no segundo teste.

Ao analisar a frequência dos tempos de execução, Figura 17, pode-se observar que as arquiteturas apresentaram certa estabilidade nas execuções, visto que ouve pouca variação dos tempos nas faixas de maior frequência. A mesma situação ocorre na Figura 18 (frequências altas em faixas pequenas), com os valores de  $Sd_s$ . A execução sequencial na Raspberry Pi foi a que apresentou maior variabilidade nos tempos. Todos os cenários apresentam alguns valores discrepantes, porém os mesmos são esperados e considerados normais em arquiteturas de propósito geral. A Tabela 3 mostra a média, mediana e desvio padrão dos tempos de execução sequenciais e paralelos,  $Sd_s$  e Ef das arquiteturas analisadas, que mostram resultados levemente diferentes aos obtidos no primeiro teste: o notebook 4,8 vezes mais rápido que a Raspberry Pi no Ts e 3,4 vezes mais rápido no tempo paralelo, o AG paralelo é 1,9 vezes mais rápido que o sequencial no notebook e na Raspberry Pi é 2,8 vezes mais rápido.



Figura 16 – Comparação dos  $Sd_s$  obtidos no primeiro teste. O gráfico Boxplot mostra a comparação entre as medianas dos  $Sd_s$  obtidos, além de suas variâncias.



Figura 17 – Histogramas: Os gráficos mostram a frequência das ocorrências dos tempos de execução do AG, em todos os cenários, obtidos no segundo teste.

As Figuras 19 e 20 mostram o comportamento, respectivamente, das  $Ef_s$  do notebook e da Raspberry Pi no decorrer da execuções. Com base nestas imagens e nos valores de Ef apresentados na Tabela 3, nota-se que a Raspberry obteve uma eficiência melhor se comparada ao notebook. Isso se deve principalmente as otimizações a nível de SO da placa, por ser um sistema mais limitado em relação ao notebook, que permitiram um melhor aproveitamento dos núcleos.



Figura 18 – Histogramas: Os gráficos mostram a frequência dos  $Sd_s$  ocorridos nos diferentes cenários propostos, obtidos no segundo teste.

Tabela 3 – Resultados - que incluem a média, mediana e desvio padrão - obtidos a parir do teste realizado com 50 repetições de execuções, com entrada de tamanho fixo, em cada um dos cenários propostos.

| Parâmetro analisado               | Média    | Mediana      | Desvio Padrão |
|-----------------------------------|----------|--------------|---------------|
| Ts Notebook                       | 279,7962 | 279,7430     | 0,5213        |
| Ts Raspberry                      | 1370,545 | $1373,\!180$ | 7,0393        |
| $\mathit{Tp}  \mathrm{Notebook}$  | 139,5995 | 139,5775     | 0,3903        |
| $\mathit{Tp}$ Raspberry           | 481,2862 | $481,\!3365$ | 1,5111        |
| Sd Ts Raspberry/Notebook          | 4,8897   | 4,8995       | 0,0381        |
| $Sd\ Tp\ { m Raspberry/Notebook}$ | 3,4266   | 3,4439       | 0,0785        |
| $Sd$ Notebook $\mathit{Ts/Tp}$    | 1,9936   | 2,0032       | 0,0456        |
| $Sd$ Raspberry $\mathit{Ts/Tp}$   | 2,8449   | 2,8466       | 0,0213        |
| ${\it Ef}  { m Notebook}$         | 49,8415  | 50,081       | 1,1407        |
| Ef Raspberry                      | 71,1238  | 71,165       | 0,5339        |



Figura 19 – Notebook: Comportamento da Ef do notebook ao longo das execuções com entradas do mesmo tamanho.



Figura 20 – Raspberry Pi<br/>: Comportamento da Ef da placa Raspberry Pi ao longo das execuções com entradas do mesmo tamanho.

# 6 Conclusões

Neste trabalho foi realizado um comparativo de desempenho entre um computador desktop e uma Raspberry Pi. Para a realização dos testes, um AG para resolução do PCV foi utilizado de forma sequencial e paralela (uso da biblioteca OpenMP). Foram realizados dois testes, sendo que o primeiro era a execução do AG com entradas de tamanhos diferentes e o segundo execuções repetidas (total de 50) com tamanho de entrada fixo (30 cidades) em ambas as arquiteturas propostas. Com o tempo de execução obtido, foram aplicadas as métricas como Sd e Ef, entre outras, para análise do desempenho e comportamento das arquiteturas.

Os resultados mostram um Sd de 3 a 4,8 do notebook em relação a Raspberry Pi no AG sequencial e um Sd em torno de 3,3 do notebook em relação a Raspberry Pi no AG paralelo. Estes resultados são esperados visto que a placa possui recursos mais limitados em relação ao notebook, dos quais podemos destacar:

- 1. Memória secundária: o armazenamento da Raspberry Pi é um cartão MicroSD (memória *flash*) que é mais lenta se comparada a do *notebook* (HD SATA).
- 2. Memória primária: a memória da Raspberry Pi (DDR2 900 MHz) possui frequência menor que a do *notebook* (DDR3 1,33GHz).
- 3. Arquitetura x86 (híbrida de RISC e CISC) do *notebook* possui instruções complexas já implementadas, enquanto que a arquitetura ARM (puramente RISC) não tem, o que aumenta a quantidade de instruções necessárias para executar determinadas tarfeas, se comparada com a x86.

Por outro lado, a placa Raspberry Pi apresentou melhor eficiência na utilização de seus núcleos quando comparada com o *notebook*. Isso se deve principalmente a otimização e robustez presentes da placa devido ao fato de ter seus recursos mais limitados, o que inclui um SO mais enchuto.

Por fim, pode-se concluir que a placa Raspberry Pi possui desempenho significativo que, aliado a outras vantagens (baixo custo, estabilidade, recursos como porta *ethernet*, wi-fi, GPIO, entre outros), torna a placa uma alternativa barata e eficiente para aplicações de baixo custo e que não necessitam de tempo de resposta como fator crítico.

Pode-se destacar como principais limitações a falta de um ambiente de rede (*cluster*) para testes com aplicações distribuídas, falta de testes com outros tipos de aplicações que exijam carga de processamento e análises utilizando softwares do tipo *benchmark*. O consumo de energia e o desempenho com e sem um dissipador de calor para a Raspberry Pi também não foram analisados.

Como sugestão para trabalhos futuros:

- 1. Testes com aplicações distribuídas, como por exemplo, utilizando *cluster* homogêneo.
- 2. Testes com aplicações distribuídas, como por exemplo, utilizando *cluster* heterogêneo.
- 3. Comparação com dispositivos similares a Raspberry Pi, por exemplo, a Orange Pi e a BeagleBone, entre outras.
- 4. Testes com outras classes de algoritmos, por exemplo, para processamento gráfico, processamento de digital de imagens (PDI), mineração de dados em grandes volumes de informações, entre outras.
- 5. Análise do consumo de energia, calor dissipado e a diferença de desempenho com e sem um dissipador de calor para a placa.

- ARM-LTDA. Armv8-a architecture. The Architecture for the Digital World, 2017. Disponível em: <a href="https://www.arm.com/products/processors/instruction-set-architectures/armv8-architecture.php">https://www.arm.com/products/processors/instruction-set-architectures/armv8-architecture.php</a>.
- ARORA, R. Travelling salesman openmp. *GitHub*, *Inc.*, 2017. Disponível em: <a href="https://github.com/rachit95arora/travelling-salesman-openmp">https://github.com/rachit95arora/travelling-salesman-openmp</a>.
- ASUSTEK, C. I. X44c. asus.com, 2017. Disponível em: <a href="https://www.asus.com/br/Laptops/X44C/specifications/">https://www.asus.com/br/Laptops/X44C/specifications/</a>.
- AVILA, S. L. Algoritmos genéticos aplicados na otimização de antenas refletoras. 98 p. Dissertação (Mestrado) Universidade Federal de Santa Catarina, Centro Tecnológico, Florianópolis, SC, 2002. Disponível em: <a href="https://repositorio.ufsc.br/handle/123456789/84439">https://repositorio.ufsc.br/handle/123456789/84439</a>.
- AZEVEDO, D. L. O. d.; OLIVEIRA, N. M. d. Comparação entre as arquiteturas risc e cisc. *Universidade Federal Rural de Pernambuco UFRPE*, p. 2, 2014. Disponível em: <a href="http://deinfo.ufrpe.br/14064/arttigos/pt-br/comparaç~ao-entre-arquiteturas-risc-e-cisc">http://deinfo.ufrpe.br/14064/arttigos/pt-br/comparaç~ao-entre-arquiteturas-risc-e-cisc</a>.
- COUTINHO, M. P. Sistema de monitoramento residencial. Brasília, DF: [s.n.], 2016. 58 p. Disponível em: <a href="http://repositorio.uniceub.br/handle/235/8702">http://repositorio.uniceub.br/handle/235/8702</a>.
- CROTTI, Y. et al. Raspberry pi e experimentação remota. Araranguá, SC, 2013.
- CRUZJUNIOR, S. C. d. Desenvolvimento de uma plataforma elaborada para projetos de sistemas embarcados reconfiguráveis (ARM7 e FPGA). 234 p. Dissertação (Mestrado) Universidade de Brasília, Brasília, DF, 2013. Disponível em: <a href="http://repositorio.unb.br/handle/10482/12026">http://repositorio.unb.br/handle/10482/12026</a>.
- CUNHA, C. B. d.; BONASSER, U. d. O.; ABRAHAO, F. T. M. Experimentos computacionais com heurísticas de melhorias para o problema do caixeiro viajante. In: . [S.l.: s.n.], 2002.
- FULLER, S. H.; MILLETT, L. I. Computing performance: Game over or next level? Computer, v. 44, n. 1, p. 31–38, 2011. Disponível em: <a href="http://doi.ieeecomputersociety.org/10.1109/MC.2011.15">http://doi.ieeecomputersociety.org/10.1109/MC.2011.15</a>.
- FUNDACAORASPBERRYPI. Raspberry pi 3 model b. Raspberry Pi Blog, 2017. Disponível em: <a href="https://www.raspberrypi.org/documentation">https://www.raspberrypi.org/documentation</a>>.
- GODOI, F. N. d. Estudo Comparativo entre Clusters de Computadores Desktop e de Dispositivos ARM. Pato Branco, PR: [s.n.], 2015. 95 p. Disponível em: <a href="http://repositorio.roca.utfpr.edu.br/jspui/handle/1/5707">http://repositorio.roca.utfpr.edu.br/jspui/handle/1/5707</a>.
- GOLDBERG, D. E. Genetic algorithms in search, optimization, and machine learning. *Reading: Addison-Wesley*, New York, 1989.
- HELSGAUN, K. An effective implementation of the lin-kernighan traveling salesman heuristic. *European Jour. of Operational Research*, Elsevier, v. 126, n. 1, p. 106–130, 2000.

HOLLAND, J. H. Adaptation in natural and artificial systems: an introductory analysis with applications to biology, control, and artificial intelligence. [S.l.]: MIT press, 1992.

- HWANG, K. Advanced parallel processing with supercomputer architectures. *Proceedings* of the IEEE, IEEE, v. 75, n. 10, p. 1348–1379, 1987.
- LAPORTE, G. et al. Classical and modern heuristics for the vehicle routing problem. *International transactions in operational research*, Wiley Online Library, v. 7, n. 4-5, p. 285–300, 2000.
- LIMA, F. d. A. *Implantação e análise de desempenho de um cluster com processadores ARM e plataforma raspberry Pi.* 66 p. Dissertação (Mestrado) Universidade Federal de Sergipe, São Cristóvão, SE, 2016. Disponível em: <a href="https://bdtd.ufs.br/handle/tede/3325">https://bdtd.ufs.br/handle/tede/3325</a>.
- LORENZONI, R. K. Análise de desempenho e consumo energético entre processadores ARM E x86. Ijuí, RS: [s.n.], 2012. 81 p. Disponível em: <a href="http://bibliodigital.unijui.edu.br:8080/xmlui/handle/123456789/1060">http://bibliodigital.unijui.edu.br:8080/xmlui/handle/123456789/1060</a>.
- MANO, M. M. Computer system architecture. Prentice Hall, Englewood Cliffs, New Jersey, EUA, 1993.
- MARMITT, G. P. Análise de desempenho com a paralelização do Cálculo de números perfeitos em arquitetura ARM, X86 e INTEL XEON PHI. Ijuí, RS: [s.n.], 2017. 52 p. Disponível em: <a href="http://bibliodigital.unijui.edu.br:8080/xmlui/handle/123456789/4599">http://bibliodigital.unijui.edu.br:8080/xmlui/handle/123456789/4599</a>.
- MOTYCZKA, L. B. et al. Um comparativo de consumo elétrico entre arquiteturas x86 e arm em servidores de bancos de dados. p. 6, 2013. Disponível em: <a href="https://www.researchgate.net/publication/259339458">https://www.researchgate.net/publication/259339458</a>.
- NAVAUX, P. O. A. Introdução ao processamento paralelo. *RBC-Revista Brasileira de Computação*, v. 5, n. 2, p. 31–43, 1989. Disponível em: <a href="http://www.lbd.dcc.ufmg.br/colecoes/sbac-pad/1988/003.pdf">http://www.lbd.dcc.ufmg.br/colecoes/sbac-pad/1988/003.pdf</a>>.
- NAVAUX, P. O. A.; ROSE, C. A. F. D.; PILLA, L. L. Fundamentos das arquiteturas para processamento paralelo e distribuído. *XI Escola Regional de Alto Desempenho do Estado do Rio Grande do Sul Porto Alegre, RS*, p. 22–59, 2011. Disponível em: <a href="http://www.lbd.dcc.ufmg.br/colecoes/erad-rs/2011/003.pdf">http://www.lbd.dcc.ufmg.br/colecoes/erad-rs/2011/003.pdf</a>>.
- NETO, S. P. Computação evolutiva: Desvendando os algoritmos genéticos. Faculdade de Jaguariúna, Universidade São Francisco, v. 1, n. 1, p. 34, 2011.
- NEUMANN, J. V. First draft of a report on the edvac. Moore School of Electrical Engineering, University of Pennsylvania, IEEE, 1945.
- NUNES, L. et al. Análise de desempenho em dispositivos limitados e emulados. estudo de caso: Raspberry pie web services restful. In: WPerformance-XIII Workshop em desempenho de Sistemas Computacionais e de Comunicação. [s.n.], 2014. p. 5. Disponível em: <a href="http://www.lbd.dcc.ufmg.br/colecoes/wperformance/2014/021.pdf">http://www.lbd.dcc.ufmg.br/colecoes/wperformance/2014/021.pdf</a>>.
- OPEMMP. Application program interface 3.1 complete specifications. 2011. Disponível em: <a href="http://www.openmp.org">http://www.openmp.org</a>.

PACHECO, M. A. C. Algoritmos genéticos: princípios e aplicações. *ICA:* Laboratório de Inteligência Computacional Aplicada, p. 9, 1999. Disponível em: <a href="http://www2.ica.ele.puc-rio.br/Downloads">http://www2.ica.ele.puc-rio.br/Downloads</a> \%5C38/CE-Apostila-Comp-Evol.pdf>.

- PAPPA, G. L. Conceitos e aplicações em aprendizado de máquina. *Curso Verão*, 2015. Disponível em: <a href="http://homepages.dcc.ufmg.br/~glpappa/cverao/CursoVerao-Parte1.pdf">http://homepages.dcc.ufmg.br/~glpappa/cverao/CursoVerao-Parte1.pdf</a>>.
- RAMOS, R. M.; RALHA, C.; TEODORO, G. Avaliação de cluster raspberry pi para execução de aplicações de análises de imagens microscópicas médicas. *Brasília*, *DF*, 2016.
- REINELT, G. The traveling salesman: computational solutions for TSP applications. [S.l.]: Springer-Verlag, 1994.
- RODRIGUES, L. M. Proposta e Avaliação do Algoritmo K-Means Paralelo e Distribuído Para Predição do Sítio de Início de Tradução em RNA Mensageiro Para Identificação de Proteínas. 94 p. Dissertação (Mestrado) Pontifícia Universidade Católica de Minas Gerais (PUC), Belo Horizonte, MG, 2012. Disponível em: <a href="http://homepages.dcc.ufmg.br/~laerte/public/docs/dissertacao.pdf">http://homepages.dcc.ufmg.br/~laerte/public/docs/dissertacao.pdf</a>>.
- ROSSI, A. L. D. Ajuste de parâmetros de técnicas de classificação por algoritmos bioinspirados. São Carlos, SP: [s.n.], 2009. 149 p. Disponível em: <a href="http://www.teses.usp.br/teses/disponiveis/55/55134/tde-06052009-114528">http://www.teses.usp.br/teses/disponiveis/55/55134/tde-06052009-114528</a>.
- SERCKUMECKA, A. et al. Avaliação do uso da computação paralela em redes de computadores desktop e dispositivos arm. *Anais: Computer on the Beach*, p. 529–531, 2015. Disponível em: <a href="https://siaiap32.univali.br//seer/index.php/acotb/article/view/7115">https://siaiap32.univali.br//seer/index.php/acotb/article/view/7115</a>.
- SHEIDEMANTEL, F. L. Monitoramento de vídeo por meio do computador Raspberry Pi. Brasília, DF: [s.n.], 2015. 56 p. Disponível em: <a href="http://bdm.unb.br/handle/10483/14756">http://bdm.unb.br/handle/10483/14756</a>.
- SILBERSCHATZ, A.; GALVIN, P. B.; GAGME, G. Sistemas operacionais com Java. 7. ed. Rio de Janeiro: Elsevier Brasil, 2008. ISBN 978-85-352-2406-1.
- SILVA, E. E. d. Otimização de estruturas de concreto armado utilizando algoritmos genéticos. 194 p. Dissertação (Mestrado) Universidade de São Paulo, Escola Politécnica, São Paulo, SP, 2001. Disponível em: <a href="http://www.teses.usp.br/teses/disponiveis/3/3144/tde-21022002-112505/en.php">http://www.teses.usp.br/teses/disponiveis/3/3144/tde-21022002-112505/en.php</a>.
- SILVA, H. H.; MARTINS, C. A. P. S. Avaliação de implementações do algoritmo genético paralelo para solução do problema do caixeiro viajante usando openmp e pthreads. XIII Simpósio em Sistemas Computacionais WSCAD-SSC Workshop de Iniciação Científica, 2012. Disponível em: <a href="https://s3.amazonaws.com/academia.edu.documents/30275596/">https://s3.amazonaws.com/academia.edu.documents/30275596/</a> Artigo.pdf>.
- SILVA, L. F.; ANTUNES, V. J. M. Comparação entre as arquitecturas de processadores risc e cisc. *Cidade do Porto, Portugal*, p. 9, 2008. Disponível em: <a href="http://www.inf.unioeste.br/~guilherme/oac/Risc-Cisc.pdf">http://www.inf.unioeste.br/~guilherme/oac/Risc-Cisc.pdf</a>.
- STALLINGS, W. Arquitetura e organização de computadores: projeto para o desempenho. 5. ed. Prentice Hall, 2002. ISBN 85.87918-53-2. Disponível em: <a href="http://www.ncdd.com">http://www.ncdd.com</a>. br/livros/Arquitetura-e-Organizacao-de-Com-Put-Adores-5-Ed-William-Stallings.pdf>.

WEI, H. et al. Research on reconfigurable robot controller based on arm and fpga. In: IEEE. *Industrial Informatics, 2008. INDIN 2008. 6th IEEE International Conference on.* [S.l.], 2008. p. 123–128.