#### Aula 10

- Timers
  - Aplicações
  - Princípio de funcionamento
  - Controlo da frequência e "duty-cycle" do sinal de saída
- Timers no PIC32
  - Estrutura e funcionamento
  - Geração de sinais PWM (output compare module)
- Watchdog timer

José Luís Azevedo, Arnaldo Oliveira, Tomás Oliveira e Silva, Nuno Lau

# Introdução

- Um *timer* é um dispositivo periférico de suporte que permite, no essencial, a medição de tempo, partindo de uma referência conhecida
- Alguns exemplos de aplicações típicas de *timers*:
  - geração de um evento com uma duração controlada. Exemplo: geração de um pulso com uma duração definida, ∆t



• geração de um evento periódico com período controlado. Exemplo: geração de um pulso com um período definido, T



# Introdução

 Geração de um evento periódico com período e duração controlados. Exemplo: geração de um sinal periódico com um período de 10 ms e um "duty-cycle" de 40%:



- "ton" é o tempo durante o qual o sinal está no nível lógico 1, num período
- a possibilidade de alterar o valor de "ton" sem alterar o valor de T é
   útil em muitas situações e designa-se por PWM (*Pulse Width Modulation* modulação por largura de pulso)
- O funcionamento dos timers baseia-se sempre na contagem de ciclos de um sinal de relógio com frequência conhecida

# Divisão de frequência



# Divisão de frequência (versão 1)



# Divisão de frequência (versão 2)



### Exemplo de um divisor de frequência (VHDL)

```
entity FreqDivider is
   generic(N : positive := 16);
   port( fin : in std logic;
         k : in std logic vector(N-1 downto 0);
         fout : out std logic);
end FreqDivider;
architecture synchronous of FreqDivider is
   signal s counter, s k : natural range 0 to ((2 ** N)-1) := 0;
begin
   s k <= to integer(unsigned(k));</pre>
   process(fin)
  begin
      if(rising edge(fin)) then
         if(s counter = s k) then
            s counter <= 0;
         else
            s counter <= s counter + 1;</pre>
         end if:
      end if:
   end process;
   fout <= '1' when s counter = s k else '0';
end synchronous;
```

#### Timers no PIC32

- A série PIC32MX7xx disponibiliza **5** *timers* **de 16 bits**, designados por **T1**, **T2**, **T3**, **T4** e **T5**
- T2, T3, T4 e T5 têm a mesma estrutura e apresentam o mesmo modelo de programação. São designados pelo fabricante como timers tipo B
- T2 a T5 podem ser agrupados 2 a 2 para formar 2 *timers* de 32 bits
- O T1 é designado como timer tipo A; tem uma estrutura semelhante aos restantes e pequenas diferenças no modelo de programação
- A frequência-base de entrada para os timers é dada pelo Peripheral Bus Clock (PBCLK). Na placa DETPIC32 f<sub>PBCLK</sub> é metade da frequência de CPU, i.e. f<sub>PBCLK</sub> = 20 MHz
- Os timers do PIC32 não têm saída acessível no exterior. Podem ser usados para gerar interrupções ou como base de tempo para a geração de sinais com "duty-cycle" configurável

# PIC32 – *timer* tipo A (estrutura simplificada)



- Frequência à entrada do contador de 16 bits:
  - $f_{out\_presc} = f_{PBCLK} / K_{prescaler}$
- Frequência à saída do *timer* (ativação de T1IF):
  - f<sub>out</sub> = f<sub>out\_presc</sub> / (PR1 + 1)

# PIC32 – Modelação em VHDL do *timer* tipo A

```
ResetIF (reset por
library ieee;
                                                      PR1
                                                            Registo 16 bits
                                         software T1IF)
use ieee.std logic 1164.all;
                                                        16
                                             R -
                                                              Comparador de 16 bits
use ieee.numeric std.all;
                                     T1IF ← Q S
                                                              Up Counter de 16 bits
                                                              com Reset síncrono
                                     (interrupt flag)
                                                        16
                                                              tout presc
                                                                      ON (T1CON<15>)
entity TimerPIC32 A is
                                                               Prescaler
                                                   R TMR1
                                                              1, 8, 64, 256
                                               Reset
                     : in std logic;
   port( PBCLK
          T10n
                     : in std logic;
          ResetIF : in std logic;
          Presc
                     : in std logic vector(1 downto 0);
                     : in std logic vector(15 downto 0);
          PR1
                     : out std logic);
          T1IF
end TimerPIC32 A;
architecture synchronous of TimerPIC32 A is
   signal s counter, s pr1: natural range 0 to (2**16-1):= 0;
   signal s precounter: unsigned(7 downto 0);
   signal s foutPresc : std logic;
begin
   (continua)
```

### PIC32 – Modelação em VHDL do *timer* tipo A

```
-- Prescaler (divide PBCLK frequency by 1, 8, 64 or 256)
process(PBCLK, T1On, s precounter, s kprescale)
begin
   if(rising edge(PBCLK)) then
      if(T10n = '1') then
          s precounter <= s precounter + 1;</pre>
      end if:
   end if:
end process;
s foutPresc <= PBCLK when Presc = "00" else -- Div 1
               s precounter(2) when Presc = "01" else -- Div 8
               s precounter(5) when Presc = "10" else -- Div 64
               s precounter(7);
                                                      -- Div 256
   (continua)
```

### PIC32 – Modelação em VHDL do *timer* tipo A

```
-- Timer (input clock is the signal produced by the prescaler)
   s pr1 <= to integer(unsigned(PR1));</pre>
  process(s foutPresc, ResetIF)
  begin
      if(rising edge(s foutPresc)) then
         if(s counter = s pr1) then
            T1IF <= '1'; s counter <= 0;
         else
            s counter <= s counter + 1;</pre>
         end if:
      end if:
      if(ResetIF = '1') then
         T1IF <= '0';
      end if;
   end process;
end synchronous;
```

# PIC32 – *timers* tipo B (estrutura simplificada)



- Frequência à entrada do contador de 16 bits:
  - F<sub>out\_presc</sub> = f<sub>PBCLK</sub> / K<sub>prescaler</sub>
- Frequência à saída do *timer* (ativação de TxIF):
  - $f_{out} = f_{out\_presc} / (PRx + 1)$

# PIC32 – controlo de período e "duty-cycle"



### PIC32 – Modelação em VHDL do gerador de PWM

```
entity FreqDividerDC is
   port( foutPresc: in std logic;
                    : in std logic vector(15 downto 0);
          PRx
                    : in std logic vector(15 downto 0);
          OCnRS
                    : out std logic);
          OCn
end FreqDividerDC;
architecture synchronous of FreqDividerDC is
   signal s counter: natural range 0 to (2**16-1) := 0;
   signal s prx, s ocnrs: natural range 0 to (2**16-1);
begin
   s ocnrs <= to integer(unsigned(OCnRS));</pre>
                                                                 PRx
   s prx <= to integer(unsigned(PRx));</pre>
   process(foutPresc)
                                                              A=B
   begin
      if(rising edge(foutPresc)) then
                                                                   16
          if(s counter = s prx) then
                                                                TMRx
             s counter <= 0;</pre>
          else
                                                    OCn
             s counter <= s counter + 1;</pre>
          end if:
      end if;
                                                          OC
   end process;
                                                         1, 2, 3, 4
                                                                OCnRS
   OCn <= '1' when s counter < s ocnrs) else '0';
                                                         ou 5
end synchronous;
```

#### Exercício

Calcular as constantes para gerar um sinal PWM com uma frequência de 8 Hz e um "duty-cycle" de 20%, usando T2 como referência e OC1 como saída (PBCLK = 20 MHz)

$$f_{out} = f_{out\_presc} / (PR2 + 1)$$

$$= (f_{PBCLK} / K_{prescaler}) / (PR2 + 1)$$

$$= f_{PBCLK} / (K_{prescaler} * (PR2 + 1))$$

$$K_{prescaler} = f_{PBCLK} / ((PR2 + 1) * f_{out})$$

1. Cálculo da constante de divisão do *prescaler* 

$$K_{prescaler} \ge \lceil f_{PBCLK} / ((65535+1) * 8) \rceil = 39$$
  
 $K_{prescaler} = 64$ 

Valor máximo da constante PR2

# Exercício (continuação)

2. Cálculo da constante de divisão do *timer* (PR2)

Com prescaler = 64, 
$$f_{OUT\_PRESC}$$
 = 20000000 / 64 = 312500 Hz  
PR2 =  $(f_{OUT\_RESC} / f_{OUT}) - 1 = (312500 / 8) - 1 = 39062$ 

Cálculo de OC1RS:

OC1RS = 
$$((PR2 + 1) * duty\_cycle) / 100 = (39062 + 1) * 0.20$$
  
OC1RS =  $7813$ 

Alternativa ao cálculo de OC1RS:

Tempo a 1 ( $t_{ON}$ ) do sinal de saída,  $t_{ON}$  = 0.20 \* (1 / 8) = 25 ms Período do sinal de entrada do *timer*,  $T_{IN}$  = 1 / 312500 = 3.2  $\mu$ s OC1RS =  $t_{ON}$  /  $T_{IN}$  = 25000 / 3.2 = 7813

# PIC32 – Resolução do sinal PWM

- A resolução de um sinal PWM dá uma medida do número de níveis com que se pode variar o "duty-cycle" do sinal
- Pode ser definido como:
  - Resolução = log<sub>2</sub> (T<sub>PWM</sub> / T<sub>IN</sub>)
  - ullet em que  $T_{PWM}$  é o período do sinal PWM gerado e  $T_{IN}$  é o período do sinal à entrada do gerador de PWM
- Para o caso do PIC32:
  - Resolução = log<sub>2</sub> ( T<sub>PWM</sub> / (T<sub>PBCLK</sub> \* Prescaler) ), ou, mais simplesmente:
  - Resolução = log<sub>2</sub> ( PRx + 1 )
- Exercício:
  - determine o valor das constantes PRx e OCxRS para a geração de um sinal com uma frequência de 1 KHz e 25% de "duty-cycle", supondo f<sub>PBCLK</sub> = 20 MHz
  - determine a resolução do sinal PWM que obteve; determine a resolução do sinal de PWM do exemplo do slide anterior.

#### "Watchdog Timer" (temporizador "cão de guarda")

- Sistemas baseados em microprocessador podem assegurar funções de controlo críticas que não podem falhar
- Como garantir que um crash do microprocessador não compromete o funcionamento global do sistema?
- Um "watchdog timer" tem como função monitorizar a operação do microprocessador e, em caso de falha, forçar o seu reinício
- Situação mais comum: se o processador não atuou a entrada de Reset do "watchdog timer" ao fim de um tempo pré-determinado o "watchdog timer" força o Reset do microprocessador



# "Watchdog Timer"



# "Watchdog Timer" – exemplo de utilização

- A aplicação no microcontrolador executa em ciclo infinito
- O "watchdog timer" é ativado quando o programa inicia. O *reset* da sua contagem é feito regularmente no corpo do ciclo.
- Caso haja uma falha no processador que implique a quebra de execução do ciclo, o "watchdog timer" deixa de ser reiniciado e, nessa situação, força um *reset* ao processador

```
void main(void)
{
    enableWatchdogTimer();
    (...)
    while(1)
    {
        (...)
        clearWatchdogTimer();
    }
}
```