## Arquitetura de Computadores I

2. Instruções executáveis por um processador: a arquitetura MIPS

António de Brito Ferrari ferrari@ua.pt



7. O conjunto de instruções do processador

ABF - AC I MIPS IS\_1

## A máquina e a sua linguagem

- Princípios básicos dos computadores:
  - As instruções são representadas da mesma forma que os números
  - Os programas podem ser armazenados em memória, para serem lidos e escritos, tal como os números

(stored-program digital computer)

- O conceito de *stored-program* implica que a memória contenha informações de natureza muito diversa:
  - o código fonte de um programa em C
  - um editor de texto
  - um compilador e o programa resultante da compilação
  - **–** ...

ABF - AC I MIPS IS\_1

3

# Das Linguagens de Alto Nível à linguagem do processador



ABF - AC I MIPS IS\_1

# Critérios de seleção de um Reportório de Instruções (ISA)

- simplicidade do equipamento exigido para execução das instruções,
- clareza da sua aplicação aos problemas realmente importantes
- velocidade de resolução desses problemas

(Burks, Goldstine e von Neumann, 1947)

ABF - AC I MIPS IS\_1





# Big-endian vs. little-endian memory addressing

Qual o endereço dos bytes de uma palavra? Duas possibilidades:



# Organização da memória: Words e bytes

#### Big-endian

#### Little-endian



Endereço da palavra é o endereço do seu byte mais significativo (o que está no "big end")

Endereço da palavra é o endereço do seu byte menos significativo (o que está no "little end")

ABF - AC I MIPS IS\_1

Passos básicos de execução de um

programa (*Fetch-Execute*)

- **1. FETCH**: processador endereça a memória para obter o código da instrução seguinte a executar
  - Program Counter (PC) registo onde o processador guarda o endereço da instrução seguinte a executar
  - Instruction Register (IR) registo onde o processador guarda o código da instrução a executar

IR = Mem[PC]

**2. EXECUTE:** processador executa a operação indicada no código de instrução

ABF - AC I MIPS IS\_1



## Execução de uma instrução

### Onde ir buscar os operandos?

Duas alternativas:

- à memória de cada vez que uma operação aritmética ou lógica é executada é necessário ir buscar o operando à memória
- b. Aos registos do processador acesso mais rápido operandos em registos

### Onde armazenar o resultado da operação?

Duas alternativas:

- a. Na memória
- b. Num registo do processador

ABF - AC I MIPS IS\_1

## Tipos de Arquitetura

- RISC (Reduced Instruction Set Computers) MIPS, ARM, ...
  - Operações aritméticas e lógicas só operam sobre informação armazenada nos registos do processador ou sobre constantes contidas no código de instrução (imediatos) e o resultado da operação é armazenado num registo
  - Apenas as operações de *load* (transferência do conteúdo de uma posição de memória para uma registo) e store (armazenamento em memória do conteúdo de um registo)comunicam com a memória de dados.
- CISC (Complex Instruction Set Computers) Intel, IBM, ...
  - Operandos das operações aritméticas e lógicas podem estar na memória ou em registos

ABF - AC I MIPS IS\_1

## Processador MIPS: Datapath



32 registos de 32 bits 32-bit ALU

Registos vs. Memória Acesso mais rápido

Menos bits para os endereçar: 5 bits vs. 32 bits

ABE - AC L MIPS IS 1

#### MIPS ISA

### (Instruction Set Architecture)

- 1. Formato e codificação das instruções
  - Tamanho fixo (todas as instruções codificadas no mesmo número de bits) ou tamanho variável?
- 2. Tipo e dimensão dos dados
  - Inteiros representados em 32-bits (MIPS word)
  - Carateres (byte)
  - Reais (Standard IEEE para vírgula flutuante 32 e 64 bits)
- 3. Que operações incluir no **IS** (*Instruction Set*)?

ABF - AC I MIPS IS\_1

15

## Tipos de instruções

- Aritméticas e lógicas (add, sub, and, or, ...)
  - Todas operam sobre o conteúdo de registos e armazenam o resultado num registo
- Transferência de dados de/para a memória
  - ir buscar à memória um dado transferindo-o para um registo load: lw, lb
  - armazenar na memória o conteúdo de um registo

store: sw, sb

- Instruções de controle da sequência de execução das instruções do programa
  - if-then, case, loops: instruções de branch: beq, bne
  - invocação de funções: jal, jr

ABF - AC I MIPS IS\_1

## Localização dos operandos

#### MIPS e arquiteturas RISC em geral:

todas as instruções aritméticas e lógicas operam sobre o conteúdo de registos

i.e. são do tipo Reg = Reg op Reg

Arquitetura *Load-Store* - apenas estas instruções endereçam a memória

#### **Outras arquiteturas:**

as instruções aritméticas e lógicas podem ter operandos em memória, i.e. a arquitetura suporta operações do tipo

Reg = Reg op Mem; Mem = Reg op Reg; Mem = Reg op Mem;

Arquitetura Register-Memory

Exemplos: Intel x86, IBM S/360, ... arquiteturas CISC em geral

ABF - AC I MIPS IS\_1

17

# O Instruction Set do MIPS – instruções básicas

| 2 <sup>30</sup> memory | Memory[0], Memory[4], , Acc<br>Memory[4294967292] sec |                    | handle large constants.  Accessed only by data transfer instructions, MIPS uses byte addresses, so |                                                                                                 |                                        |
|------------------------|-------------------------------------------------------|--------------------|----------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------|----------------------------------------|
| words                  |                                                       |                    | sequen                                                                                             | quential word addresses differ by 4. Memory holds data structures, arrays, and illed registers. |                                        |
|                        |                                                       |                    | MIPS a                                                                                             | ssembly language                                                                                |                                        |
| Category               | Instruction                                           | Example            | 0                                                                                                  | Meaning                                                                                         | Comments                               |
| Arithmetic             | add                                                   | add \$s1,\$s2,\$s3 |                                                                                                    | \$s1 = \$s2 + \$s3                                                                              | Three register operands                |
|                        | subtract                                              | sub \$s1,\$s2,\$s3 |                                                                                                    | \$s1 = \$s2 - \$s3                                                                              | Three register operands                |
|                        | add immediate                                         | addi \$s1,\$s2,20  |                                                                                                    | \$s1 = \$s2 + 20                                                                                | Used to add constants                  |
| Data<br>transfer       | load word                                             | lw \$s1,20(\$s2)   |                                                                                                    | \$s1 = Memory[\$s2 + 20]                                                                        | Word from memory to register           |
|                        | store word                                            | sw \$s1,20(\$s2)   |                                                                                                    | Memory[\$s2 + 20] = \$s1                                                                        | Word from register to memory           |
|                        | load half                                             | 1h \$s1,20(\$s2)   |                                                                                                    | \$s1 = Memory[\$s2 + 20]                                                                        | Halfword memory to register            |
|                        | load half unsigned                                    | 1hu \$s1,20(\$s2)  |                                                                                                    | \$s1 = Memory[\$s2 + 20]                                                                        | Halfword memory to register            |
|                        | store half                                            | sh \$s1,20(\$s2)   |                                                                                                    | Memory[\$s2 + 20] = \$s1                                                                        | Halfword register to memory            |
|                        | load byte                                             | 1b \$s1,20(\$s2)   |                                                                                                    | \$s1 = Memory[\$s2 + 20]                                                                        | Byte from memory to register           |
|                        | load byte unsigned                                    | 1bu \$s1,20(\$s2)  |                                                                                                    | \$s1 = Memory[\$s2 + 20]                                                                        | Byte from memory to register           |
|                        | store byte                                            | sb \$s1,20(\$s2)   |                                                                                                    | Memory(\$s2 + 201 = \$s1                                                                        | Byte from register to memory           |
|                        | load linked word                                      | 11 \$s1,20(\$s2)   |                                                                                                    | \$s1 = Memory[\$s2 + 20]                                                                        | Load word as 1st half of atomic swap   |
|                        | store condition, word                                 | sc \$s1,20(\$s2)   |                                                                                                    | Memory(\$s2+20)=\$s1;\$s1=0 or 1                                                                | Store word as 2nd half of atomic swap  |
|                        | load upper immed.                                     | Tui \$s1,20        |                                                                                                    | \$s1 = 20 * 2 <sup>16</sup>                                                                     | Loads constant in upper 16 bits        |
| Logical                | and                                                   | and \$s1,\$s2,\$s3 |                                                                                                    | \$s1 = \$s2 & \$s3                                                                              | Three reg. operands; bit-by-bit AND    |
|                        | or                                                    | or \$s1,\$s2,\$s3  |                                                                                                    | \$s1 = \$s2   \$s3                                                                              | Three reg. operands; bit-by-bit OR     |
|                        | nor                                                   | nor \$s1,\$s2,\$s3 |                                                                                                    | \$s1 = ~ (\$s2   \$s3)                                                                          | Three reg. operands; bit-by-bit NOR    |
|                        | and immediate                                         | andi \$s1,\$s2,20  |                                                                                                    | \$s1 = \$s2 & 20                                                                                | Bit-by-bit AND reg with constant       |
|                        | or immediate                                          | ori \$s1,\$s2,20   |                                                                                                    | \$s1 = \$s2   20                                                                                | Bit-by-bit OR reg with constant        |
|                        | shift left logical                                    | s11 \$s1,\$s2,10   |                                                                                                    | \$s1 = \$s2 << 10                                                                               | Shift left by constant                 |
|                        | shift right logical                                   | srl \$s1,\$s2,10   |                                                                                                    | \$s1 = \$s2 >> 10                                                                               | Shift right by constant                |
| Conditional<br>branch  | branch on equal                                       | beq \$s1,\$s2,25   |                                                                                                    | if (\$s1 == \$s2) go to<br>PC + 4 + 100                                                         | Equal test; PC-relative branch         |
|                        | branch on not equal                                   | bne \$s1,\$s       | 2,25                                                                                               | if (\$s1!= \$s2) go to<br>PC + 4 + 100                                                          | Not equal test; PC-relative            |
|                        | set on less than                                      | slt \$s1,\$s       | 2,\$53                                                                                             | if (\$s2 < \$s3) \$s1 = 1;<br>else \$s1 = 0                                                     | Compare less than; for beq, bne        |
|                        | set on less than<br>unsigned                          | sltu \$sl,\$s      | 2,\$s3                                                                                             | if (\$s2 < \$s3) \$s1 = 1;<br>else \$s1 = 0                                                     | Compare less than unsigned             |
|                        | set less than<br>immediate                            | slti \$sl,\$s      | 2,20                                                                                               | if (\$s2 < 20) \$s1 = 1;<br>else \$s1 = 0                                                       | Compare less than constant             |
|                        | set less than<br>immediate unsigned                   | sītiu \$sl,\$      | s2,20                                                                                              | if (\$s2 < 20) \$s1 = 1;<br>else \$s1 = 0                                                       | Compare less than constant<br>unsigned |
| Unconditional<br>jump  | jump                                                  | j 2500             |                                                                                                    | go to 10000                                                                                     | Jump to target address                 |
|                        | jump register                                         | jr \$ra            |                                                                                                    | go to \$ra                                                                                      | For switch, procedure return           |
|                        | jump and link                                         | ial 2500           |                                                                                                    | \$ra = PC + 4; go to 10000                                                                      | For procedure call                     |

## Operações aritméticas

Todas as instruções aritméticas têm 2 operandos:

Exemplo: a = b + c; d = a - e

**add a, b, c** # a = b + c **sub d, a, e** # d = a - e

- Sintaxe do assembly:
  - 1 instrução por linha
  - comentários são iniciados por # e terminam na linha

ABF - AC I MIPS IS\_1

19

# Compilação de instruções de atribuição (C ou Java)

#### C

## **Assembly**

$$f = (g + h) - (i + j)$$
 add t0, g, h  
add t1, i, j  
sub f, t0, t1

t0, t1 – variáveis temporárias f, g, h, i, j, a, b, c, d, e – variáveis do programa

Valores das variáveis têm de estar em registos

ABF - AC I MIPS IS\_1

## Operandos em Registos

<u>Convenções</u> de uso e nomes dos registos em assembly:

- \$s0,...,\$s7 (r16 a r23) usados para armazenar (temporariamente) valores de variáveis do programa
- \$t0,...,\$t7 (r8 a r15) usados para armazenar (temporariamente) valores intermédios de cálculos

```
t0, t1 – variáveis temporárias
f, g, h, i, j – variáveis do programa
.data
f: .word # as duas primeiras localizações da zona da memória de
g: .word # dados reservadas para armazenar o valor de f e g
```

ABF - AC I MIPS IS\_1

21

## Compilar usando os registos

```
f = (g+h) - (i+j); add $t0, $s1, $s2 # $t0 = g + h add $t1, $s3, $s4 # $t1 = i + j sub $s0, $t0, $t1 # $s0 = (g+h)-(i+j) h mapeado em $s2 i mapeado em $s3 j mapeado em $s4

Nome da operação

Operando onde é armazenado o resultado

Sintaxe do assembly
```

ABF - AC I MIPS IS\_1

## Operandos em memória

C

Declarar uma variável numa linguagem de alto nível é reservar uma posição de memória para armazenar o respetivo valor

> int a, b, c; ... a = b + c; ...

#### **Assembly**

- # 1. transferir operandos da memória para registos **lw** ...
- # 2. efetuar operação; resultado colocado num registo add ...
- # 3. armazenar resultado na memória sw ...

**load** – transfere o conteúdo da posição de memória cujo endereço é indicado no código de operação para um registo – **Memory Read** 

(Registo) = Mem[Address]

**store** – transfere para a memória o conteúdo de um registo – **Memory Write** 

Mem[Address] = (Registo)

ABF - AC I MIPS IS\_1

23

## Mapa de memória

**Text**: código do programa **Static data**: variáveis globais
e.g., static variables em C,
constant arrays e strings
acesso via \$gp ±offsets

Dynamic data: heap

e.g., *malloc* em C, *new* em Java

**Stack**: *automatic storage* variáveis locais

7fff fffc<sub>hex</sub>

Dynamic data

10000000<sub>hex</sub>

August Stack segment

Data segment

Text segment

Text segment

ABF - AC I - MIPS IS\_2

## Instruções de transferência de dados

 Load e Store precisam de indicar o endereço de memória:

## **Mem.Addr.** = Base Register + Offset

(único modo de endereçamento do MIPS)

• 1w (load word):

$$lw $t0, 8 ($s3) # ($t0) = Mem[($s3) + 8]$$

### "offset" "base register"

• sw (store word):

$$sw $t0, 8($s3) # Mem[($s3) + 8] = ($t0)$$

ABF - AC I MIPS IS\_1



# Armazenamento de arrays em memória



Figure 6.21 Memory holding array[1000] starting at base address 0x23B8F000

Copyright © 2013 Elsevier Inc. All rights reserved.

## **Constantes e Operandos Imediatos**

- Muitas operações aritméticas envolvem constantes
  - Exemplo: endereçar elementos sucessivos de um array
  - Mais eficiente incluir a constante 4 no código de instrução em lugar de a armazenar em memória e ter de a transferir para um registo sempre que se queira utilizá-la

Imediato (constante) – indicado no código da instrução addi \$s3, \$s3, 4 # \$s3 = \$s3 + 4 add immediate

\$s3 "fica a apontar" para o elemento seguinte do array

ABF - AC I MIPS IS\_1