

# Pivota Programming Language (PPL)

Uma linguagem de domínio específico (DSL) para estratégias de negociação automatizadas com geração de código Verilog.

# Objetivo do Projeto



## Estrutura da Linguagem

Criar uma linguagem com variáveis, condicionais e loops.



## Ferramentas

Utilizar EBNF para estruturar a linguagem e Flex/Bison para análise.



## Saída

Gerar código Verilog como alternativa ao LLVM.

```
dd(lltane( "linght: tane( f(on'(el tilen");
     Laver"Lante; • the premitte);
     "ber" aut ( "Lianet ('letadom (ianvier (amentice (im 'l)))
     fir lis carrel((lon)
            renpition:
              alols
                €uanct());
            dff ""cenlew in commi(l_(emolty.ccil)
       committaior
3;
    % count);
         "liaters 'laxi' lewcelll' clanc(nim)
           entti lavd for launceurium.
        supepliset inn cratios:))
     swole(isterands);
           × coalc on, cameb
                                   Made with GAMMA
```

# Motivação

#### Mercado Financeiro

O high frequency trading (HFT) depende de regras simples, expressivas e rápidas.

## Proposta

Permitir que programadores descrevam estratégias de trading em linguagem intuitiva.

## Validação

Tradução automática gera código Verilog para simulação em plataformas como EDA Playground.

## EBNF Final da Linguagem

```
PROGRAM = { STATEMENT };
STATEMENT = VAR_DECL | CONDITIONAL | LOOP | EMIT_STMT;
VAR_DECL = "LET", IDENTIFIER, "=", EXPR, ";";
CONDITIONAL = "IF", "(", CONDITION, ")", "{", { STATEMENT }, "}";
LOOP = "LOOP", EXPR, "TIMES", "{", { STATEMENT }, "}";
EMIT\_STMT = "EMIT", ACTION, EXPR, ";";
CONDITION = IDENTIFIER, COMPARISON_OPERATOR, EXPR;
EXPR = TERM, { ("+" | "-"), TERM } ;
TERM = FACTOR, { ("*" | "/"), FACTOR } ;
FACTOR = NUMBER | IDENTIFIER | "(", EXPR, ")";
COMPARISON_OPERATOR = ">" | "<" | "==";
ACTION = "BUY" | "SELL";
IDENTIFIER = LETTER, { LETTER | DIGIT | "_" };
NUMBER = DIGIT, { DIGIT };
LETTER = "a" | ... | "z" | "A" | ... | "Z";
DIGIT = "0" | "1" | "2" | "3" | "4" | "5" | "6" | "7" | "8" | "9";
```

```
(If entiracter (Let))
  Toda Laction
                                 (they line the fee cet (Liulter)
b bit Platus
                            11 fer committetions fort scorer (bôte();
 > A Paters
                                     and of Letten (let Claf the Lett:
 Tenn Lirentoy
                                     There letter's parter may (thee) see (intle (EM) phelons for lead)
 booless .
                                       com tier/ metider !!
> Ei Fee
                                     (l'ematecieno tarquiere: far Klapate, faster lat)
 Donacions |
                                     facicles thes erestations don't demonstyl);
 Intogs
                                     (lecal ler erciett; teent regist)
 > Descande
                                       for feer Uall:
 > L Contrology
                                         lest (ster for time alege (8000:100110mg Encettib);
> Riags
                                     // twictocorayfurantemetals:
P M Drypatta
                                            ter that lies the careforn't
```

# Características da Linguagem



Declaração de variáveis

Suporte a variáveis inteiras com palavra-chave LET.



Expressões aritméticas

Operações com +, -, \*, / e parênteses.



Condicionais

Comparação de variáveis com operadores >, < e ==.



Comandos especiais

EMIT BUY e EMIT SELL traduzem diretamente para Verilog.

## Como funciona



# Código Gerado

## **Entrada Pivota**

Código com variáveis, condicionais e loops

Validação

Simulação em ambiente EDA



## Tradução

Conversão automática para Verilog

## Saída Verilog

Módulo com registradores e lógica equivalente

## Ferramentas utilizadas



# Testes no EDA Playground

## Interface de Simulação

Código da esquerda: módulo Verilog gerado pela nossa linguagem.

## Testbench

Código da direita: simula a execução e imprime a última ordem executada.

#### Resultados

Log mostra os valores finais de order e qty definidos.

