## UFPR – Bacharelado em Ciência da Computação CI210 – Projetos Digitais e Microprocessadores Trabalho Semestral - Prof. Marco A. Zanata Alves

O **Mico X1** é um processador extremamente simples que, a cada ciclo, busca e executa uma instrução de lógia/aritmética, ou uma instrução de controle de fluxo (salto/desvio). **Sua tarefa** é implementar o circuito de dados e o de controle da versão X1 do Mico.

Esse processador possúi instruções que trabalham com registradores e também com um valor constante que está dentro da instrução. Cada instrução do Mico X1 tem 32 bits e o **formato de cada instrução** é dada pelos campos definidos na Tabela 1.

| Código da operação | Registrador a      | Registrador b      | Registrador c       | Constante    |
|--------------------|--------------------|--------------------|---------------------|--------------|
|                    | (end. reg. origem) | (end. reg. origem) | (end. reg. destino) | (valor fixo) |
| 4 bits             | 4 bits             | 4 bits             | 4 bits              | 16 bits      |

**Tabela 1:** Formato da instrução do Mico X1.

O **conjunto de instruções** do Mico X1 está definido na Tabela 2.

| Op.Code                                                                                              | Instrução      | Semântica                                   | Comentário                 |  |
|------------------------------------------------------------------------------------------------------|----------------|---------------------------------------------|----------------------------|--|
| 0                                                                                                    | nop            |                                             | No operation               |  |
| 1,2                                                                                                  | Op c, a, b     | $R(c) \leftarrow R(a) \text{ op } R(b)$     | op = {add, sub}            |  |
| 3,4,5                                                                                                | Op c, a, b     | $R(c) \leftarrow R(a) \text{ op } R(b)$     | op = {and, or, xor}        |  |
| 6                                                                                                    | Not c, a       | $R(c) \leftarrow not R(a)$                  | Complemento                |  |
| 7                                                                                                    | sll            | $R(c) \leftarrow R(a) \ll R(b)$             | Deslocamento lógico esq. * |  |
| 8                                                                                                    | srl            | $R(c) \leftarrow R(a) \gg R(b)$             | Deslocamento lógico dir. * |  |
| 9                                                                                                    | ori            | $R(c) \leftarrow R(a) OR extZero(K)$        | OR com constante lógica    |  |
| a                                                                                                    | xori           | $R(c) \leftarrow R(a) XOR extZero(K)$       | XOR com constante lógica   |  |
| b                                                                                                    | addi           | $R(c) \leftarrow R(a) + extZero(K)$         | SOMA com constante lógica  |  |
| С                                                                                                    | Show a         | Display R(a)                                | Exibe valor na saída       |  |
| d                                                                                                    | Jump E         | IP ← E                                      | Salto incondicional        |  |
| е                                                                                                    | Branch a, b, E | $IP \leftarrow ((R(a) == R(b))? E : IP + 1$ | Desvio condicional **      |  |
| f                                                                                                    | halt           | IP ← IP + 0                                 | Termina a simulação        |  |
| *Completa com zeros. **Você pode usar o subtrator da ULA e um fio de (ZERO?) para fazer a comparação |                |                                             |                            |  |

**Tabela 2:** Conjunto de instruções da arquitetura Mico X1.

E = IP + SignExt(Const)

O **banco de registradores** contém  $2^4$  registradores de 32 bits, duas portas de leitura (A e B) e uma porta de escrita (C). Sendo que o registrador 0 contém a constante zero (R(0)=0). Logo, escritas neste registrador zero não tem nenhum efeito. Em nossa descrição, a,b,c são nomes de registradores (endereços dos registradores) enquanto que A,B,C são os conteúdos dos respectivos registradores (R(a)=A).

A **ULA** executa as operações de lógica e aritmética definidas na Tabela 3 que serão úteis para a implementação do processador. Essa ULA deverá ter duas entradas: A e B de 32 bits cada e um seletor. A saída da ULA será o resultado e um fio indicando se houve saída igual a zero (em todos os bits).

| Seletor | Operação                |
|---------|-------------------------|
| 0       | Somador: A+B            |
| 1       | Subtrator: A-B          |
| 2       | AND: A and B            |
| 3       | OR: A or B              |
| 4       | XOR: A xor B            |
| 5       | Not: !A                 |
| 6       | Deslocador esquerda A«B |
| 7       | Deslocador direita A»B  |

**Tabela 3:** Instruções internas da ULA e sua codificação

Importante: Para a implementação da ULA, escolha o melhor somador visto em aula pelo ponto de vista de uma das métricas discutidas:

- 1) Área do circuito;
- 2) Custo do circuito;
- 3) Energia consumida ou;
- 4) Atraso da lógica (velocidade).

O diagrama de blocos do Mico X é mostrado na Figura 1. O circuito de dados consiste de uma Unidade de Lógica e Aritmética (ULA), de um Banco de Registradores (R), e circuitos auxiliares. O circuito de controle consiste de um apontador de instrução (registrador chamado de instruction pointer, IP), um somador, e de um comparador de igualdade, que não é mostrado no diagrama. Além disso, diversos multiplexadores devem ser controlados.



**Figura 1:** Diagrama de blocos do caminho de dados e de controle do Mico X1.

Uma vez que o processador esteja implementado, você deve traduzir um programa em C especificado para assembly do Mico X. O resultado computado deve ser exibido no display.

**Você deverá entregar um código de exemplo para o seu processador.** Tal código deverá conter um teste para cada instrução do MICO X1 seguindo a ordem dos opcodes (0~F).

Você deverá implementar um programa teste para seu processador Mico X1. O programa de teste é o Fibonacci iterativo calculando F números da sequencia de Fibonacci. F será uma constante que deve ser

inicializada no próprio programa. O programa deverá funcionar normalmente mesmo se a constante F for alterada.

Seu programa deve exibir o operando F (com show), e exibir cada número da sequencia com a instrução show. Ao final programa deverá encerrar com a instrução halt.

Para tanto você deve:

- (i) escrever o programa iterativo em C;
  - (ii) traduzir este programa para o assembly do Mico;
- (iii) traduzir o assembly para binário e editar a memória de instruções.

O IP deve ter 32 bits. Caso você utilize uma memória de instruções com apenas 16bits de endereço (por limitação do software) você deverá ligar apenas os bits menos significativos do PC.

## Regras Gerais de Entrega e Apresentação

A implementação será feita no simulador **Logisim Evolution**, onde poderão ser utilizados os componentes localizados nas categorias:

- Wiring (fios, spliters, etc.)
- Gates (and, or, not, etc.)
- Plexers (mux, demux, encoders, decoders, etc.
- Memory (registers, memory, etc.)

Cada aluno fará a entrega individual do circuito e também de um relatório PDF pelo Moodle, contendo:

Nome

Discussão da escolha do somador.

O código teste de instruções,

Código fibonacci em C e Assembly.

Também deverá ser apresentado no relatório o print do bloco operativo do seu processador implementado no **logisim evolution**.

Esse relatório não deve passar de duas páginas A4 (frente e verso) com fonte tamanho minimo 11 pontos. As datas limite de entrega serão sempre às 6h (a.m.) do dia, impreterivelmente. (não confundir com 18h)

Casos não tratados no enunciado deverão ser discutidos com o professor.

Os trabalhos devem ser feitos individualmente. A cópia do trabalho (plágio) não será tolerada e acarretará em nota igual a Zero para todos os envolvidos. É do interesse de todos que alunos conversem sobre o projeto mas cada um deverá desenvolver seu próprio trabalho.

Os trabalhos deverão ser apresentados de forma oral pelo aluno. A nota irá considerar domínio do tema, robustez da solução e rigorosidade da metodologia.

## Sugestões:

1. Assegure-se de que entendeu a especificação antes de iniciar o projeto do(s) modelo(s).