# 7. DDR3 读写实验例程

### 7.1 MES50HP 开发板简介

MES50HP 开发板集成两颗 4Gbit (512MB) DDR3 芯片,型号为 MT41K256M16。DDR3 的总线宽度共为 32bit。DDR3 SDRAM 的最高数据速率 800Mbps (详情请查看"MES50HP 开发板硬件使用手册")。

# 7.2 实验要求

生成 DDR3 IP 官方例程,实现 DDR3 的读写控制,了解其工作原理和用户接口。

### 7.3 DDR3 控制器简介

PGL50H 为用户提供一套完整的 DDR memory 控制器解决方案,配置方式比较灵活,采用软核实现 DDR memory 的控制,有如下特点:

- ➤ 支持 DDR3
- ➤ 支持 x8、x16 Memory Device
- ▶ 最大位宽支持 32 bit
- ▶ 支持裁剪的 AXI4 总线协议
- ➤ 一个 AXI4 256 bit Host Port
- ➤ 支持 Self refresh, Power down
- ➤ 支持 Bypass DDRC
- ▶ 支持 DDR3 Write Leveling 和 DQS Gate Training
- ➤ DDR3 最快速率达 800 Mbps

#### 7.4 实验设计

#### 7.4.1 安装 DDR3 IP 核

PDS 安装后, 需手动添加 DDR3 IP, 请按以下步骤完成:

(1) DDR3 IP 文件: 6\_IP\_setup\_packet\DDR3\ipsxb\_hmic\_s\_v1\_4

微信公众号: 小眼睛 FPGA www.meyesemi.com



(2) IP 安装步骤: 1\_Demo\_document\工具使用篇\03\_IP 核安装与查看用户指南



#### 7.4.2 DDR3 读写 Example 工程

1. 打开 PDS 软件,新建工程 ddr3\_test,点开如下图标,打开 IP Compiler;



2. 选择 DDR3 IP, 取名, 然后点击 Customize;



3. 在 DDR3 设置界面中 Step1 按照如下设置:



4. Step2 按照如下设置:



4. Step3 按照如下设置, 勾选 Custom Control/Address Group, 管脚约束参考原理图:



▼ E4

**∨** D2

▼ P5

▼ T4

G1

G6

A5

A7

A8

A9

A11

Ready



5. Step4 为概要,点击 Generate 可生成 DDR3 IP;



微信公众号: 小眼睛 FPGA www.meyesemi.com

- 6. 关闭本工程,按此路径打开 Example 工程:
- 2\_Demo\08\_ddr3\_test\ipcore\ddr3\_test\pnr



7. 打开顶层文件 free\_clk、ref\_clk 可使用同一时钟源:



8. 对 "Step3 已做管脚约束"外的其他管脚,对照原理图使用 UCE 工具进行修改:



9. 以下管脚可约束在 LED, 方便观察实验现象;



10. 可按以下方式查看 IP 核的用户指南,了解 Example 模块组成;



# 7.5 实验现象

注: 例程位置: 2\_Demo\07\_ddr3\_test\ipcore\ddr3\_test\pnr

下载程序,可以看到 LED1 常亮, LED2 常灭, LED3 闪烁, LED4 常亮;

| 信号名称           | 参考说明     | LED 编号 |
|----------------|----------|--------|
| ddr_init_done  | 初始化标志    | 1      |
| err_flag_led   | 数据检测错误信号 | 2      |
| heart_beat_led | 心跳信号     | 3      |
| pll_lock       | P11锁定指示  | 4      |