## Výstupní zpráva

Jméno: Tomáš Brablec

Login: xbrabl04

## Architektura navrženého obvodu

## Schéma obvodu



## Popis funkce

Stavový automat je inicializován do stavu IDLE, ve kterém čeká, dokud není na DIN logická nula. Poté přechází do stavu START, a spustí COUNTER\_8 nastavením logické jedničky na výstupu CTR\_8\_EN . Jakmile dosáhne hodnota v čítači osmi (resp. sedmi, protože počítá od nuly), signál CTR\_8 jde do log. 1, a automat přejde do stavu READ. Už při přechodu resetuje čítač COUNTER\_8, který bude dále využit k počítání přijatých datových bitů. Při změně stavu je rovněž spuštěn čítač COUNTER\_16, který bude určovat mezery mezi jednotlivými datovými bity, přičemž signál CTR\_15 slouží k zapsání bitu z DIN do posuvného registru SHIFT\_REG, a signál CTR\_16 inkrementuje počet přijatých bitů. Jakmile je přijato všech 8 datových bitů, signál CTR\_8 přechází opět do log. 1, a posune FSM do stavu STOP. Čítač COUNTER\_16 napočítá dalších 16 hodinových cyklů, tím se dostane do STOP bitu, načež se na jeden hodinový cyklus aktivuje výstup DOUT\_VLD, a automat přechází zpět do stavu IDLE.

Návrh stavového automatu

# Schéma automatu

## Legenda:

 Vstupní signály: DIN, CTR\_8, CTR\_16 Mealyho výstupy: CTR\_8\_EN, CTR\_8\_RST

Stavy automatu: IDLE, START, READ, STOP

- Moorovy výstupy: SHIFT\_EN, CTR\_16\_EN, VLD
- 1,X,X/0,1



X,0,X / 1,0

### přesně ve středu START bitu. FSM následně přechází do stavu READ, kdy spustí opakující se čítač, který každých 16 hodinových cyklů načte jeden bit z DIN do posuvného registru.

**▼**SST

Vzhledem k tomu, že byl 16 stavový čítač spuštěn uprosteřed START bitu, bude hodnota z DIN samplována přesně ve středu každého datového bitu. Po zaznamenání všech osmi bitů přechází automat do stavu STOP, ve kterém čeká dalších 16 cyklů. Po šestnácti cyklech se nachází DIN uvnitř STOP bitu (log. 1), takže může automat přejít zpět do stavu IDLE. Ve stavu STOP je aktivní výstup VLD, který po operaci AND s výstupem 16 stavového čítače na jeden hodinový cyklus aktivuje výstup DOUT\_VLD. Snímek obrazovky ze simulací GTKWave - /run/user/1000/gvfs/sftp:host=kentus.eu/home/kiklop/projects/inc/inc/sim.ghw A 🔻 Marker: 530598958279 fs | Cursor: 129800 ns

přechází do stavu START, ve kterém čeká 8 hodinových cyklů. Po osmi cyklech se DIN nachází

### To: 14866536456811 fs

