# 数字电路与数字系统实验 实验十一 字符输入界面

姓名:

学号:

班级:

邮箱:

实验时间: 2020.12.6

## 一、 实验目的

本实验将利用前面实现过的键盘和显示器功能来搭建一个简单的字符输入界面,通过该系统的实现深入理解多个模块之间的交互和接口的设计。

### 二、实验原理

#### 字符显示:

每个字符高为 16 个点,宽为 9 个点。因此单个字符可以用 6 个 9bit 数来表示,每个 9bit 数代表字符的一行,因此,我们只需要  $256 \times 16 \times 9 \approx 37kbit$  的空间即可存储整个点阵。

#### 显存读写:

有了字符点阵后,系统就不再需要记录屏幕上每个点的颜色信息了,只需要记录屏幕上显示的 ASCII 字符即可。在显示时,根据当前屏幕位置,确定应该显示那个字符,再查找对应的字符点阵即可完成显示。对于  $640\times480$  的屏幕,可以显示 30 行  $(30\times16=480)$ , 70 列  $(70\times9=630)$  的 ASCII 字符。系统的显存只需要  $30\times70$  大小,每单元存储 8bit 的 ASCII 字符即可。这样,我们的字符显存只需要 2.1kByte。

#### 扫描显示:

- 1. 根据当前扫描位置,获取对应的字符的 x,y 坐标,以及扫描到单个字符点 阵内的行列信息
- 2. 根据字符的 x,y 坐标,查询字符显存,获取对应 ASCII 编码
- 3. 根据 ASCII 编码和字符内的行信息,查询点阵 ROM,获取对应行的 9bit 数据
- 4. 根据字符内的列信息,取出对应的 bit,并根据该 bit 设置颜色。此处可以显示黑底白字或其他彩色字符,只需要按自己的需求分别设置背景颜色和字符颜色即可。

# 三、 实验环境

Quartus 18.1、FPGA 开发板

# 四、 实验过程

#### 设计思路:

显存读写:设置 x, y 来存储当前的字符的坐标, x=h\_addr/9, y=v\_addr>>4, Ram 地址为 x+(y<<6)+(y<<2)+(y<<1)。x, y 偏移量 offset\_x 为 h\_addr-(x<<3)-x, offset\_y 为 v\_addr-(y<<4)。字符点阵 rom\_font 读地址 romfont\_addr 为{ascii, 4' b0000}+offset\_y, font\_data 为 rom\_font[romfont\_addr]。通过 font\_data[offset\_x]从一行字符点阵中读取每一个点对应的 bit。

大写:设置一个 cap 标志位,每按下一次大写键 cap 就取反,cap=1 时即为大

#### 写,将字母的 ascii 码减去 0x20

彩色显示: 改变 vga data 的值即可

自动滚屏: 我设想的是写满一屏幕之后,改变读地址和写地址的映射关系,将 所有行都能往上移一行,如下图所示。但是由于本人能力有限,没有实现这个 功能···



#### 写满之后改为:



# 设计代码: ps2\_keyboard.v

```
temp <= data;
if(cap) ascii<=rom_ascii[buffer[8:1]]-8'h20;</pre>
44
45
46
47
48
49
50
51
52
53
54
55
56
60
61
62
                             else ascii<=rom_ascii[buffer[8:1]];
                             if(buffer[8:1]==8'h58)begin
                            cap<=~cap;
      else if(buffer[8:1]==8'h5a)begin //enter
  row=(row==29?0:row+1);
                                 co1<=0;
                                 waddr<=row*70+col;
                             end
                            else
begin
      \vdash
                                 waddr<=row*70+col;
                                 if(col==69)
                                 begin
                                     col<=0;
                                    row<=(row==29?0:row+1);
                                 end
                                 else col<=col+1;
63
64
                             end
                        end
65
                        else data<=buffer[8:1];
56
57
58
                        count <= 0; // for next
                    end
      else begin
                        buffer[count] <= ps2_data; // store ps2_data
count <= count + 3'b1;
59
70
71
72
                    end
                end
```

#### vga. v

```
reg [7:0] ram_vga[2099:0];
reg [11:0] rom_font[4095:0];
⊡ initial begin
10
11
12
13
14
                       $readmemh("C:/intelFPGA_lite/exp/exp11/vga_font.txt",rom_font,0,4095);
              end
               wire [9:0] x,y;
wire [11:0] font_data;
wire [11:0] ramaddr;
wire [7:0] ascii;
wire [11:0] romfont_addr,offset_x,offset_y;
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
               wire [11:0] romfont_addr,offset_x,offset_y;
assign x=h_addr/9;
assign y=v_addr>>4;
assign ramaddr=x+(y<<6)+(y<<2)+(y<<1);
assign ascii=ram_vga[ramaddr];
assign offset_x=h_addr-(x<<3)-x;
assign offset_y=v_addr-(y<<4);
assign romfont_addr={ascii,4'b0000}+offset_y;
assign font_data=rom_font[romfont_addr];</pre>
           □always@(posedge clk)begin
| if(asciires!=8'h0) ram_vga[waddr]<=asciires;
31
32
33
                       if(h_addr >= 630) vga_data = 24'h0;
else if(font_data[offset_x]==1'b1) vga_data = 24'hffffff;
34
35
36
37
                       else vga_data = 24'h0;
                endmodule
```

vga\_crtl.v没有什么改变

exp11. v

#### ModelSim 仿真:

没有进行这一步,直接在开发板上进行调试

## 实验结果:



# 五、 实验中遇到的问题及解决办法

◆ 如果用寄存器来实现所需的存储器而不用片上的 M10K 或 MLAB 有可能会 占用大量资源,造成 FPGA 资源紧张,编译时间大大增加。

编译完了才看到这个提示…确实编译了非常久…

- 2、 一开始写的时候思路不清晰,导致模块很混乱,后来认真读了实验手册理 清楚思路之后再写就好很多
- 3. 大写的实现还有点问题

# 六、 启示

一定要想好了再写代码,不然容易思路混乱,反复修改,调试要有耐心, 尽量每种情况都考虑到···

## 七、 意见与建议

虽然之前我并没有上过数字电路这门课,但是实验手册前面的讲解非常的清楚,由浅入深,帮助我学习和完成了这次实验。