# Санкт-Петербургский политехнический университет Петра Великого Институт компьютерных наук и технологии Высшая школа интеллектуальных систем и суперкомпьютерных технологий

## ОТЧЕТ ПО ЛАБОРАТОРНОЙ РАБОТЕ Lab5\_Z1

Дисциплина: Проектирование реконфигурируемых гибридных вычислительных систем

Тема: Введение в Optimizing Structure for performance

Выполнил студент гр. 01502

С.С. Гаспарян

Руководитель, доцент

Антонов А.П.

«24» ноября 2021

### 1. Задание

Текст задания находится в файле «Задание lab5 z1.docx»

### 2. Исходный код фукнции

Исходный код синтезируемой функции lab5\_z1 представлен на рисунке 1.

```
#include "lab5_z1.h"

void lab5_z1(int d_in[N], int d_out[N/4])
{
    for_label0: for(int i = 0; i < N/4; ++i) {
        d_out[i] = d_in[i] + d_in[i + N/4] + d_in[i+N/2] + d_in[i+(3*N)/4];
    }
}</pre>
```

Рис. 1 Исходный код функции lab5 z1

Функция принимает два аргумента массива типа int — вычисляет сумму отдельных элементов массивов и записывает результат в выходной массив.

#### 3. Исходный код теста

Исходный код теста проверки функции lab5\_z1 приведен на рисунке 2. Тест обеспечивает проверку корректной работы функции.

### 4. Командный файл

На рисунке 3 представлен текст команд для автоматизированного создания варианта аппаратной реализаций — solution1 с clock period 20; В котором устанавливает директива «resource -core RAM\_1P» для входного массива d\_in.

```
#include <stdio.h>
#include "lab5 z1.h"
 int cmp_arr(int d_in[N], int d_cmp[N]) {
    for_label0: for(int i = 0; i < N/4; ++i) {</pre>
        int tmp = d_in[i] + d_in[i + N/4] + d_in[i+N/2] + d_in[i+(3*N)/4];
        if (tmp != d_cmp[i])
            return 0;
    return 1;
 }
int main () {
    int pass = 0;
    // Create input data
    int d_in[N];
    int d_out[N];
    for (int i = 0; i < 3; ++i){
        for(int j = 0; j < N; j++){</pre>
            d in[j] = rand() % (N - 1) + 1;
        }
        lab5_z1(d_in, d_out);
        pass = cmp_arr(d_in, d_out);
        if (pass == 0) {
            fprintf(stderr, "------Fail!-----\n");
            return 1;
        }
    }
```

Рис. 2 Исходный код lab5\_z1\_test.c тестирования функции

```
# Create a project
open project -reset lab5 z1 prj
# The source file and test bench
add_files ./source/lab5_z1.c
add files -tb ./source/lab5 z1 test.c
# Specify the top-level function for synthesis
set top
               lab5 z1
# Solution settings
# Create solution1
open solution -reset solution1
# Specify a Xilinx device and clock period
# - Do not specify a clock uncertainty (margin)
# - Let the margin to default to 12.5% of clock period
set_part {xa7a12tcsg325-1q}
create_clock -period 20
# Simulate the C code
csim design
# Directives - RESOURCE (RAM 1P);
set_directive_resource -core RAM_1P "lab5_z1" d_in
# synthesis and c/rtl sim
csynth_design
cosim design -trace level all
exit
```

Рис. 3 Текст команд для создания решения

#### 5. Исследование часть 1

**5.1** solution1 с директивой «resource -core RAM\_1P "lab5\_z1" d\_in». На рисунке 4 представлена временная диаграмма solution1. На временной диаграмме видны пустые промежутки во время записи данных у считывания данных. В этот момент можно брать уже следующие данные из массива. Для решения данного вопроса нужно просто добавить директиву конвейеризации. Временная диаграмма с добавлением «pipeline» представлена на рисунке 5 для решения solution1 1.



Рис. 4 Временная диаграмма solution1



Puc. 5 Временная диаграмма solution1\_1

**5.2** solution2 с директивой «resource -core RAM\_2P "lab5\_z1" d\_in». На рисунке 6 представлено сравнение временных и аппаратных параметров, как видно разделение входного массива на два порта уменьшает количество тактов до записи в выходной массив. И следовательно уменьшается общее количество тактов. На рисунке 7 представлена временная диаграмма solution2. На временной диаграмме видны пустые промежутки во время записи данных у считывания данных. В этот момент можно брать уже следующие данные из массива. Для решения данного вопроса нужно просто добавить директиву конвейеризации. Временная диаграмма с добавлением «pipeline» представлена на рисунке 8 для решения solution2 1.

| Performance Estimates         |           |                  |        |           |      |  |  |
|-------------------------------|-----------|------------------|--------|-----------|------|--|--|
| <ul><li>Timing</li></ul>      |           |                  |        |           |      |  |  |
| Clock                         | oluti     | lution1solution2 |        |           |      |  |  |
| ap_clkTai                     |           | .00 ns 20.00 ns  |        |           |      |  |  |
| Estimated 13.030 ns 13.030 ns |           |                  |        |           |      |  |  |
| □ Latency                     |           |                  |        |           |      |  |  |
|                               |           | solı             | ution1 | solution2 |      |  |  |
| Latency (                     | min       | 102              | 41     | 6145      |      |  |  |
|                               | max       | 102              | 41     | 6145      |      |  |  |
| Latency (a                    | min       | 0.20             | 05 ms  | 0.123 ms  |      |  |  |
|                               | max       | 0.20             | 05 ms  | 0.123 ms  |      |  |  |
| Interval (cycles)             |           |                  | 10241  |           | 6145 |  |  |
|                               | max       | 102              | 41     | 6145      |      |  |  |
| Utilization                   | . Estimat |                  |        |           |      |  |  |
| Utilization Estimates         |           |                  |        |           |      |  |  |
|                               | solution  | 11sol            | utic   | n2        |      |  |  |
| BRAM_18                       | K0        | 0                |        |           |      |  |  |
| DSP48E                        | 0         | 0                | 0      |           |      |  |  |
| FF                            | 150       | 110              | 116    |           |      |  |  |
| LUT                           | 222       | 214              | 214    |           |      |  |  |
| URAM                          | 0         | 0                | )      |           |      |  |  |

Рис. 6 Сравнение решении solution1 и solution2



Рис. 7 Временная диаграмма solution2



Рис. 8 Временная диаграмма solution2\_1

**5.3** solution3 с директивой «resource -core RAM\_1P "lab5\_z1" d\_in» и «аггау\_partition -type block -factor 4 "lab5\_z1" d\_in». На рисунке 8 представлено сравнение временных и аппаратных параметров, как видно разделение входного массива одиночного порта на четыре подмассива уменьшает количество тактов до записи в выходной массив и выходной массив теперь записывается одним тактом в два порта. И следовательно уменьшается общее количество тактов. На рисунке 9 представлена временная диаграмма solution3. На временной диаграмме видны пустые промежутки во время записи данных у считывания данных. В этот момент можно брать уже следующие данные из массива. Для решения данного вопроса нужно просто добавить директиву конвейеризации. Временная диаграмма с добавлением «ріреline» представлена на рисунке 10 для решения solution3\_1.

| Performance Estimates         |         |        |       |        |       |        |        |        |
|-------------------------------|---------|--------|-------|--------|-------|--------|--------|--------|
| □ Timing                      |         |        |       |        |       |        |        |        |
| Clock                         |         | soluti | on1   | soluti | ion2  | soluti | on3    |        |
| ap_clkTai                     | rget    | 20.00  | ns    | 20.00  | ns    | 20.00  | ns     |        |
| Est                           | timated | 13.03  | 0 ns  | 13.03  | 0 ns  | 13.03  | 0 ns   |        |
| □ Latency                     |         |        |       |        |       |        |        |        |
|                               |         |        | sol   | ution1 | sol   | ution2 | sol    | ıtion3 |
| Latency (                     | min     | 102    | 41    | 614    | 5     | 409    | 7      |        |
|                               |         |        | 241   |        | _     | 409    | •      |        |
| Latency (                     | e) min  | 0.2    | 05 ms | 0.12   | 23 ms | 81.9   | 940 us |        |
|                               | max     | 0.2    | 05 ms | 0.12   | 23 ms | 81.9   | 940 us |        |
| Interval (                    | min     | 102    | 241   | 614    | 5     | 409    | 7      |        |
|                               |         | max    | 102   | 241    | 614   | 5      | 409    | 7      |
| Utilization Estimates         |         |        |       |        |       |        |        |        |
| solution1 solution2 solution3 |         |        |       |        |       |        |        |        |
| BRAM_18                       | K0      | 0      |       | 0      |       |        |        |        |
| DSP48E                        | 0       | 0      |       | 0      |       |        |        |        |
| FF                            | 150     | 11     | 6     | 39     |       |        |        |        |
| LUT                           | 222     | 21     | 214   |        | 165   |        |        |        |
| URAM                          | JRAM 0  |        | 0     |        | 0     |        |        |        |

Рис. 8 Сравнение решении 1, 2 и 3



Рис. 9 Временная диаграмма solution3



Рис. 10 Временная диаграмма solution3 1

**5.4** solution4 с директивой «resource -core RAM\_1P "lab5\_z1" d\_in» и «аггау\_reshape -type block -factor 4 "lab5\_z1" d\_in». На рисунке 11 представлено сравнение временных и аппаратных параметров, как видно разделение входного массива упаковка одного порта в многоразрядное значение уменьшает количество тактов до записи в выходной массив и выходной массив теперь записывается одним тактом в два порта. И следовательно уменьшается общее количество тактов. На рисунке 12 представлена временная диаграмма solution4. На временной диаграмме видны пустые промежутки во время записи данных у считывания данных. В этот момент можно брать уже следующие данные из

массива. Для решения данного вопроса нужно просто добавить директиву конвейеризации. Временная диаграмма с добавлением «pipeline» представлена на рисунке 13 для решения solution4 1.



Рис. 11 Сравнение решении 1, 2, 3 и 4



Puc. 12 Временная диаграмма solution4



Рис. 13 Временная диаграмма solution4 1

**5.5** solution5 с директивой «resource -core RAM\_2P "lab5\_z1" d\_in» и «аггау\_partition -type block -factor 2 "lab5\_z1" d\_in». На рисунке 14 представлено сравнение временных и аппаратных параметров. На рисунке 15 представлена временная диаграмма solution5. На временной диаграмме видны пустые промежутки во время записи данных у считывания данных. В этот момент можно брать уже следующие данные из массива. Для решения данного вопроса нужно просто добавить директиву конвейеризации. Временная диаграмма с добавлением «pipeline» представлена на рисунке 15 для решения solution5\_1. Если изменить block до 4, то производительность не изменится.



Рис. 14 Сравнение решении 3 и 5



Рис. 15 Временная диаграмма solution5



Рис. 16 Временная диаграмма solution5\_1

**5.6** solution6 с директивой «resource -core RAM\_2P "lab5\_z1" d\_in» и «аггау\_reshape -type block -factor 2 "lab5\_z1" d\_in». На рисунке 17 представлено сравнение временных и аппаратных параметров. На рисунке 18 представлена временная диаграмма solution6. На временной диаграмме видны пустые промежутки во время записи данных у считывания данных. В этот момент можно брать уже следующие данные из массива. Для решения данного вопроса нужно просто добавить директиву конвейеризации. Временная диаграмма с добавлением «pipeline» представлена на рисунке 19 для решения solution6\_1. Если изменить block до 4, то производительность не изменится.



Рис. 17 Сравнение решении 2, 4 и 6



Рис. 18 Временная диаграмма solution6



Puc. 19 Временная диаграмма solution6 1

**5.7** solution7 с директивой «resource -core RAM\_2P "lab5\_z1" d\_in», «array\_partition -type block -factor 2 "lab5\_z1" d\_in» и «unroll -skip\_exit\_check - factor 2 "lab5\_z1/for\_label0" d\_in». На рисунке 20 представлено сравнение временных и аппаратных параметров. На рисунке 21 представлена временная диаграмма solution7. На временной диаграмме видны пустые промежутки во время записи данных у считывания данных. В этот момент можно брать уже следующие данные из массива. Для решения данного вопроса нужно просто добавить директиву конвейеризации. Временная диаграмма с добавлением «ріреline» представлена на рисунке 22 для решения solution7\_1.

| Performance Estimates |               |      |     |                   |        |           |  |  |  |
|-----------------------|---------------|------|-----|-------------------|--------|-----------|--|--|--|
|                       |               |      |     |                   |        |           |  |  |  |
| □ Timing              |               |      |     |                   |        |           |  |  |  |
| Clock                 | 9             | luti | on7 | soluti            | ution4 |           |  |  |  |
| ap_clk Targ           | get 2         | .00  | ns  | 20.00             | 00 ns  |           |  |  |  |
| Esti                  | Estimated 13. |      |     | .030 ns 13.030 ns |        |           |  |  |  |
| □ Latency             |               |      |     |                   |        |           |  |  |  |
|                       |               | Τ    |     | sol               | ution7 | solution4 |  |  |  |
| Latency (cycles)      |               |      | nin | 204               | 9      | 4097      |  |  |  |
|                       |               |      | nax | 204               | 9      | 4097      |  |  |  |
| Latency (absolute)    |               |      | nin | 40.               | 980 us | 81.940 us |  |  |  |
| -                     |               |      | nax | 40.               | 980 us | 81.940 us |  |  |  |
| Interval (cycles)     |               |      | nin | 204               | 9      | 4097      |  |  |  |
|                       |               |      | nax | 204               | 9      | 4097      |  |  |  |
|                       |               |      |     |                   |        |           |  |  |  |
| Utilization Estimates |               |      |     |                   |        |           |  |  |  |
|                       | solutio       | n7   | sol | utio              | on4    |           |  |  |  |
| BRAM_18K              | 0             |      | 0   |                   |        |           |  |  |  |
| DSP48E                | 0             |      | 0   |                   |        |           |  |  |  |
| FF                    | 26            | 3    |     |                   |        |           |  |  |  |
| LUT                   | 403           |      |     | 5                 |        |           |  |  |  |
| URAM                  | 0             |      | 0   | 0                 |        |           |  |  |  |

Рис. 20 Сравнение решении 4 и 7



Рис. 21 Временная диаграмма solution7



Рис. 22 Временная диаграмма solution 71

## 5.8 Сравнение всех результатов

На рисунке 23 приведено сравнение отчетов всех решении. На рисунке 24 приведено сравнение всех решений с расчетом Latency в нс и график зависимости производительности с аппаратной частью от номера решения.



Рис. 23 Сравнение отчетов всех решении



Рис. 24 Сравнение отчетов всех решении в виде таблицы и графика

Как видно из рисунка 24 самый лучший результат по производительности и по аппаратным затратам у решения №3\_1 и №4\_1.

#### 6. Исследование часть 2

## 6.1 Сравнение в Vivado\_HLS

На рисунке 25 представлено сравнение отчетов для решении №1, 7 и 7\_1 для разных clock period =  $\{4, 12, 20\}$  и clock\_uncertainty = 1, после увеличения N = 131072. На рисунке 26 представлено сравнение решении в виде графика и таблицы с Latency в нс. Как видно из рисунка лучшим решением по временным показателям является solution 7\_1\_3.



Рис. 25 Сравнение отчетов всех решении



Рис. 26 Сравнение отчетов всех решении в виде таблицы и графика

## 6.2 Запуск теста на ПК

На рисунке 27 представлен исходный код модифицированного теста для ПК. Тест обеспечивает проверку производительности функции на ПК. Функция была скомпилирована компилятором gcc-9.3.0. В таблице 1 представлены характеристики ПК:

| CPU     | Intel Core i5-6200U 2.3 GHz |  |  |  |
|---------|-----------------------------|--|--|--|
| Core    | 2                           |  |  |  |
| Threads | 4                           |  |  |  |
| RAM     | 8 Gb                        |  |  |  |

```
int main()
    int pass=0;
    // Call the function for 32 transactions
    int d_in[N];
    int d_out[N];
    struct timespec t0, t1;
    double acc_time = 0.0;
for (int i = 0; i < 32; ++i)
        for(int j = 0; j < N; j++){
    d_in[j] = rand() % (N - 1) + 1;</pre>
        if(clock_gettime(CLOCK_REALTIME, &t0) != 0) {
            perror("Error in calling clock_gettime(n");
exit(EXIT_FAILURE);
        lab5_z1(d_in, d_out);
        if(clock_gettime(CLOCK_REALTIME, &t1) != 0) {
            perror("Error in calling clock_gettime\n");
            exit(EXIT_FAILURE);
        double diff_time = (((double)(t1.tv_sec - t0.tv_sec))*1000000000.0) + (double)(t1.tv_nsec - t0.tv_nsec);
        acc_time += diff_time;
        double temp_avg_time = acc_time / (i + 1); // take average time
        printf("Elapsed time: %.4lf nanoseconds\n", temp_avg_time);
        pass = cmp_arr(d_in, d_out);
        if (pass == 0) {
    fprintf(stderr,
                             "-----\n");
            return 1;
        }
    }
    fprintf(stdout, "------Pass!-----\n");
    return 0;
}
```

Рис. 27 Исходный код модифицированного теста для ПК

На рисунке 28 представлен результат запуска модифицированного теста на ПК. Как видно среднее время выполнения составляет 148360 нс, что на ~100000 нс дольше, чем лучшее аппаратное решение.

```
Elapsed time: 149363.0000 nanoseconds
Elapsed time: 146055.5000 nanoseconds
Elapsed time: 144894.0000 nanoseconds
Elapsed time: 148849.5000 nanoseconds
Elapsed time: 149223.8000 nanoseconds
Elapsed time: 148936.3333 nanoseconds
Elapsed time: 148848.2857 nanoseconds
Elapsed time: 148090.5000 nanoseconds
Elapsed time: 147488.3333 nanoseconds
Elapsed time: 147075.1000 nanoseconds
Elapsed time: 146697.6364 nanoseconds
Elapsed time: 146524.4167 nanoseconds
Elapsed time: 146461.3846 nanoseconds
Elapsed time: 152426.2857 nanoseconds
Elapsed time: 154240.1333 nanoseconds
Elapsed time: 153218.3750 nanoseconds
Elapsed time: 152312.8235 nanoseconds
Elapsed time: 153619.7222 nanoseconds
Elapsed time: 152842.2632 nanoseconds
Elapsed time: 152086.6000 nanoseconds
Elapsed time: 151410.2381 nanoseconds
Elapsed time: 150804.9545 nanoseconds
Elapsed time: 150249.0000 nanoseconds
Elapsed time: 149739.1250 nanoseconds
Elapsed time: 149255.3600 nanoseconds
Elapsed time: 148880.0769 nanoseconds
Elapsed time: 148540.0000 nanoseconds
Elapsed time: 148172.2857 nanoseconds
Elapsed time: 148026.8276 nanoseconds
Elapsed time: 147972.0667 nanoseconds
Elapsed time: 148616.9355 nanoseconds
Elapsed time: 148360.5312 nanoseconds
-----Pass!-----
```

Рис. 28 Результат запуска теста на ПК

#### Вывод

В данной работе была изучена возможность добавления директив по оптимизации работы с массивами для синтезируемой функции. Был произведен сравнительный анализ между решением без добавлением и с добавлением различных директив с одним и двумя портами для входного массива, раскруткой цикла и разбиением массива на блоки разного размера. Также было произведено сравнение временных показателей между решением полученным Vivado HLS и программным решения на ПК. Как видно из результатов решением полученное на ПК медленнее, чем лучшее решение полученное синтезированием в Vivado HLS.