# 4. Prozessorverhalten und -struktur

Rechnersysteme I

# **Inhalt**

- 4.1 Befehlsablauf und Datenpfad der seriellen DLX
- 4.2 Mehrfachnutzung und Auslastungsgrad
- 4.3 Pipelining-Grundlagen
- 4.4 Überlappung von Befehlshol- und -ausführungsphase
- 4.5 Pipelining der DLX
- 4.6 Unterbrechungen

# Lernziele von Kap. 4:

- Beziehung zwischen Verhalten und Struktur bei einem Prozessor verstehen
- wissen, wie und mit welchen Hilfsmitteln die serielle und die Fließbandverarbeitung von Maschinenbefehlen realisiert werden kann
- Pipeliningkonflikte und ihre Lösungsmöglichkeiten kennen
- Techniken zur Sprungvoraussage kennen
- Konzepte: Auslastungsgrad, Pipelining, Pipeline-Register, Bernstein'sche Regeln, Forwarding, RAW/WAR/WAW-Hazards, delayed branch, Sprungvoraussage, interne und externe Unterbrechung

# 4.1 Befehlsablauf und Datenpfad der seriellen DLX

- Die Maschinenbefehle der DLX werden in maximal 5
   Schritten, den Befehlsverarbeitungsphasen, verarbeitet:
  - ➤ IF (instruction fetch): Holen des Befehls
  - ➤ ID (instruction decode): Dekodierung des Befehls
  - EX (instruction execute): Befehlsausführung
  - MEM (memory): Speicherzugriff (Lesen oder Schreiben)
  - WB (write back): Zurückschreiben in den Registersatz

Nochmals die Befehlsformate der DLX:



- Aufgabe ist es, die Abläufe der Befehlsverarbeitung und gleichzeitig den Datenpfad zu entwerfen
- für die Darstellung der Abläufe wird eine Tabellenform gewählt, bei der die Befehlsphasen von links nach rechts durchlaufen werden:

| IF: | ID: | EX: | MEM: | WB: |
|-----|-----|-----|------|-----|
|     |     |     |      |     |

- Für die Darstellung des Datenpfads werden Blockschaltbilder benutzt
- die wesentlichen Bestandteile sind der Befehlszähler pc, der Befehlsspeicher i-mem, der Registersatz, die ALU, der Datenspeicher d-mem



- Zur Zwischenspeicherung werden zusätzliche Register eingeführt, u.a.:
  - das ir-Register für ausgelesene Befehle
  - zwei Register a und b für aus dem Registersatz ausgelesene Daten
  - ein Adressregister ar für die Adressierung des Datenspeichers
  - ein Pufferregister di für aus dem Datenspeicher ausgelesene Daten
    - zusätzliche Register werden bei Bedarf eingeführt werden



- Um die Anzahl der Entwurfsalternativen einzuschränken, werden weitere Annahmen über die Hardware getroffen
  - derartige Festlegungen bedeuten die Wahl einer Zielarchitektur, d.h. eine Festlegung auf eine Klasse von möglichen Realisierungen
- Annahme: der Registersatz erlaubt gleichzeitig zwei Leseoperation mit unabhängigen Adressen
- Annahme: in einem Takt können folgende Operationen parallel (aber nicht seriell) ausgeführt werden:
  - ➤ Register → ALU → Register
  - ➤ Register → Registersatz/Speicher
  - ➤ Registersatz/Speicher → Register
  - ➤ Register → Register
    - diese Annahmen dienen zur Balancierung des Zeitbedarfs der Befehlsphasen

LW | IF: | ir<=i-mem[pc], | a<=rf[ir[6:10]], | ar<=a+ir[16:31] | MEM: | di<= | di<= | rf[ir[11:15]]<= | di



SW | IF: | ir<=i-mem[pc], | a<=rf[ir[6:10]], | ar<=a+ir[16:31], | d-mem[ar]<= | do |



J | IF: | ir<=i-mem[pc], | pc<=pc+4 | b<=rf[ir[6:10]], pc<= | b<=rf[ir[11:15]] | pc+ir[6:31]



ADD | IF: | ID: | EX: | temp<=a+b | rf[ir[16:20]]<= | temp |



# Ablauftabelle:

| LW   | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 |                                                 | EX:<br>ar<=a+ir[16:31]                     | MEM:<br>di<=<br>d-mem[ar]      | WB:<br>rf[ir[11:15]]<=<br>di |
|------|-----------------------------------|-------------------------------------------------|--------------------------------------------|--------------------------------|------------------------------|
| SW   | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 | · <b>-</b> ·                                    | EX:<br>ar<=a+ir[16:31],<br> do<=b          | MEM:<br>d-mem[ar]<=<br>do      |                              |
| ADD  | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]]     | EX:<br>temp<=a+b                           | WB:<br>rf[ir[16:20]]<=<br>temp |                              |
| J    | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]      | EX:<br>pc<=<br>pc+ir[6:31]                 |                                |                              |
| BEQZ | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 | ID:<br>  a<=rf[ir[6:10]],<br>  b<=rf[ir[11:15]] | EX:<br>if a=0 then<br>pc<=pc+<br>ir[16:31] |                                |                              |

#### 4. Prozessorverhalten und -struktur

**WB** 

#### 4.1 Befehlsablauf und Datenpfad der DLX **Erweitertes Zustandsdiagramm:** IF -/rf[ir[16:20]]<= temp -/rf[ir[11:15]]<= di no-interrupt/ (ir<=mem[pc], pc<=pc+4) -/mem[ar]<=/do ID ir[0:5]=J/ -/(a<=rf[ir[6:10]], pc<=pc+i/(6:31) b<=rf[ir[11:15]]) EX (ir[0:5]=R)\*ir[0:5]=LOAD/ (ir[25:31]=ADD)/ar<=a+ir[16:31] <sup>/</sup>ir[0:5]=STORE/ temp<=a+b (ar<=a+ir[16:31], **MEM MEM** $do \le b$ **MEM** -/di<=mem[ar]

<u>Ablauftabelle</u>

- Bei der Diskussion der Ausführung der DLX-Befehle mussten zwei Dinge berücksichtigt werden:
  - das (in der Tabelle) spezifizierte Verhalten
  - die Struktur, die die Hardware-Hilfsmittel festlegt
- das Verhalten legt den zeitlichen Ablauf und damit die Geschwindigkeit eines Vorgangs fest
- die Struktur bestimmt über die benutzten Verarbeitungseinheiten die Kosten

 Dies ist ein Beispiel für die allgemeine Problematik der Beziehung zwischen einem zeitlichen Vorgang einerseits und Verarbeitungseinheiten, also strukturellen Komponenten andererseits:

# Vorgang

Prozesse
Datenoperationen
Datentransport
Datenspeichern/-lesen

# Verarbeitungseinheiten

Prozessoren Funktionsblöcke Busse Register

- Beispiele für Beziehungen zwischen Vorgängen (Verhalten) und Verarbeitungseinheiten (Struktur):
  - Operationen in Anweisungen wie "+" und Funktionsblöcke wie ALU's
  - Prozesse (Tasks) und Prozessoren
  - Datentransporte und physikalische Verbindungen (Busse)
- Beispiele für Zuordnungsprobleme:
  - Konstruktion einer Struktur aus einer Beschreibung des Verhaltens (Synthese)
  - Realisierung von Operationen mit den Hilfsmitteln einer bereits existierenden Struktur



- Ein wichtiger Gesichtspunkt ist die Mehrfachnutzung kostenverursachender Verarbeitungseinheiten (resource sharing)
- der Auslastungsgrad eines Hilfsmittels ist definiert als Quotient der Zeit, in der das Hilfsmittel benutzt wird, zur Gesamtzeit
  - der Auslastungsgrad ist bei serieller Befehlsverarbeitung oft nur 30%, bei Pipelining → 100%
- Voraussetzung der Mehrfachnutzung z.B. der ALU ist der Aufbau eines Busses vor dem B-Eingang der ALU:

**ADD** 

LW | IF

IF: EX: WB: ID: ir<=i-mem[pc], rf[ir[16:20]]<= a<=rf[ir[6:10]], temp<=a+b pc<=pc+4 b<=rf[ir[11:15]] temp IF: ID: EX: MEM: WB: ir<=i-mem[pc], a<=rf[ir[6:10]], |ar<=a+ir[16:31] rf[ir[11:15]]<= di<= pc<=pc+4 b<=rf[ir[11:15]] <u>d-mem[ar]</u>



- Die Operationen (z.B. Registertransfers) und die Struktur (z.B. der Datenpfad) hängen eng zusammen
  - der Datenpfad definiert die möglichen Operationen in Bezug auf
    - Quellen und Ziele
    - mögliche Parallelität mehrerer Operationen
  - ein Hilfsmittel des Datenpfads (Speicher, Funktionsblock, Bus) kann zu einem Zeitpunkt jeweils nur für eine Operation benutzt werden
  - ein Hilfsmittel des Datenpfads kann andererseits zu unterschiedlichen Zeitpunkten auch für unterschiedliche Operationen benutzt werden

- Pipelining (Fließbandprinzip) ist ein wichtiges
   Organisationsprinzip, um den Auslastungsgrad zu erhöhen
- weite Verbreitung in Prozessoren, digitaler Signalverarbeitung, ...
- mehrere Verarbeitungsvorgänge (Schleifendurchläufe, Prozesse, ...) sind gleichzeitig parallel aktiv



Pipelinestufen



 Eine statische Pipeline zerlegt einen kontinuierlichen Datenfluß in eine Reihe von Schritten

Pipelining erhöht den Auslastungsgrad der Stufen

- Latenzzeit L: Zeit zwischen dem Beginn zweier Verarbeitungsvorgänge
- Gesamtverarbeitungszeit in einer Pipeline:
   Annahme: k Stufen, n Tasks, L Latenzzeit,
   Gesamtverarbeitungszeit: (k+n -1)\*L



- Durchsatz: Anzahl der ausgeführten Operationen (z.B. Maschinenbefehle) pro Zeit
- bei einer eingeschwungenen Pipeline ist der Durchsatz
   1/L

# Beschleunigung durch Pipelining

$$S = \frac{n * k * L}{(k+n-1)*L} = \frac{n * k}{k+n-1} \xrightarrow{n \to \infty} k$$



 Beispiel: RISC-Prozessor, fünfstufige Pipeline, 20% der Befehle Verzweigungsbefehle, d.h. im Mittel wird nach jedem vierten Befehl der Kontrollfluß geändert.
 Falls die Pipeline-Verarbeitung bei jedem dieser Befehle neu begonnen werden muß, ergibt sich für die erreichte Beschleunigung statt des Faktors 5 nur

$$S = \frac{n * k}{k + n - 1} = \frac{4 * 5}{5 + 4 - 1} = \frac{20}{8} = 2,5$$

- Um Pipelining wirkungsvoll anwenden zu können, müssen eine Reihe von Voraussetzungen erfüllt sein:
  - 1. die Anzahl der nacheinander zu verarbeitenden Schritte muß hoch sein, da das Füllen der Pipeline aufwendig ist
  - 2. die Pipeline muß füllbar sein
    - Beispiel: Speicherzugriffszeit: Prozessortaktzeit z.B. 10...2: 1. Um in jedem Takt eine Instruktion neu beginnen zu können, sind Daten- und Instruktions-Caches (Harvard-Architektur) mit Zugriffszeit = Prozessortaktzeit notwendig. Das heißt, daß es unsinnig ist, einen Pipeline-Prozessor ohne Caches zu bauen.

- 3. die Pipeline-Stufen sollten balancierte Verarbeitungszeiten haben
  - die Gesamtverarbeitungszeit wird von der langsamsten Stufe bestimmt



- Pipelining bedeutet immer die Parallelisierung von Vorgängen
- dabei ist auf innere Abhängigkeiten der Teilvorgänge zu achten
  - Beispiel: B produziert ein Ergebnis, das von A des nächsten Durchlaufs benötigt wird
- Frage: unter welchen Bedingungen können Teilvorgänge parallelisiert werden?



- - -

- Diese Frage ist besonders einfach für lineare Sequenzen von Transfers beantwortbar
  - Transfers werden wie üblich mit der Notation (Ziel <= Ausdruck) notiert</p>
  - synchron parallele Transfers werden durch Komma getrennt umschlossen
  - die sequentielle Komposition wird mit; beschrieben
    - Beispiel:

```
(x1<= a * b);
(x2<= c + d);
(x4<= x1 + x2, x5<= a * d);
(x6<= x4 * x5);
```

 Beispiel: ist es erlaubt, den Transfer x5<= a \* d zwei Schritte vorzuziehen und mit dem Transfer x1<= a \* b zu parallelisieren?</li>

```
(x1<= a * b);
(x2<= c + d);
(x4<= x1 + x2, x5<= a * d);
(x6<= x4 * x5);
```

```
(x1<= a * b, x5<= a * d);
(x2<= c + d);
(x4<= x1 + x2);
(x6<= x4 * x5);
```

Bernstein'sche Regeln (1966)

die Bernstein'schen Regeln beziehen sich auf das Verschieben von Transfers, ohne diese zu ändern (z.B. durch Substitution von Ausdrücken für Variable, usw.)

- Beim Pipelining sind die Bernstein'schen Bedingungen oft nicht erfüllt
- es gibt aber 2 Techniken, um die Parallelisierung beim Pipelining dennoch zu ermöglichen:
  - Forwarding und
  - **➤ Einführen von Pipelineregistern**

# 1. Forwarding:



Von der Hardware-Realisierung aus gesehen, bedeutet Forwarding eine Verzweigung des Resultats für x:



hierdurch kann die notwendige Taktdauer erhöht werden!

# 2. Einführen von Pipelineregistern:





Verschieben verboten durch Bernstein'sche Regeln!

Resultat: f'=y+z+s

Einführen eines Pipelineregisters xp

Resultat: ebenfalls f'=v+z+s



Resultat: f'=y+z+s

Resultat: f'=y+z+s

 Genealogie von Techniken zur Beschleunigung der Instruktionsausführung



Beispiel: einfache Akkumulatormaschine



- Annahmen:
  - Hauptspeicherzugriffszeit = 2 \* Prozessortaktzeit
  - Befehlsauslegung für größtmögliche Geschwindigkeit
  - Beispiel: Addiere-zu-Akkumulator-Befehl



- 7 Takte notwendig
- ➤ Auslastung bei serieller Ausführung:
  - Hauptspeicher 57%
  - CPU 57%

 Überlappung der Ausführungsphase mit dem Holen des nächsten Befehls:



Zeitpunkt, an dem der auszuführende Befehl gerade aus dem Speicher geholt wurde und in ir steht



Zeitpunkt, an dem der auszuführende Befehl gerade aus dem Speicher geholt wurde und in ir steht

- Wirkungsvolles Verfahren, um die Leistung einfacher Prozessoren zu steigern
  - hier nur noch 5 Takte notwendig
  - keine zusätzlichen Kosten
  - Auslastung bei überlappter Ausführung:
    - Hauptspeicher 80%
    - CPU 80%
- Anwendung z.B. in einfachen Mikrocontrollern (z.B. PIC16C5X)

- Im folgenden werden die Schritte zum Entwurf eines DLX-Prozessors mit fünfstufiger Pipeline gezeigt
- Ausgangspunkt ist die in Abschnitt 4.1 entworfene Tabelle für den seriellen Ablauf der Befehlsverarbeitung

# Ablauftabelle mit belegten Ressourcen:

| LW   | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 |                                             | EX:<br>ar<=a+ir[16:31]                     | MEM:<br>di<=<br>d-mem[ar]      | WB:<br>rf[ir[11:15]]<=<br>di |
|------|-----------------------------------|---------------------------------------------|--------------------------------------------|--------------------------------|------------------------------|
| SW   | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 |                                             | EX:<br>ar<=a+ir[16:31],<br> do<=b          | MEM:<br>d-mem[ar]<=<br>do      |                              |
| ADD  | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] | EX:<br>temp<=a+b                           | WB:<br>rf[ir[16:20]]<=<br>temp |                              |
| J    | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] | EX:<br>pc<=<br>pc+ir[6:31]                 |                                |                              |
| BEQZ | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] | EX:<br>if a=0 then<br>pc<=pc+<br>ir[16:31] |                                |                              |

Befehlsspeicher, Registersatz ALU

**ALU** 

Datenspeicher, Registersatz Registersatz

# Belegte Ressourcen für LW-Befehl:



# Serielle Ausführung:



Fünfstufiges Pipelining, nur LW-Befehle:



- Beim Pipelining können drei Konfliktarten auftreten:
  - Ressourcenkonflikte
    - ein Hilfsmittel wie z.B. ein Funktionsblock oder Speicher soll für unterschiedliche Operationen benutzt werden
  - ➤ Datenkonflikte
    - auf Befehlsebene: Daten, die in einem Befehl benutzt werden sollen, stehen nicht zur Verfügung
    - auf Transferebene: Registerinhalte, die in einem Schritt benutzt werden, stehen nicht zur Verfügung
  - ➤ Steuerkonflikte
    - die Pipeline muß wegen Verzweigungen geleert und neu gefüllt werden

1. Ressourcenkonflikt, nur LW-Befehle: ALU



• 2. Ressourcenkonflikt, nur LW-Befehle: Speicher



Ultra SPARC-II

Befehls-Cache i-mem



Daten-Cache d-mem

• 3. Ressourcenkonflikt, nur LW-Befehle: Registersatz



4. Ressourcenkonflikt LW/ALU-Befehle: Schreiben

<u>Registersatz</u> IF: ID: EX: MEM: WB: ir<=i-mem[pc],| LW a<=rf[ir[6:10]], |ar<=a+ir[16:31]|di<=d-mem[ar]| rf[ir[11:15]]<= pc<=pc+4 b<=rf[ir[11:15]] di IF: WB: ID: EX: **ADD** ir<=i-mem[pc], rf[ir[16:20]]<= a<=rf[ir[6:10]], temp<=a+b b<=rf[ir[11:15]] pc<=pc+4 temp



# Lösung: Leerschritt bei ALU-Befehlen

IF: ID: EX: MEM: WB: LW a<=rf[ir[6:10]], |ar<=a+ir[16:31] |di<=d-mem[ar]| ir<=i-mem[pc], rf[ir[11:15]]<= pc<=pc+4 b<=rf[ir[11:15]] IF: WB: ID: EX: **ADD** ir<=i-mem[pc], rf[ir[16:20]]<= a<=rf[ir[6:10]], temp<=a+b pc<=pc+4 b<=rf[ir[11:15]] temp



- Zusammenfassung der auftretenden Ressourcenkonflikte:
  - ALU-Operation und PC-Inkrementierung gleichzeitig
  - paralleler Speicherzugriff zu Daten und Instruktionen
  - Lesen/Schreiben Registersatz
  - Schreiben/Schreiben Registersatz
- Lösung durch Vervielfachung der Hilfsmittel und Einfügen von Leerschritten

- Konfliktarten:
  - Ressourcenkonflikte
    - ein Hilfsmittel wie z.B. Funktionsblock oder Speicher soll für unterschiedliche Operationen benutzt werden
  - Datenkonflikte
    - auf Transferebene: Registerinhalte, die in einem Schritt benutzt werden, stehen nicht zur Verfügung
    - auf Befehlsebene: Daten, die in einem Befehl benutzt werden sollen, stehen nicht zur Verfügung
  - Steuerkonflikte
    - die Pipeline muß wegen Verzweigungen geleert und neu gefüllt werden

 Da das Instruktionsregister in jedem Befehl neu geladen wird, der Inhalt des Instruktionsregisters (oder zumindest Teile davon) aber für die Steuerung jedes Befehls bis zu vier Takte erhalten bleiben muß, sind außer ir noch drei Pipelineregister ir1, ir2, ir3 aufzubauen:

IF: ID: WB: EX: ir<=i-mem[pc], a<=rf[ir[6:10]], **ALU** rf[ir[16:20]]<= temp1<=temp temp<=a op b pc<=pc+4 b<=rf[ir[11:15]] temp1 IF: ID: EX: **ALU** | ir<=i-mem[pc], a<=rf[ir[6:10]], temp1<=temp temp<=a op b pc<=pc+4 b<=rf[ir[11:15]] IF: ID: EX: ALU ir<=i-mem[pc], a<=rf[ir[6:10]], temp<=a op b pc<=pc+4 b<=rf[ir[11:15]] IF: ID: **ALU** ir<=i-mem[pc], a<=rf[ir[6:10]], pc<=pc+4 b<=rf[ir[11:15]] IF: ALU ir<=i-mem[pc]. pc<=pc+4

| ALU                                                                                              | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4 | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]],<br>ir1<=ir | EX:<br>temp<=a op b,<br>ir2<=ir1                       | temp1<=temp,<br>ir3<=ir2                               | WB:<br>rf[ir3[16:20]]<=<br>temp1 |
|--------------------------------------------------------------------------------------------------|-----------------------------------|---------------------------------------------------------|--------------------------------------------------------|--------------------------------------------------------|----------------------------------|
|                                                                                                  | ALU                               | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4                       | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]]<br>ir1<=ir | EX:<br>temp<=a op b,<br>,ir2<=ir1                      | temp1<=temp,<br>ir3<=ir2         |
| ALU                                                                                              |                                   | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4                       | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]]<br>ir1<=ir | EX:<br>temp<=a op b,<br>,ir2<=ir1                      |                                  |
| Resultat: in jedem Schritt<br>muß parallel<br>(ir1<=ir, ir2<=ir1, ir3<=ir2)<br>ausgeführt werden |                                   | ALU                                                     | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4                      | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]]<br>ir1<=ir |                                  |
|                                                                                                  |                                   |                                                         | ALU                                                    | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4                      |                                  |

 Entsprechend müssen alle anderen Befehle wie z.B. der LW-Befehl modifiziert werden:

LW

| IF:                        | ID:                                   | EX:              | MEM:                        | WB:                    |
|----------------------------|---------------------------------------|------------------|-----------------------------|------------------------|
| ir<=I-mem[pc],<br>pc<=pc+4 | a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]], | ar<=a+ir1[16:31] | ,di<=D-mem[ar],<br>ir3<=ir2 | rf[ir3[11:15]]<=<br>di |
| ρυν-ρυν-                   | ir1<=ir                               | 112>-111         | 110 4 112                   | ų.                     |

im folgenden wird das Laden der ir-Queue nicht mehr explizit in den Befehlen beschrieben

- am Dienstag ...
  - Überlappung von Befehlshol- und Ausführungsphase
  - Pipeline-Komplikationen
  - Pipelining = Parallelisierung, daher:
    - Ressourcen-Konflikte: 1 Ressource/mehrere Nutzer
    - Datenkonflikte: Daten in Registern sind nicht zum richtigen Zeitpunkt vorhanden
      - Einführung von Pipelineregistern

Pipelineregister f
ür ALU-Resultate

IF: WB: ID: EX: ir<=i-mem[pc], **ADD** rf[ir[16:20]]<= a<=rf[ir[6:10]], temp<=a+b pc<=pc+4 b<=rf[ir[11:15]] temp ID: EX: IF: a<=rf[ir[6:10]], temp<=a+b **ADD** ir<=i-mem[pc], b<=rf[ir[11:15]] pc<=pc+4

IF: WB: ID: EX: rf[ir[16:20]]<= **ADD** ir<=i-mem[pc],| a<=rf[ir[6:10]], temp<=a+b temp1<=temp pc <= pc + 4b<=rf[ir[11:15]] temp1 ID: EX: IF: temp1<=temp a<=rf[ir[6:10]], temp<=a+b **ADD** ir<=i-mem[pc], b<=rf[ir[11:15]] pc<=pc+4

# 4. Prozessorverhalten und -struktur



- Konfliktarten:
  - Ressourcenkonflikte
    - ein Hilfsmittel wie z.B. Funktionsblock oder Speicher soll für unterschiedliche Operationen benutzt werden
  - Datenkonflikte
    - auf Transferebene: Registerinhalte, die in einem Schritt benutzt werden, stehen nicht zur Verfügung
    - auf Befehlsebene: Daten, die in einem Befehl benutzt werden sollen, stehen nicht zur Verfügung
  - Steuerkonflikte
    - die Pipeline muß wegen Verzweigungen geleert und neu gefüllt werden

- Prinzipiell mögliche Datenkonflikte auf Befehlsebene bei zwei aufeinanderfolgende Befehle A und B:
  - RAW-(read-after-write-)Hazard: B liest Wert aus Register, bevor ihn A geschrieben hat (d.h. B liest fälschlich noch den alten Wert)
  - WAW-(write-after-write-)Hazard: B schreibt Wert in Register, bevor ihn A geschrieben hat (d.h. es bleibt der Wert, den A geschrieben hat, fälschlich als letzter erhalten)
    - kann vermieden werden, indem nur in einer Pipelinestufe geschrieben werden darf
  - ➤ WAR-(write-after-read-)Hazard: B schreibt in Register, bevor es A gelesen hat (d.h. A liest fälschlich bereits den neuen Wert)

 Quiz: welche Arten von Hazards treten – bei einer Vertauschung der Reihenfolge – auf?

$$x \le y + z;$$

$$y \le x + z;$$

$$y \le x + z;$$

$$x \le y + z;$$

◀



- Annahme: ir3[16:20] = ir[6:10], aufeinanderfolgende ALU-**Befehle** 
  - was für ein Typ von Konflikt ?

| ALU | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4 | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] | EX:<br>temp<=a op b                         | temp1<=temp                                 | WB:<br>rf[jr3[16:20]]<=<br>/ \ temp1        |
|-----|-----------------------------------|---------------------------------------------|---------------------------------------------|---------------------------------------------|---------------------------------------------|
|     | ALU                               | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4           | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] | EX: 1.) temp<=a op 6                        | temp1<=temp                                 |
|     |                                   | ALU                                         | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4           | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] | EX: (3.)<br>temp∢=a op b                    |
|     |                                   |                                             | ALU                                         | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4           | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] |
|     |                                   |                                             |                                             | ALU                                         | IF:<br>ir<=I-mem[pc],<br>pc<=pc+4           |

 1. Lösung: Forwarding von a op b, temp und temp1 vor den a- und b-Registern:

| ALU                     | IF:<br>ir<=i-mem[pc],                  | ID:<br>a<=rf[ir[6:10]],                       | EX:<br>temp<=a op b                            | temp1<=temp        | WB:<br>rf[ir3[16:20]]<= |
|-------------------------|----------------------------------------|-----------------------------------------------|------------------------------------------------|--------------------|-------------------------|
|                         | pc<=pc+4 ALU                           | b<=rf[ir[11:15]]  IF: ir<=i-mem[pc], pc<=pc+4 | ID: 1.<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] | EX:<br>temp<=a(2.) | temp1                   |
|                         | EX: (3.) temp<=a op b                  |                                               |                                                |                    |                         |
| Erker                   | ID:  a<=rf[ir[6:10]], b<=rf[ir[11:15]] |                                               |                                                |                    |                         |
| durch<br>Probl<br>Regis | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4      |                                               |                                                |                    |                         |

 2. Lösung: Forwarding der temp- und temp1-Register als Operanden der ALU, "ALU-Bypass":

| ALU | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] | EX:<br>temp<=a op b                         |  | WB:<br>rf[ir3[16:20]]<=<br>/ temp1 |
|-----|-----------------------------------|---------------------------------------------|---------------------------------------------|--|------------------------------------|
|     | ALU                               | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4           | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] |  | temp1<=temp                        |
|     |                                   | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] | EX: ▼<br>temp<=a op b                       |  |                                    |
|     | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4 | ID:<br>a<=rf[ir[6:10]],<br>b<=rf[ir[11:15]] |                                             |  |                                    |
|     | ennen der Si<br>ch Vergleich      | ALU                                         | IF:<br>ir<=i-mem[pc],<br>pc<=pc+4           |  |                                    |

Ferner gibt der Registersatz die eingelesenen Daten sofort wieder am Ausgang im selben Schritt ab:

IF: WB: ID: EX: **ALU** ir<=i-mem[pc], temp1<=temp |rf[ir3[16:20]]<= a<=rf[ir[6:10]], temp<=a op b pc<=pc+4 b<=rf[ir[11:15]] temp1 IF: ID: EX: **ALU** temp1<≑temp ir<=i-mem[pc], temp<=a op 6 a<=rf[ir[6:10]], pc<=pc+4 b<=rf[ir[11:15]] IF: ID: EX: **ALU** ir<=i-mem[pc], a<=rf[ir[6:10]], temp<=a op b pc<=pc+4 b<=rf[ir[11:15]] IF: ID: **ALU** a<=rf[ir\_v.10]], ir<=i-mem[pc], b<=rf[ir[11:15]] pc<=pc+4 IF: **ALU** ir<=i-mem[pc] pc<=pc+4



- Weitere Hazards: RAW-Hazard nach LOAD-Befehlen
  - Annahme: ir3[11:15]=ir[6:10]

IF: ID: EX: MEM: WB: LW ir<=i-mem[pc],</pre> a<=rf[ir[6:10]], lar<=a+ di<=d-mem[ar]| rf[ir3[11:15]]<= pc<=pc+4 b<=rf[ir[11:15]]| ir1[16:31] IF: ID: EX: **ALU** ir<=i-mem[pc],</pre> a<=rf[ir[6:10]], temp<=a op 6 temp1<=temp pc<=pc+4 b<=rf[ir[11:15]] (3.) IF: ID: EX: **ALU** ir<=i-mem[pc], a<=rf[ir[6:10]], temp<=a op b pc <= pc + 4b<=rf[ir[11:15]] IF: ID: **ALU** a<=rf[ir[6:10]], ir<=i-mem[pc], pc<=pc+4 b<=rf[ir[11:15]] IF: (1.) ist nicht durch Forwarding lösbar **ALU** ir<=i-mem[pc] pc<=pc+4



Einfügen von Stalls:



 Forwarding von di an die ALU, Durchschleifen des Registersatzes:

IF: ID: EX: WB: MEM: LW ir<=i-mem[pc], a<=rf[ir[6:10]], |ar<=a+ di<=d-mem[ar]| rf[ir3[11:15]]<= pc<=pc+4 b<=rf[ir[11:15]] ir1[16:31] IF: ID: EX: **ALU** ir<=i-mem[pc],</pre> a<=rf[ir[6:10]], temp<=a op b pc<=pc+4 b<=rf[ir[11:15]] IF: ID: **ALU** a<=rf[ir[6:10]], ir<=i-mem[pc], pc<=pc+4 b<=rf[ir[11:15]] IF: ir<=i-mem[pc] ALU pc<=pc+4



- Pipelinestalls k\u00f6nnen oft durch den Compiler vermieden werden
  - Beispiel Zuweisung x = a+b+c;

```
LW: R1 \le a;
LW: R2<= b;
ADD: R3<= R1+R2;
                             2 Pipelinestalls
LW: R4 \le c;
ADD: R3<= R3+R4;
SW: x \le R3;
LW: R1 \le a;
LW: R2<= b;
LW: R4 <= c;
                             kein Pipelinestall!
ADD: R3<= R1+R2;
ADD: R3<= R3+R4;
SW: x \le R3;
```

pc<=pc+4

#### 4.5 Pipelining der DLX

- Weitere Hazards: RAW-Hazard bei STORE-Befehlen
  - Annahme: ir3[11:15]=ir[11:15]

IF: WB: ID: EX: **ALU** ir<=i-mem[pc],| temp1<=temp|rf[ir3[16:20]]<= a<=rf[ir[6:10]], temp<=a op b pc<=pc+4 temp1 b<=rf[ir[11:15]] EX: IF: ID: MEM: a<=rf[ir[6:40]], ar<=a+ir1[16:31] d-mem[ar]<= ir<=i-mem[pc], SW b<=rf[ir[11:15]]do<=b pc<=pc+4 do EX: IF: ID: ar<=a+ir1[16:31 ir<=i-mem[pc],|a<=rf[ir[6:10]], SW  $do \le b$ pc<=pc+4 b<=rf[ir[11:15]] IF: IID: ir<=i-mem[pc],|a<=rf[ir[6:10]], SW pc<=pc+4 b<=rf[ir[11:15]] IF: SW ir<=i-mem[pc],

# 4.5 Pipelining der DLX **MPX** temp temp1 Register Daten-speicher temp temp di temp temp di imm speicher **Befehls** rs1 rs2

# Beispiel ARM9E core:



Figure 1-1 Five-stage pipeline

| Integer core                                 | ARM7TDMI                | ARM9TDMI              | ARM9E-S               | ARM10E              |  |  |  |
|----------------------------------------------|-------------------------|-----------------------|-----------------------|---------------------|--|--|--|
| Architecture Version                         | ARMV4T                  | ARMV4T                | ARMV5TE               | ARMV5TE             |  |  |  |
| Pipeline/Bus<br>Architecture                 | 3 stage,<br>Von Neumann | 5 stage, Harvard      | 5 stage, Harvard      | 6 stage, Harvard    |  |  |  |
| Typical Die Size**<br>mm²                    | 0.54<br>(0.18u, 4LM)    | 1.1<br>(0.18u, 4/5LM) | 1.3<br>(0.18u, 4/5LM) | 7.5<br>(0.18u, 5LM) |  |  |  |
| Power Consumption<br>(Ave) mW/MHz            | 0.25                    | 0.36                  | 1.0                   | 1.5                 |  |  |  |
| Clock Speed <sup>™</sup><br>MHz (worst case) | 90                      | 180                   | 200                   | 225                 |  |  |  |
| Cycle per Instruction                        | 1.9                     | 1.5                   | 1.5                   | 1.2                 |  |  |  |
| Core Derivatives                             | 720T, 740T              | 920T, 922T,<br>940T   | 966E-S, 946E-S        | 1020E, 10200        |  |  |  |
| ** Numbers will vary with partner process.   |                         |                       |                       |                     |  |  |  |

# 4. Prozessorverhalten und -struktur



Figure 1-4 ARM9E-S core

#### Konfliktarten:

- Ressourcenkonflikte
  - ein Hilfsmittel wie z.B. Funktionsblock oder Speicher soll für unterschiedliche Operationen benutzt werden
- Datenkonflikte
  - auf Transferebene: Registerinhalte, die in einem Schritt benutzt werden, stehen nicht zur Verfügung
  - auf Befehlsebene: Daten, die in einem Befehl benutzt werden sollen, stehen nicht zur Verfügung
- Steuerkonflikte
  - die Pipeline muß wegen Verzweigungen geleert und neu gefüllt werden

 Häufigkeit unbedingter Sprünge und bedingter Verzweigungen vorwärts bzw. rückwärts



- Im Mittel werden
  - 60% aller Vorwärtsverzweigungen
  - 85% aller Rückwärtsverzweigungen (Schleifen !) ausgeführt
    - ungefähr 13% aller Befehle (10%: Verzweigungen, 3%: Sprünge) führen daher zu einer Änderung des Kontrollflusses

Sprung- und Verzweigungsbefehle:





- Strategien für Verzweigungen bei der DLX:
  - ➤ 1. Lösung: immer 2 Leerschritte



2. Lösung: nur bei Verzweigung 2 Leerschritte ("predictnot-taken")
Abbruch bei erfüllter

**Bedingung** EX: IF: ID: if a=0 then ir<=i-mem[pc], a<=rf[ir[6:10]], **BEQZ** pc<=pc+ b<=rf[ir[11:15]] pc<=pc+4 <u>ir1[16:31))</u> IF: ID: a<=rf[ir[6:10]], ir<=mem[pc],</pre> b<=rf[ir[11:15]]  $pc \le pc + 4$ IF: ir<=i-mem[pc], pc<=pc+4 2 Leerschritte

- wichtig ist, daß in der ID-Phase der Prozessorzustand nicht modifiziert wird
- Pipelineregister für pc notwendig!

3. Lösung: 2. Lösung + Abfrage =0 am Ausgang des Registersatzes Abbruch bei erfüllter

- damit ist der Verlust auf 1 Leerschritt reduziert, falls die Verzweigung stattfindet
- ferner ist ein Forwarding für rf[ir[6:10]] von allen Befehlsphasen notwendig!



➤ 4. Lösung: verzögerte Verzweigung ("delayed branch")



nützlicher Befehl, der immer ausgeführt wird

- Hardware der 3. Lösung, Einfügen einer auf die Verzweigung folgenden Anweisung durch den Compiler, die immer ausgeführt wird (notfalls NOOP)
- hierbei gibt es drei Möglichkeiten für den Compiler,
   Anweisungen auf die der Verzweigung folgende
   Adresse zu verschieben:



Voraussetzung: Verzweigung hängt nicht von der Anweisung ab.

Nützlich: immer



Voraussetzung: Anweisung kann ohne Nebenwirkungen ausgeführt werden auch ohne Verzweigung. Nützlich bei Verzweigung

Voraussetzung: Anweisung kann ohne Nebenwirkungen ausgeführt werden auch bei Verzweigung.

Nützlich, falls keine Verzw.

- ➤ In etwa 70% der Fälle kann im Mittel eine nützliche Anweisung ausgeführt werden
  - damit nur noch 0,3 Stalls pro Verzweigung im Mittel
  - Verfahren auch anwendbar bei unbedingten Sprüngen

- Beispiel SHARC ADSP2106x 32 Bit Gleitkomma-DSP (Analog Devices)
  - dreistufige Pipeline (Fetch, Decode, Execute)
  - durch ein Bit eines Sprungbefehls wird bestimmt, ob die nächsten beiden, auf den Sprungbefehl folgenden Befehle ausgeführt werden oder nicht



- Effizienz der verschiedenen Verfahren
  - Leer-Schritte<sub>mittel</sub> = mittlere Anzahl von Leer-Schritten verursacht durch Verzweigungen = Häufigkeit von Verzweigungen \* #Leer-Schritte bei Verzweigungen
  - Beschleunigung durch Pipelining

$$B_{pipe} = \frac{\text{#Pipelinestufen}}{1 + Leer-Schritte_{mittel}}$$

hierbei vorausgesetzt, daß CPI sonst = 1

- Beispiel: die Bedingung eines Verzweigungsbefehls wird erst im 10. Schritt berechnet
  - entsprechend hoher Verlust bei falsch vorausgesagter Verzweigung



Figure 3. In the best case, instructions can flow through the P6 in 12 cycles, but the average is 18 cycles due to delays in the reservation station (RS) or the reorder butter (ROB). Load instructions take longer and can also be delayed in the memory reorder butter (MOB).

Quelle: Microprocessor Report http://www.chipanalyst.com/q/report/index.html

# Unbedingte Sprungbefehle:



J | IF: | ir<=mem[pc], | pc<=pc+4 | pc+ir[6:31]

- Umgang mit Steuerkonflikten
  - Statische Verfahren (s.o.)
  - Dynamische Verfahren ("branch prediction"):
    - ob eine Verzweigung stattfinden wird oder nicht, wird aufgrund von Aufzeichnungen über vergangene Verzweigungen vorausgesagt
    - anhand der Voraussage wird der n\u00e4chste Befehl geholt
    - in Abhängigkeit von der Verzweigungsbedingung wird dies gegebenenfalls korrigiert
    - die Aufzeichnungen werden in einem Voraussagespeicher ("branch prediction buffer") gehalten

Beispiel: Schleife, 1 Bit Lösung:





Problem bei nur einem Voraussagebit : zwei falsche Voraussagen pro Schleifendurchlauf bei mehreren Iterationen



➤ Lösung mit 2 Bit:



### 4.5 Pipelining der DLX **ADD R2,R3,R4** 00 m BEQZ R1 L m n n+1 Fehler Verzw. 00 Verzw. 01 Voraussage: Voraussage: keine Verzw. keine Verzw. m Verzw. Verzw. Verzw. 10 Verzw. Voraussage: Voraussage: Verzw. Verzw. Verzw. Verzw.

Variante: Sättigungszähler



# Experiment (SPEC89 Benchmark, ca. 10<sup>7</sup> Befehle)



 Die oben vorgestellten Verfahren machen lokale Voraussagen der Verzweigung, da die Historie des Einzelbefehls zählt

Voraussage-

speicher

1k

### 4.5 Pipelining der DLX

- Globale Voraussage der Verzweigung:
  - in einem Schieberegister werden alle Verzweigungsentscheidungen als Muster gespeichert
  - das Schieberegister adressiert den Voraussagespeicher



Voraussage-

speicher

1k

### 4.5 Pipelining der DLX

Mischungen:

zur Adressierung wird eine **Kombination von PC-Adresse** und globaler Information genommen

Adresse des



 Beispiel: Two level branch prediction in Pentium MMX, Pentium Pro, and Pentium

(Quelle: http://x86.ddj.com/articles/branch/branchprediction.htm)



History in 4 bit shift register

- Externe Unterbrechungen (interrupts), z.B. durch ein Ein/Ausgabegerät
- Interne Unterbrechungen (traps, exceptions), z.B. durch Seitenfehler, Arithmetiküberlauf, usw.
- "Unterbrechung": eine durch die Hardware erzwungene Unterbrechung des Ablaufs eines Programms und Übergang zu einem anderen Programm, einer Unterbrechungsroutine (ISR, interrupt service routine)
- nicht alle Unterbrechungen setzen sich sofort durch: dies ist abhängig von einer der Unterbrechung zugeordneten Priorität
- die Prioritäten der Unterbrechungen sind je nach System von der Hardware vorgegeben oder können programmiert werden

- Externe Unterbrechungen
  - werden z.B. ausgelöst durch die Verfügbarkeit von Daten bei einem Ein/Ausgabegerät
  - Geräte signalisieren über die Unterbrechungsleitungen von Bussen einem Unterbrechungswerk (interrupt controller) ihren Unterbrechungswunsch
  - externe Unterbrechungen werden nur zwischen zwei Befehlen angenommen
  - wird die Unterbrechung angenommen, wird durch die Hardware ein Sprung an eine bestimmte Adresse (Anfangsadresse der ISR) erzwungen
  - zusätzlich wird der aktuelle Befehlszählerstand z.B. auf dem Stack gerettet
  - Unterbrechungsvektor: jeder Unterbrechungsleitung ist eine feste Anfangsadresse zugeordnet

- Aufgaben der Unterbrechungsroutine (ISR):
  - den Status des laufenden Programms insbesondere Registerinhalte z.B. auf dem Stack retten
  - möglicherweise Abfrage, von welchem Gerät ein Unterbrechungswunsch besteht (falls die ISR-Anfangsadresse nicht durch die Hardware festgelegt wird)
  - Behandlung des Unterbrechungswunsches
  - wiederherstellen des alten Programmstatus und Rückkehr zum unterbrochenen Programm

Beispiel: Mikrocontroller 8051



# ➤ Blockdiagramm 8051:



Die Annahme einer Unterbrechung erzwingt einen Sprung an eine festgelegte Adresse (Unterbrechungsvektor)

| <br>externe Unterbrechung 0 | IE0        | 0003H |
|-----------------------------|------------|-------|
| <br>Zeitgeber 0             | TF0        | 0013H |
| externe Unterbrechung 1     | IE1        | 000BH |
| Zeitgeber 1                 | TF1        | 001BH |
| serielle Schnittstelle      | RI oder TI | 0023H |

Zeitlicher Ablauf einer Unterbrechung



Zeitlicher Ablauf einer Unterbrechung

ab hier Beginn der UB-Routine



Unterbrechung annehmen (parallel zum laufenden Befehl) hier ist der PC durch die Hardware auf die folgende Adresse eingestellt:

| externe Unterbrechung 0 | 0003H |
|-------------------------|-------|
| Zeitgeber 0             | 0013H |
| externe Unterbrechung 1 | 000BH |
| Zeitgeber 1             | 001BH |
| serielle Schnittstelle  | 0023H |

- Viele andere Verfahren sind möglich, z.B.:
  - ein Unterbrechungswunsch wird wie eine spezielle Busanforderung behandelt
  - bei Annahme legt das unterbrechende Gerät die ISR Anfangsadresse auf den Bus
  - die Anfangsadresse wird vom Prozessor in den PC übernommen



# Komplikationen:

- die Unterbrechungsbehandlung ist (relativ) einfach bei der seriellen Ausführung von Befehle
- aber schwierig bei Pipelining
- bei externen Unterbrechungen müssen alle noch in der Pipeline vorhandenen, also bereits gestarteten Befehle beendet werden, bevor die Unterbrechungsroutine gestartet wird (pipeline flushing)



- Bei internen Unterbrechungen ist während der Befehlsverarbeitung ein Abbruch des laufenden Befehls notwendig (z.B. bei einem Arithmetiküberlauf oder Seitenfehler)
  - "Herunterfahren" aller noch in der Pipeline vorhandenen Instruktionen und Blockieren aller Statusänderungen
- Wiederstartbarkeit von Instruktionen:
  - einfach bei RISC
  - extrem schwierig bei CISC (z.B. bei Autoinkrement-Befehlen)



 Begriff der "präzisen Unterbrechung": alle Vorgängerbefehle können beendet werden und der die Unterbrechung auslösende Befehl wird nach der ISR wiedergestartet

- Problem bei verzögerten Verzweigungen ("delayed branches")
  - der auf einen Verzweigungsbefehl folgende Befehl wird noch ausgeführt
  - 2 PC's notwendig, oder aber Verschieben der Unterbrechungsannahme (z.B. SHARC DSP)

