# Trabajo Práctico 9 - Taller de Arquitectura

Multiplicador de 4 bits



Ringuelet Pedro

02960/7

# Índice

| 1. Introducción                  | 3        |
|----------------------------------|----------|
|                                  |          |
| 2. Desarrollo                    | 3        |
| 2.1 Acumulador                   | 3        |
| 2.2 Multiplicador de 4 bits      | 4        |
| 3. Testbench y Validación        | б        |
| 3.1 Selección de Datos de Prueba | 6        |
| 3.2 Simulación y Verificación    | 7        |
| 4. Análisis de Tiempos           | 8        |
| 4.1 Caso 1(9 × 2)                | 8        |
| 4.2 Caso 2(2 × 9)                | <u>9</u> |
| 4.3 Cálculo de XX                | 10       |
| 5. Conclusión                    | 10       |

## 1. Introducción

Este trabajo práctico tiene como objetivo el desarrollo e implementación de un multiplicador de 4 bits sin signo, utilizando componentes previamente diseñados en los Trabajos Prácticos 2 a 8. La implementación del multiplicador se realiza mediante una arquitectura controlada por una máquina de estados, que gestiona los pasos de carga, desplazamiento y acumulación necesarios para completar la operación de multiplicación. Para validar el funcionamiento del multiplicador, se construyó un testbench que simula la multiplicación de dos valores basados en el número de legajo del alumno. Además, se realiza un análisis de los tiempos de operación del circuito, considerando un reloj de **XX MHz**, y se comparan los tiempos de cálculo para A×B y B×A con el fin de verificar si son equivalentes.



Figura 1: Multiplicador y FSM

### 2. Desarrollo

#### 2.1 Acumulador

El Acumulador es un componente fundamental en la operación de multiplicación, ya que almacena el resultado parcial en cada ciclo y permite acumular la suma de los productos parciales. Su configuración incluye:

- **D**: Entrada de datos que representa el valor de la suma parcial generada por el sumador **Adder8**.
- Clk: Señal de reloj que sincroniza el proceso de carga y reinicio del acumulador.

- Clr: Señal de limpieza que restablece el valor del acumulador a 0 cuando se activa, usada al inicio de la multiplicación.
- LD: Señal de carga que habilita la actualización del valor en el acumulador con el valor de D.
- Q: Salida del acumulador que almacena el resultado parcial en cada ciclo y se actualiza en el siguiente ciclo de reloj, acumulando hasta que la operación de multiplicación esté completa.

```
entity Accumulator is
        port (
                       Bit_Vector(7 downto 0);
                 : in
            Clk : in Bit;
4
5
            Clr : in Bit;
6
            LD
                 : in Bit;
7
                 : out Bit_Vector(7 downto 0)
            Q
9
    end Accumulator;
10
    architecture Behave of Accumulator is
11
12
    begin
13
        acc: process(Clk)
14
        begin
15
            if Clk'Event and Clk = '1' then
16
                if Clr = '1' then
                    Q <= (others => '0'); -- Clear
17
18
                elsif LD = '1' then
                    Q <= D; -- Load
19
20
                end if;
21
            end if;
        end process;
    end Behave;
```

Figura 2: Codigo del Acumulador

Este mecanismo permite que el acumulador actualice el resultado de forma acumulativa en cada ciclo de multiplicación, hasta que se completa la operación y el resultado final está disponible.

#### 2.2 Multiplicador de 4 bits

El multiplicador de 4 bits realiza la multiplicación entre dos números binarios sin signo de 4 bits, produciendo un resultado de 8 bits. Este diseño sigue una arquitectura controlada por una máquina de estados que coordina el flujo de la operación de multiplicación. Los componentes clave del multiplicador son:

1. **SR\_A** (**Shift Register A**): Registro de desplazamiento que toma el operando A\_8 y lo desplaza hacia la derecha en cada ciclo. Este desplazamiento permite que el

- bit menos significativo (LSB) sea evaluado en cada ciclo, determinando si se activa la suma con **Adder8**.
- 2. **SR\_B** (**Shift Register B**): Registro de desplazamiento que toma el operando B\_4 y lo desplaza hacia la izquierda en cada ciclo.
- 3. **Adder8**: Sumador de 8 bits que se usa para sumar el contenido del acumulador con el valor desplazado de **SR\_B** cuando el LSB en **SR\_A** es 1.
- 4. **Controller FSM**: Máquina de estados finitos que controla la operación del multiplicador. Los estados de la máquina son:
  - o **Init**: Inicializa los registros de desplazamiento y el acumulador.
  - Check: Evalúa el LSB de SR\_A; si es 1, activa la señal de suma (Add);
     si es 0, pasa al siguiente estado de desplazamiento.
  - o **Add**: Suma el valor en el acumulador con el valor de **SR\_B** desplazado.
  - o **Shift**: Desplaza los registros **SR\_A** a la derecha y **SR\_B** a la izquierda.
  - End: indica la finalización de la operación de multiplicación y activa la señal Done.
  - Done: se activa una vez que el proceso de multiplicación ha concluido,
     permitiendo verificar que el resultado en Result es el final.
- 5. **Accumulator**: Componente acumulador, que recibe el valor parcial sumado y lo almacena para la siguiente iteración. Este acumulador se encarga de llevar el resultado parcial en cada ciclo hasta que la multiplicación está completa.

```
entity Mul4 is
A_4, B_4: in Bit_Vector(3 downto 0);
STB, CLK: in Bit;
Result: out Bit_Vector(7 downto 0);
Done: out Bit
      end Mul4;
      architecture mul of Mul4 is
           -- Components
component ShiftN
port (CLK, CLR, LD, SH, DIR: in Bit; D: in Bit_Vector; Q: out Bit_Vector);
end component;
           component Adder8
   port (A, B: in Bit_Vector(7 downto 0); Cin: in Bit; Cout: out Bit; Sum: out Bit_Vector(7 downto 0));
           component Controller
           port (STB, CLK, LSB, Stop: in Bit; Init, Shift, Add, Done: out Bit);
end component;
           component Accumulator
   port (D: in Bit_Vector(7 downto 0); Clk, Clr, LD: in Bit; Q: out Bit_Vector(7 downto 0));
end component;
           -- Señales internas
signal QA, QB, Sum, Res, A_8, B_8: Bit_Vector(7 downto Θ);
signal Init, Shift, Add, Stop: Bit;
            -- Función auxiliar que replica la compuerta NOR function compuerta_NOR(input_vector: Bit_Vector) return Bit is
                 if input_vector = "000000000" then
                       return '1';
                 return '0';
end if;
            end compuerta_NOR;
           --- Extender los operandos A y B a 8 bits (rellenando con ceros a la izquierda)
A_8 <= "0000" & A_4;
B_8 <= "0000" & B_4;
           -- Instancia de Shift Register A (SRA)
SR_A: ShiftN port map(CLK, '0', Init, Shift, '0', A_8, QA);
           -- Instancia de Shift Register B (SRB)
SR_B: ShiftN port map(CLK, '0', Init, Shift, '1', B_8, QB);
               Generación de la señal de Stop usando la función compuerta_NOR
           Stop <= compuerta_NOR(QA);
                Instancia del Adder8
           Adder: Adder8 port map(Res, QB, '0', open, Sum);
               Instancia del Acumulador
           ACC: Accumulator port map(Sum, CLK, Init, Add, Res);
           -- Instancia de la FSM Controller FSM: Controller port map(STB, CLK, QA(\theta), Stop, Init, Shift, Add, Done);
           -- Asignación de la salida del resultado
Result <= Res;
      end mul;
```

Figura 3: Código del Multiplicador

# 3. Testbench y Validación

#### 3.1 Selección de Datos de Prueba

Para la prueba del multiplicador, se seleccionaron los siguientes valores de acuerdo al número de legajo 0290/7:

- A: Dígito de mayor valor del legajo (9).
- **B**: Dígito de menor valor del legajo distinto de 0 (2).

### 3.2 Simulación y Verificación

La simulación se realizó para verificar que el multiplicador produce el resultado correcto para los valores seleccionados. Se adjunta la imagen de la simulación que muestra el funcionamiento del multiplicador con las entradas A = 9 y B = 2. El resultado esperado de la multiplicación es 9×2=18. La simulación muestra que el circuito genera el resultado correcto, y la señal Done se activa al completar la operación, validando el funcionamiento del multiplicador.

```
use work.Utils.all; -- Importa el paquete Utils con Clock y Convert
    entity Test_Mul4 is
end Test_Mul4;
4
5
6
   architecture Test of Test_Mul4 is
7
         -- Declaración del componente a testear
        component Mul4
 9
            port (
10
                 A_4, B_4: in Bit_Vector(3 downto 0);
                 STB, CLK: in Bit;
11
12
                 Result: out Bit_Vector(7 downto 0);
13
                Done: out Bit
14
            );
15
        end component;
16
17
        -- Señales de prueba
        signal A_4, B_4 : Bit_Vector(3 downto 0); signal STB, CLK : Bit;
18
19
         signal Result : Bit_Vector(7 downto 0);
20
         signal Done
21
22
23
    begin
24
          - Generación del reloj
25
26
        Clock(CLK, 6 ns, 6 ns); -- Procedimiento que genera la señal de reloj
27
28
         -- Instancia del multiplicador usando mapeo posicional
        mul: Mul4 port map(A_4, B_4, STB, CLK, Result, Done);
29
30
         -- Inicialización
        A_4 <= Convert(9,4); -- Convierte el número 9 en un vector de 4 bits
31
32
        B = 4 \ll Convert(2,4);
                                    -- Convierte el número 2 en un vector de 4 bits
33
34
         -- Inicio de la multiplicación
35
        STB <= '0', '1' after 20 ns, '0' after 40 ns;
36
         assert (Done = '0') report "Simulacion finalizada con exito. " severity Note;
37
38
   end Test;
39
```

Figura 4: Codigo del Testbench



Figura 5: Waveform de 9x2

```
Console

• # EXECUTION:: NOTE : Simulacion finalizada con exito.

• # EXECUTION:: Time: 168 ns, Iteration: 2, Instance: /Test_Mul4, Process: line__37.

• # KERNEL: stopped at time: 200 ns

• endsim

• # VSIM: Simulation has finished.
```

Figura 6: Visualización del Note en la consola (9x2)



Figura 7: Instante en el que comienza la multiplicación

# 4. Análisis de Tiempos

Para un reloj de **87 MHz**, el período del ciclo de reloj es aproximadamente 12 ns (calculado como 1/(87MHz) convertido a nanosegundos). El tiempo total de multiplicación depende de la cantidad de ciclos necesarios para completar las operaciones de carga, desplazamiento y suma.

#### **4.1 Caso 1(9 \times 2)**

Se realizó una prueba con la operación  $9 \times 2$  para medir el tiempo de multiplicación. La multiplicación finaliza después de 168 ns, dado que, como se muestra en las *figuras* 6 y 8, es el momento en que la señal Done pasa de 0 a 1, indicando que el cálculo ha terminado. Como se observa en la figura 7, la multiplicación comienza tras 24 ns,

cuando Done cambia a 0 en un flanco de bajada del reloj, con STB en 1, lo que activa la máquina de estados. Por lo tanto, el tiempo total que lleva realizar la multiplicación es de 168 ns - 24 ns, resultando en 144 ns. Aunque Result podría contener el valor correcto antes de que Done valga 1, es esencial esperar este cambio para asegurar que el valor en Result sea confiable y libre de posibles interferencias o ruido.



Figura 8: 9x2 en el instante antes de que done cambie de 0 a 1

#### 4.2 Caso $2(2 \times 9)$

Para la operación inversa 2 × 9, la multiplicación concluye después de 108 ns, tal como se muestra en las *figuras* 9 y 10, donde la señal Done cambia de 0 a 1, lo que indica que el cálculo ha finalizado. Sin embargo, como se observa en la figura 7, el proceso comienza 24 ns después del inicio, cuando Done pasa a 0 en un flanco de bajada del reloj y STB está en 1, activando así la máquina de estados. Por lo tanto, el tiempo total necesario para realizar la multiplicación es de 108 ns - 24 ns, resultando en 84 ns. Aunque el valor en Result podría estar presente antes de este cambio en Done, es necesario esperar a que Done sea 1 para asegurar que el valor en Result sea confiable y evitar posibles lecturas de datos no válidos.



Figura 9: 2x9 en el instante antes de que done cambie de 0 a 1

Figura 10: Visualización del Note en la consola (2x9)

#### 4.3 Cálculo de XX

Según la regla, dado que el número de legajo es mayor a 2000 y menor de 3000, se multiplica por 3 los dos primeros dígitos significativos (29). Esto da como resultado:

$$XX = 29 \times 3 = 87$$

## 5. Conclusión

Al comparar los dos casos, observamos que la multiplicación es 60 ns más rápida cuando el operando A es el menor (0010) en lugar de ser el mayor (1001). Esta diferencia en tiempo se debe a que un operando con menos bits significativos en 1 requiere menos desplazamientos y sumas parciales para completar la multiplicación, reduciendo así los ciclos de reloj necesarios. Este hallazgo destaca la importancia de asignar el operando con menos bits activos a A en aplicaciones donde se busca optimizar la velocidad de procesamiento.

En conclusión, al asignar el operando menor al valor de A, se logra una reducción en los tiempos de ejecución. En este caso, la diferencia se traduce en aproximadamente 5 ciclos de reloj, lo que representa una mejora relevante en rendimiento para aplicaciones que priorizan la eficiencia en operaciones aritméticas rápidas.