# SISTEMAS OPERATIVOS

Capítulo 1. Conceptos Hardware

#### Sistema operativo

- Aprovecha los recursos del hardware de uno o más procesadores
- Proporciona una serie de servicios a los usuarios del sistema
- Controla la memoria secundaria y los dispositivos de E/S

#### Elementos básicos

- Procesador
- Memoria principal
  - volátil
  - también denominada memoria real o memoria primaria
- Módulos de E/S
  - dispositivos de memoria secundaria
  - equipos de comunicaciones
  - terminales
- Bus del sistema
  - Comunicación entre los procesadores, la memoria principal y los módulos de E/S

#### Procesador

- Dos registros internos
  - Registro de dirección de memoria [RDIM o MAR (Memory Address Register)]
    - Especifica la dirección para la próxima lectura o escritura
  - Registro de datos de memoria [RDAM o MBR (Memory Buffer Register)]
    - Contiene datos escritos en la memoria o recibe datos leídos de la memoria
  - Registro de dirección de E/S
  - Registro de datos de E/S

# Componentes de alto nivel



-Componentes de un computador: visión de alto-nivel

## Registros del procesador

- Registros visibles para el usuario
  - Permiten al programador minimizar las referencias a la memoria principal optimizando el uso de registros
- Registros de control y estado
  - Usados por el procesador para controlar su operación
  - Usados por rutinas privilegiadas del sistema operativo para controlar la ejecución de programas

#### Registros visibles para el usuario

- Se puede acceder a él mediante el lenguaje de máquina
- Disponible para todos los programas: programas de aplicación y programas de sistema
- □ Tipos de registros
  - de datos
  - de dirección
    - Índice
    - Puntero de segmento
    - Puntero de pila

## Registros visibles para el usuario

- □ Registros de dirección
  - Índice
    - Implica añadir un índice a un valor de base para obtener una dirección
  - Puntero de segmento
    - Cuando la memoria se divide en segmentos, la referencia de memoria consta de un segmento y un desplazamiento
  - Puntero de pila
    - Apunta a la cima de la pila

# Registros de control y estado

- Contador de programa (Program Counter, PC)
  - Contiene la dirección de la próxima instrucción
- Registro de instrucción (Instruction Register, IR)
  - Contiene la última instrucción
- Palabra de estado del programa (Program Status Word, PSW)
  - Códigos de condición
  - Habilitador/inhabilitador de interrupciones
  - Supervisor/modo usuario

#### Registros de control y estado

- Códigos de condición o indicadores
  - Bits asignados por el hardware del procesador como resultado de operaciones
  - Ejemplos
    - Resultado positivo
    - Resultado negativo
    - Cero
    - Desbordamiento

## Ejecución de instrucciones

- Dos pasos
  - El procesador lee las instrucciones de la memoria
    - Búsquedas
  - El procesador ejecuta cada una de las instrucciones

#### Ciclo de instrucción



Ciclo de instrucción básico

# Búsqueda y ejecución de una instrucción

- El procesador busca la instrucción en la memoria
- El contador de programa (PC) almacena la dirección de la siguiente instrucción que se va a leer
- El contador de programa se incrementa después de cada instrucción

#### Registro de instrucción

- La instrucción leída se carga dentro del registro de instrucción
- Categorías
  - Procesador-memoria
    - Datos transmitidos entre el procesador y la memoria
  - Procesador-E/S
    - Datos transmitidos a o desde un dispositivo periférico
    - Procesamiento de datos
    - Operaciones aritméticas o lógicas sobre los datos
  - Control
    - Alteración de la secuencia de ejecución

# Acceso directo a memoria (Direct Memory Access, DMA)

- □ Los intercambios de E/S se producen directamente con la memoria
- El procesador concede a un módulo de E/S la autorización para leer o escribir en la memoria
- Libera al procesador de la responsabilidad del intercambio

#### Interrupciones

- Interrupción del secuenciamiento normal del procesador
- □ La mayoría de los dispositivos de E/S son más lentos que el procesador
  - El procesador debe parar y esperar al dispositivo

# Clases de interrupciones



De programa

Generada por alguna condición que se produce como resultado de la ejecución de una instrucción, tales como un desbordamiento aritmético, una división por cero, un intento de ejecutar una instrucción de máquina ilegal y las referencias fuera del espacio de la memoria permitido para un usuario.

Por temporizador

Generada por un temporizador del procesador. Permite al sistema operativo realizar ciertas funciones de forma regular.

De E/S

Generada por un controlador de E/S para señalar la conclusión normal de una operación o para indicar diversas condiciones de error.

Por fallo del hardware

Generada por un fallo, como un fallo en el suministro de energía o un error de paridad en la memoria.



# Manejador de interrupción

- Programa para revisar un dispositivo de E/S determinado
- Generalmente parte del sistema operativo

## Interrupciones

#### Suspende la secuencia normal de ejecución



Transferencia de control mediante interrupciones





Ciclo de instrucción con interrupciones

#### Ciclo de instrucción

- □ El procesador busca interrupciones
- Si no hay interrupciones, busca la siguiente instrucción para el programa actual
- Si hay una interrupción pendiente, suspende la ejecución del programa actual y ejecuta la rutina del manejador de interrupción

# Multiprogramación

- El procesador tiene que ejecutar más de un programa
- La secuencia en la que se ejecutan los programas dependerá de su prioridad relativa y de si están esperando una operación de E/S
- Después de que se haya completado la rutina del manejador de interrupción, puede que no se le devuelva inmediatamente el control al programa que se estaba ejecutando en el momento de la interrupción

# La jerarquía memoria

- Cuanto menor tiempo de acceso, mayor coste por bit
- Cuanto mayor capacidad, menor coste por bit
- Cuanto mayor capacidad, menor velocidad de acceso

# La jerarquía de memoria



## Descenso en la jerarquía

- Disminución del coste por bit
- Aumento de la capacidad
- Aumento del tiempo de acceso
- Disminución de la frecuencia de acceso a la memoria por parte del procesador
  - Proximidad de referencias

#### Memoria secundaria

- □ No volátil
- Memoria auxiliar
- Utilizada para almacenar los ficheros de programas y datos

- Parte de la memoria principal usada como una zona de almacenamiento intermedio para almacenar datos temporalmente en el disco
- La escritura en el disco está agrupada
- Se puede acceder a algunos datos destinados a ser escritos. Los datos se recuperan rápidamente de la cache software en vez de lentamente como ocurre cuando se accede al disco

- Invisible para el sistema operativo
- Incrementa la velocidad de la memoria
- La velocidad del procesador es mayor que la velocidad de la memoria
- Se aprovecha del principio de proximidad

# Transferencias de bloques CPU Cache Cache Cache Company Transferencias de bloques Memoria principal

Cache\_y memoria principal

- Contiene una copia de una parte de la memoria principal
- El procesador comprueba primero la cache
- Si no se encuentra en la cache, el bloque de memoria que contiene la información necesaria se introduce dentro de la cache y se le entrega al procesador

# Sistema de cache/memoria principal



Figura 1.17. Estructura cache/memoria principal

# Operación de lectura de cache



#### Diseño de la cache

- □ Tamaño de la cache
  - Pequeñas caches tienen un impacto significativo en el rendimiento
- □ Tamaño del bloque
  - La unidad de datos que se intercambia entre la cache y la memoria principal
  - Cuanto mayor es el tamaño del bloque, aumentará la tasa de aciertos hasta que la probabilidad de volver a usar los datos recientemente leídos se hace menor que la de utilizar nuevamente los datos que se tienen que expulsar de la cache

#### Diseño de la cache

- □ Función de correspondencia
  - Determina qué posición de la cache ocupará el bloque
- Algoritmo de remplazo
  - Determina qué bloque remplazar
  - Algoritmo del menos recientemente usado (Least Recently Used, LRU)

#### Diseño de la cache

- □ Política de escritura
  - Cuando tiene lugar la operación de escritura en memoria
  - Puede ocurrir una vez que se actualiza el bloque
  - Puede ocurrir sólo cuando el bloque se remplaza
    - Minimiza las operaciones de escritura en memoria
    - Deja la memoria principal en un estado obsoleto

# E/S programada

- El módulo de E/S realiza la acción, no el procesador
- Fija los bits correspondientes en el registro de estado de E/S
- □ No se producen interrupciones
- El procesador comprueba el estado hasta que la operación se ha completado



(a) E/S programada

#### E/S dirigida de interrupciones

Envía el mandato de lectura al módulo de E/S ← CPU → E/S ← Hace otra cosa

- El procesador se interrumpe cuando el módulo de E/S está listo para intercambiar datos
- El procesador salva el contexto del programa que se está ejecutando y comienza a ejecutar el manejador de interrupciones
- Elimina la espera innecesaria
- Consume mucho tiempo de procesador ya que cada palabra de datos leída o escrita pasa a través del procesador



(b) E/S dirigida por interrupciones

#### Acceso directo a memoria

- Transfiere un bloque de datos directamente hacia o desde la memoria
- Se envía una interrupción cuando se completa la transferencia
- El procesador continúa con otro trabajo



(c) Acceso directo a memoria