# Paralelização Automática de Código em Plataformas Heterogêneas Modernas

Rogério A. Gonçalves<sup>1,2</sup> Alfredo Goldman<sup>2</sup>

<sup>1</sup>Departamento de Computação (DACOM) Universidade Tecnológica Federal do Paraná (UTFPR) Grupo de Computação de Alto Desempenho e Sistemas Distribuídos

> <sup>2</sup>Laboratório de Sistemas de Software Instituto de Matemática e Estatística (IME) Universidade de São Paulo (USP)

rogerioag@utfpr edu br, {rag,gold}@ime usp br

MAC5742 - Computação Paralela e Distribuída



#### Roteiro

- Introdução
- 2 Conceitos
- Abordagens sobre Paralelização
- Transformações de Laços
- Modelo Polyhedral
- 6 Ferramentas e Exemplos
- LLVM e Ferramentas
- 8 Proposta
- Oúvidas



# Objetivos

- Uma visão geral sobre a abordagem de paralelização automática.
- Apresentar as ferramentas e projetos LLVM.
- Alguns conceitos sobre o Modelo Polyhedral.
- Apresentar algumas ferramentas que utilizam esse modelo.
- Exemplos práticos indo do fonte original ao código para GPU.



### Introdução I

- O hardware tem evoluído rapidamente e as plataformas de processamento paralelo tornam-se cada vez mais heterogêneas.
- Dispositivos aceleradores, como GPUs e arranjos de coprocessadores tem sido utilizados na composição do hardware de supercomputadores.
- Nessas novas plataformas, não há suporte direto para as aplicações existentes serem reescritas.
- Os *kits* de desenvolvimento ainda não estão maduros o suficiente.
- Programar novas aplicações ou traduzir aplicações de código legado para estas novas plataformas não é uma tarefa trivial.



#### Introdução II

- O processo de reescrever o código é oneroso e em muitas situações pode ser impraticável.
- Existem diversas tentativas que buscam facilitar o desenvolvimento e atrair usuários de outros contextos.
- Bindings e bibliotecas tem sido desenvolvidas para facilitar o acesso a outras linguagens.
- Ponto de vista do software.



#### Introdução III

#### Plataformas vs. Aplicações

No cenário atual é evidente a grande distância entre o potencial de desempenho disponibilizado pelas plataformas modernas e as aplicações que precisam fazer uso desse potencial.

- São necessárias soluções que deem suporte a execução de código de aplicações novas e de código legado.
- O ideal é que a ligação entre esses contextos seja feita por ferramentas.



### Paralelização de Aplicações I

- Existem pelo menos duas formas de se obter aplicações paralelas:
  - Concepção de aplicações paralelas: escrever código em uma linguagem de programação com suporte a paralelismo (aplicações naturalmente paralelas).
  - Adaptar aplicações existentes: reescrever código usando extensões que deem o suporte às versões paralelas dessas aplicações (adaptação de modelos).
- Nas duas formas, existe um modelo de programação que fornece suporte à escrita ou adaptação do código, e um modelo de execução que irá executar a versão paralela do código.



### Paralelização de Aplicações II

- No contexto de tradução de código, tem-se pelo menos duas abordagens conhecidas de paralelização que se distinguem na forma e no momento da intervenção para paralelização:
  - Via código fonte: depende da existência do código fonte (source-to-source).
  - Via código binário: aplica transformações sobre o binário gerado para a execução da aplicação. (Tradução Dinâmica - DBT).



### Aceleração de Aplicações I

- A aceleração de aplicações está relacionada com as plataformas modernas.
- São plataformas heterogêneas, que congregam diversas tecnologias e seus elementos de processamento que trabalham como aceleradores na execução de aplicações.
- O uso de dispositivos aceleradores torna possível a divisão da carga de execução entre um elemento de processamento principal, geralmente uma CPU e elementos que irão trabalhar como coprocessadores.



### Aceleração de Aplicações II

- Como exemplos dos dispositivos que atualmente compõem essas plataformas temos os arranjos de coprocessadores Xeon Phi (Intel), as GPUs (NVidia, AMD) e FPGAS (Xilinx, Altera).
- Regiões de código paralelizáveis podem ser transformadas em kernels e terem sua execução acelerada em uma GPU. Ex.: Laços.
- Trabalhos tem proposto modelos para a execução de aplicações combinando dispositivos multicore e multiGPU.



#### Abordagens que se destacam

#### Diretivas de Compilação

Diretivas de compilação são usadas para guiar o compilador no processo de tradução e paralelização de código.

#### Paralelização Automática

São usadas técnicas e modelos para detectar automaticamente quais regiões do código são paralelizáveis.

 Nas duas abordagens uma versão paralela do código é gerada para a plataforma alvo.



### Diretivas de Compilação

 O código é anotado com diretivas de preprocessamento (#pragma) que são tratadas e o código é gerado. Definições e macros são substituídas pelo código que fará o chaveamento entre dispositivos no processo de ligação com o ambiente de execução.

#### Ferramentas que utilizam diretivas

- O OpenMP.
- O hiCUDA (transformar e gerar código para CUDA).
- O CGCM (otimiza a comunicação e transferências de dados).
- Os compiladores PGI e o OpenHMPP que implementam o padrão OpenACC.
- O accULL é uma implementação do padrão OpenACC com suporte a CUDA e a OpenCL.
- O OpenMC é uma extensão do OpenMP para suporte a GPU.

### Diretivas de Compilação

 Exemplo da diretiva #pragma acc kernels que define uma região de código que será transformada em kernels.

```
1 #pragma acc data copy(b[0:n*m]) create(a[0:n*m])
2 {
    for (iter = 1; iter \leq p; ++iter) {
    #pragma acc kernels
      for (i = 1; i < n-1; ++i)
        for (i = 1; i < m-1; ++i) {
          /* Suprimido. */
8
      for (i = 1; i < n-1; ++i)
10
        for (i = 1; i < m-1; ++i)
11
        /* Suprimido. */
12
13
14
15 }
```

#### Paralelização Automática

 A ideia é que o código não seja modificado (nem anotado), pois a ferramenta deve detectar automaticamente as regiões paralelizáveis.

#### Ferramentas da abordagem automática

- Par4All (análise interprocedural)
- C-to-CUDA
- PPCG
- KernelGen



# Transformações de Laços I

- A análise de dependência para laços ser feita sobre todas as iterações do laço, como se o laço fosse todo desenrolado.
- Pode acontecer de toda iteração do laço usar valores calculados pela iteração anterior (exceto a primeira).
- Técnicas de otimização de laços são utilizadas por compiladores como mecanismo para a melhoria de desempenho.



## Transformações de Laços II

- Essas transformações são muito importantes pois possibilitam a exploração de capacidades do processamento paralelo e ajudam a reduzir o tempo de execução associado aos laços.
- O processo de otimização de laços pode ser definido como uma sequência de transformações aplicadas aos laços de um código ou à sua representação intermediária.
- Uma transformação aplicada deve preservar a semântica do código original e a sequência temporal de todas as dependências.

## Transformações de Laços III

- Existem diversas técnicas específicas para otimização de laços.
- São classificadas conforme as modificações que produzem no código e de acordo com o efeito que garantem na execução do código final.
- Transformações podem ser aplicadas para: analisar, preparar e expor algum possível paralelismo latente.
- São exemplos de otimizações que reorganizam o código de laços: loop unrolling, loop interchange, loop skewing, loop reversal, loop blocking e cycle shrinking, loop fusion, peeling e distribuição, entre outras.

### Transformações de Laços: Loop Tiling 1

- É uma transformação que reorganiza o laço para iterar sobre blocos (blocking) de dados.
- O algoritmo clássico de multiplicação de matrizes é um exemplo ao qual esse transformação pode ser aplicada.

```
1 for(int i=0; i<N; i++) {
2   for(int j=0; j<M; j++) {
3    C[i][j] = 0;
4   for( int k=0; k<N; k++) {
5    C[i][j] = C[i][j] + A[i][k] * B[k][j];
6   }
7  }
8 }</pre>
```



### Transformações de Laços: Loop Tiling II

• O código pode ser transformado para iterar sobre blocos (blocking).

```
1 /* B: blocking factor ou tile size. */
2 for (int j = 0; j < N; j = j + B) {
     for (kk=0; kk \triangleleft N; kk=kk+B) {
       for (i=0; i \triangleleft N; i++) {
         for (j=j); j < min(j) + B-1, N); j++) {
           C[i][i] = 0;
            for (k=kk; k < min(kk+B-1, N); k++)
              C[i][i] = C[i][j] + A[i][k] * B[k][j];
10
12
13 }
```



# Transformações de Laços: Loop Skewing 1

- É uma transformação que reorganiza o espaço de iteração de laços aninhados que iteram sobre arranjos multidimensionais, onde cada iteração do laço mais interno depende de iterações anteriores.
- Os limites do espaço de iteração são alterados para que iterações possam ser executadas em paralelo.
- Tomemos como exemplo o código com dois laços aninhados que fazem acesso a um arranjo multidimensional calculando cada elemento com base nos elementos vizinhos (wavefront).

```
1 for(i=1; i<=n-1; i++) {
2   for(j=1; j<=m-1; j++) {
3    A[i][j] = (A[i-1][j] + A[i][j-1] + A[i+1][j] + A[i][j+1])/4;
4   }
5 }</pre>
```



### Transformações de Laços: Loop Skewing II

 O espaço de iteração foi deslocado para que iterações possam ser executadas em paralelo.

```
1 if ((m \ge 2) \&\& (n \ge 2)) {
2  for (c1=2; c1 \le n+m-2; c1++) {
3   for (c2=max(1,c1-m+1); c2 \le min(c1-1,n-1); c2++) {
4   A[c2][c1-c2] = (A[c2-1][c1-c2] + A[c2][c1-c2-1] + A[c2+1][c1-c2] + A[c2][c1-c2+1])/4;
5   }
6  }
7 }
```

• Este exemplo será utilizado para mostrar a ideia do Modelo Polyhedral.



### Por que usar LLVM? I

- LLVM (llvm.org) é um projeto que fornece uma infraestrutura para a construção de compiladores.
- Desenvolvimento: LLVM Team University of Illinois at Urbana-Champaign.
- Licença: University of Illinois/NCSA Open Source License, certificada pela OSI.
- Sua organização modular facilita o reuso no desenvolvimento de ferramentas de compilação.





### Por que usar LLVM? II



#### Código em C.

```
1 int main(){
    inta, b, c;
    a = 5;
    b = 2
    c = a + b;
    if (c > 5) {
     c = 2 * c;
9
10
     else{
11
     c = 3 * c
12
13
14
     return 0;
15 }
```

#### Código em LLVM-IR.

```
1 define i32 @main() #0 {
    %1 = a | | oca i32, a | ign 4
    %a = alloca i32, align 4
    \%b = a | | oca i32, a | ign 4
    %c = alloca i32, align 4
    store i32 0 i32* %1
    store i32 5, i32 * %a, align 4
    store i32 2, i32 * %b, align 4
    %2 = |oad i32 * %a, align 4
    %3 = load i32* %b, align 4
11
    \%4 = add nsw i32 \%2, \%3
12
   store i32 %4, i32* %c, align 4
13
   %5 = |oad i32 * %c, align 4
14
    \%6 = icmp \ sgt \ i32 \%5, 5
15
     br i1 %6. |abe| %vv. |abe| %ff
16
               ; preds = %0
17 vv:
   %7 = |oad i32 * %c, align 4
   \%8 = mu \mid nsw i32 2, \%7
   store i32 %8, i32 * %c, align 4
    br label %fim
21
22
23 ff:
         ; preds = %0
   %9 = |oad i32 * %c, align 4
  %10 = mu \mid nsw i 32 3, %9
   store i32 %10, i32 * %c, align 4
27
    br label %fim
28
               ; preds = %vv, %ff
29 fim:
30
     ret i32 0
```

```
define i32 @main() #0 {
    %1 = a | | oca i32, a | ign 4
    %a = a | | oca i32.
                        align 4
    \%b = a | | oca i32.
                       align 4
    %c = a || oca i32,
                        align 4
    store i32 0, i32* %1
    store i32 5 i32 * %a a | ign 4
    store i32 2 i32 * %b align 4
    \%2 = |oad| i32 * \%a, align 4
10
    %3 = | oad i32 * %b align 4
11
    %4 = add nsw i32 %2. %3
12
    store i32 %4, i32* %c, align 4
13
    %5 = | oad i32 * %c. align 4
14
    \%6 = icmp \ sgt \ i32 \%5. 5
15
     br i1 %6. |abe| %vv. |abe| %ff
16
17
               ; preds = %0
  vv:
18
    \%7 = |oad| i32 * \%c, align 4
19
    \%8 = mu \mid nsw i32 2, \%7
20
    store i32 %8 i32* %c align 4
     br label %fim
21
22
23 ff:
                ; preds = %0
24
    %9 = | oad i32* %c. align 4
    %10 = mu \mid nsw i 3 2 3, %9
   store i32 %10 i32* %c align 4
27
     br label %fim
28
                 ; preds = %vv, %ff
29 fim:
30
     ret i32 0
31 }
```





#### Código em C.

```
1 int funcA(int x, int y){
2    int result = x * y;
3    return result;
4 }
5    int main(){
7    int a, b, c;
8    a = 5;
9    c = funcA(a, 2);
10
11    return 0;
12 }
```

#### Código em LLVM-IR.

```
1 define i32 @funcA(i32 %x, i32 %y) #0 {
    %1 = a | | oca i32  align 4
    %2 = a | | oca i | 32 |, a | ign 4
    %result = alloca i32, align 4
   store i32 %x, i32* %1, align 4
   store i32 %y, i32 * %2, align 4
    \%3 = |oad| i32 * \%1, align 4
    \%4 = |oad| i32 * \%2, align 4
    \%5 = mu \mid nsw i 32 \%3. \%4
   store i32 %5, i32 * %result, align 4
11
    %6 = |oad i32 * %result, align 4
12
     ret i32 %6
13 }
14 define i32 @main() #0 {
    %1 = a || oca i32, a || ign 4
    %a = a | | oca i 32  a | ign 4
    \%b = a | | oca i32, a | ign 4
18
    store i32 0 i32* %1
    store i32 5, i32 * %a, align 4
    %2 = |oad| i32 * %a, align 4
22
    \%3 = ca|| i32 @funcA(i32 \%2. i32 2)
    store i32 %3, i32 * %c, align 4
24
    ret i32 0
25 }
```



#### Código em C.

```
1 int main() {
2   int i;
3   int res = 0;
4   for(i=0; i < 100; i++) {
5    res = res + i;
6   }
7
8   return 0;
9 }</pre>
```

#### Código em LLVM-IR.

```
1 define i32 @main() #0 {
    %1 = a | | oca i32  align 4
    %i = alloca i32, align 4
    %res = alloca i32, align 4
   store i32 0, i32* %1
   store i32 0, i32 * %res, align 4
   store i32 0 i32 * %i, align 4
    br label %2
  ; <1abe1>:2 ; preds = %9, %0
    \%3 = |oad| i32 * \%i, align 4
12
    \%4 = icmp \ s | t \ i32 \%3. \ 100
13
     br i1 %4. |abe| %5. |abe| %12
14
15 ; <label >: 5 ; preds = %2
    %6 = |oad i32 * %res, align 4
17
   %7 = |oad i32 * %i, align 4
18
    \%8 = add nsw i32 \%6, \%7
19
   store i32 %8, i32 * %res, align 4
20
    br label %9
21
22 : <label > : 9 : preds = %5
    %10 = | oad i32 * %i align 4
    %11 = add nsw i32 %10, 1
   store i32 %11, i32 * %i, align 4
26
    br label %2
27
28 ; <label >: 12 ; preds = %2
29
     ret i32 0
30 }
```



```
define i32 @main() #0 {
    %1 = a | | oca i32, a | ign 4
    \%i = a | | oca i32 . a | ign 4
    %res = alloca i32 align 4
   store i32 0, i32* %1
  store i32 0 i32* %res, align 4
  store i32 0, i32* %i, align 4
    br label %2
9
10 ; < label > : 2 ; preds = %9, %0
11
    \%3 = |oad| i32 * \%i align 4
12
    %4 = icmp s | t i 3 2 %3, 100
    br i1 %4 | abe | %5 | abe | %12
13
14
15 ; <label >: 5 ; preds = %2
16
    %6 = | oad i32 * %res. align 4
17
   %7 = | oad i32 * %i. a | ign 4
    %8 = add nsw i32 %6 %7
18
19
  store i32 %8, i32 * %res, align 4
20
   br label %9
21
22 ; <label >: 9 ; preds = %5
    %10 = |oad i32 * %i, align 4
    %11 = add nsw i32 %10 1
   store i32 %11 i32 * %i align 4
26
   br label %2
27
28 ; <label > :12 ; preds = %2
29 ret i 32 0
30 }
```



#### Ferramentas LLVM

- Projetos como o DragonEgg, PoLLy e NVPTX possibilitam que regiões paralelizáveis sejam traduzidas para kernels que possam ter sua execução lançada em GPUs.
- DragonEgg: Plugin para GCC que traduz código intermediário (GIMPLE) para a representação intermediária do LLVM (LLVM-IR).
- PoLLy: Implementação do Modelo Polyhedral para LLVM.
- NVPTX: Backend do LLVM para gerar código PTX (intermediário das GPUs da NVIDIA).



# Gerando Código para GPU



### Exemplo Soma de Vetores I

Código do exemplo soma de vetores:

```
1 int main() {
  int i:
2
  /* Inicialização dos vetores. */
      init array();
      /* Calculo. */
      for (i = 0; i < N; i++) {
        h c[i] = h a[i] + h b[i];
10
      /* Resultados. */
11
    print array();
12
      check result();
13
14
      return 0;
15
16 }
```

#### Exemplo Soma de Vetores II

Código LLVM-IR equivalente gerado pela infraestrutura do LLVM:

```
1 @h a = common g|oba| [1024 x float] zeroinitializer, a|ign 16
2 @h_b = common g|oba| [1024 x float] zeroinitializer, a|ign 16
3 @h c = common g|oba| [1024 \text{ x float}] zeroinitializer, a|ign 16
4 define void @init_array() #0 {
5 }
6 define void Oprint_array() #0 {
7 }
8 define void @check_result() #0 {
10 define i32 @main() #0 {
11 \%1 = a | | oca | i32 | a | ign | 4
\%i = a | | oca i32, a | ign 4
13 store i32 0, i32 * %1
14 call void @init_array()
15 store i32 0, i32* %i, align 4
    br label %2
16
17
18; \langle label \rangle : 2; preds = \%18, \%0
   \%3 = |oad i32*\%i, a|ign 4
19
    \%4 = icmp \ s|t \ i32 \ \%3, \ 1024
20
```

### Exemplo Soma de Vetores III

```
br i1 %4, label %5, label %21
21
22
23; < label>:5; preds = %2
     \%6 = load i32*\%i, align 4
24
     \%7 = sext i32 \%6 to i64
25
     \%8 = \text{gete} | \text{ementptr inbounds} [1024 \times \text{float}] * @h_a, i32 0, \leftrightarrow
26
          i64 %7
     \%9 = load float* \%8, align 4
27
     \%10 = |oad| i32*\%i, align 4
28
     %11 = sext i32 %10 to i64
29
     \%12 = \text{gete} | \text{ementptr inbounds} [1024 \times \text{float}] * @h_b, i32 0, \leftrightarrow
30
          i64 %11
     %13 = load float* %12, align 4
31
     %14 = fadd float %9, %13
32
     %15 = |oad| i32* \%i, align 4
33
     \%16 = sext i32 \%15 to i64
34
     \%17 = \text{gete} | \text{ementptr inbounds} [1024 x float] * @h_c, i32 0, \leftrightarrow
35
          i 64 %16
     store float %14, float* %17, align 4
36
     br label %18
37
38
                        ; preds = %5
39 ; <label >: 18
```

### Exemplo Soma de Vetores IV

```
40
    %19 = |oad| i32* \%i, align 4
    \%20 = add nsw i32 \%19, 1
41
   store i32 %20, i32* %i, align 4
42
    br label %2
43
44
45; <label>:21; preds = %2
    call void @print_array()
46
    call void @check_result()
47
   ret i32 0
48
49 }
```



#### Exemplo Soma de Vetores V

O CFG do laço de repetição contido na função main:





#### Exemplo Soma de Vetores VI

#### Laço em destaque como SCoP detectado pelo PoLLy:



Scop Graph for 'main' function



# Exemplo Soma de Vetores VII

- O PoLLy detecta as *SCoPs* do código que serão traduzidas para a representação *polyhedral*.
- O Polly pode ser usado para separar o código em blocos independentes.
- Visualização do código com blocos independentes que foram separados pelo PoLLy.
- O SCoP continua sendo o mesmo, porém foi alterado internamente, com a recuperação dos ponteiros para elementos dos arranjos sendo feita no início do corpo do laço.



### Exemplo Soma de Vetores VIII



### Exemplo da Estrutura de um kernel para GPU

• Kernel para a soma de vetores:

```
global void vecAdd(float* A, float* B, float* C, int n) {
  int id = b | ockDim x * b | ockldx x + threadIdx x;
   if (id < n) {
    C[id] = A[id] + B[id];
8 int main() {
   /* * */
    int threadsPerBlock = 256;
11
    int blocksPerGrid = (N + threadsPerBlock - 1) /
        threadsPerBlock;
    vecAdd <<< blocksPerGrid, threadsPerBlock >>> (d A, d B, d C, N);
12
    /* */
13
14 }
```



#### Mapeamento de identificadores no LLVM-IR

O NVPTX fornece declarações de funções que recuperam os identificadores:

| CUDA        | Significado            | LLVM-IR para o NVPTX                            |
|-------------|------------------------|-------------------------------------------------|
| threadIdx.x | ld da Thread na dim. x | declare i32 @llvm.nvvm.read.ptx.sreg.tid.x()    |
| threadIdx.y | ld da Thread na dim. y | declare i32 @llvm.nvvm.read.ptx.sreg.tid.y()    |
| threadIdx.z | ld da Thread na dim. z | declare i32 @llvm.nvvm.read.ptx.sreg.tid.z()    |
| blockIdx.x  | ld do Bloco na dim. x  | declare i32 @llvm.nvvm.read.ptx.sreg.ctaid.x()  |
| blockIdx.y  | ld do Bloco na dim. y  | declare i32 @llvm.nvvm.read.ptx.sreg.ctaid.y()  |
| blockIdx.z  | ld do Bloco na dim. z  | declare i32 @llvm.nvvm.read.ptx.sreg.ctaid.z()  |
| blockDim.x  | Dimensão x do Bloco    | declare i32 @llvm.nvvm.read.ptx.sreg.ntid.x()   |
| blockDim.y  | Dimensão y do Bloco    | declare i32 @llvm.nvvm.read.ptx.sreg.ntid.y()   |
| blockDim.z  | Dimensão z do Bloco    | declare i32 @llvm.nvvm.read.ptx.sreg.ntid.z()   |
| gridDim.x   | Dimensão x do Grid     | declare i32 @llvm.nvvm.read.ptx.sreg.nctaid.x() |
| gridDim.y   | Dimensão y do Grid     | declare i32 @llvm.nvvm.read.ptx.sreg.nctaid.y() |
| gridDim.z   | Dimensão z do Grid     | declare i32 @llvm.nvvm.read.ptx.sreg.nctaid.z() |
| warp size   | Tamanho do warp        | declare i32 @llvm.nvvm.read.ptx.sreg.warpsize() |



### Transformação para Kernels I

- Funções de módulos LLVM-IR podem ser transformados em kernels.
- Para exemplificar a transformação de funções para a estrutura de kernels, consideremos o exemplo soma de vetores. Tanto o CFG da função principal (main), quanto a função sum\_vectors().







#### Transformação para Kernels II

 A correspondência entre os trechos de código LLVM-IR original e o formato para o NVPTX. Transformação da função sum\_vectors para kernel:





#### Transformação para Kernels III

 Sequência de passos necessários para gerar, carregar o código do kernel e efetuar transferências:

```
1 void sum vectors() {
    /* Gerando o PTX. */
     char *ptx = generatePTX(|| size):
    /* Criando um contexto */
     cuCtxCreate(&cudaContext, 0, cudaDevice);
    /* Carregando o modulo. */
7
     cuModuleLoadDataEx(&cudaModule, ptx, 0, 0, 0);
     /* Recuperando a funcao kernel. */
     cuModuleGetFunction(&kernelFunction, cudaModule, "sum kernel");
     /* Transferindo os dados para a memoria do dispositivo. */
10
11
     cuMemcpyHtoD(devBufferA, &hostA[0], sizeof(float)*N);
     cuMemcpyHtoD(devBufferB, &hostB[0], sizeof(float)*N);
12
13
     /* Definica odas dimensoes do arranio de threads. */
14
     calculate Dimensions (& block Size X. & block Size Y. & block Size Z. & grid Size X. &
          grid SizeY, &grid Size Z);
     /* Parametros da função kernel. */
15
     void *kernelParams[] = { &devBufferA , &devBufferB , &devBufferC };
16
17
     /* Lancando a execução do kernel. */
18
     cuLaunchKernel(kernelFunction, gridSizeX, gridSizeY, gridSizeZ, blockSizeX
          blockSizeY blockSizeZ 0 NULL kernelParams NULL):
19
     /* Recuperando o resultado. */
20
     cuMemcpyDtoH(&hostC[0], devBufferC, sizeof(float)*N);
21
     return 0.
22 }
```

# Sequência de Passos para os Próximos Exemplos I





opt -load LLVMPollv.so -loop-extract -S

# Exemplo: vectorAdd (Soma de Vetores)

```
1 float ha[N];
2 float h b[N];
3 float h c[N];
  int main() {
    int i:
    /* Inicialização dos vetores. */
    init array();
10
     for (i = 0; i < N; i++) {
11
       h_c[i] = h_a[i] + h_b[i];
13
14
15
     /* Resultados. */
16
     print array();
17
     check result();
18
19
     return 0:
20 }
```

Código em C. Transformada em LLVM-IR. (Fase 1) SCoP detectado pelo PoLLy (Fases 2, 3 e 4).



Scop Graph for 'main' function



# Exemplo: vectorAdd (Soma de Vetores)

```
vector.body:
%indvar = phi i64 [ %indvar.next, %vector.body ], [ 0, %entry.split ]
\%0 = \text{mul i} 64 \% \text{indvar}, 4
%scevgep = getelementptr [1024 \times float] @h_c, i64 0, i64 %0
%scevgep1 = bitcast float * %scevgep to <4 x float> *
%scevgep2 = getelementptr [1024 x float]* @h_b, i64 0, i64 %0
%scevgep23 = bitcast float * %scevgep2 to <4 x float> *
%scevgep4 = getelementptr [1024 x float]* @h_a, i64 0, i64 %0
%scevgep45 = bitcast float * %scevgep4 to <4 x float> *
%wide.load = load <4 \times float>* %scevgep45, align 16
%wide.load4 = load <4 x float>* %scevgep23, align 16
%1 = fadd <4 x float> %wide.load, %wide.load4
store <4 x float> %1, <4 x float> * %scevgep1, align 16
%indvar.next = add i64 %indvar, 1
%exitcond = icmp eq i64 %indvar.next, 256
br i1 %exitcond, label %"<bb 5>", label %vector.body, !llvm.loop !0
```

#### Transformação para vectoradd-kernel

```
: ModuleID = 'vectoradd preopt prepare indep blocks loop extract.ll'
                                                                                                        ModuleID = 'vectoradd preopt prepare indep blocks loop extract main vector.body.ll'
                                                                                                       target datalayout = "e-p:64:64:64-11:8:8-18:8:8-116:16:16-132:32:32-164:64:64-f32:32:32-f64
target datalayout = "e-p:64:64:64:64-5128-11:8:8-18:8:8-116:16:16:16:132:32:32:164:64:64:64-f16:16:
16-f32:32:32-f64:64:64-f128:128:128-v64:64:64-v128:128:128-a0:0:64-50:64:64-f80:128:128-n8:16:32:64*
                                                                                                       :64:64-v16:16:16-v32:32:32-v64:64:64-v128:128:128-n16:32:64*
target triple = "x86 64--linux-gnu"
                                                                                                       target triple = "nvptx64-nvidia-cuda"
@h c = external global [1024 x float], align 32
                                                                                                       : Intrinsic to read X component of thread ID
Oh b = external global [1024 x float], align 32
                                                                                                       declare 132 @llvm.nvvm.read.ptx.sreg.tid.x() readnone nounwind
@h a = external global [1824 x float], align 32
                                                                                                       declare 132 @llvm.nvvm.read.ptx.sreq.ntid.x() readnone nounwind
                                                                                                       declare 132 @llvm.nvvm.read.ptx.sreg.ctaid.x() readnone nounwind
: Function Attrs: nounwind
define hidden void @main vector body() #8 {
newFuncRoot:
                                                                                                       define ptx kernel void @vectoradd kernel(float* %d a, float* %d b, float* %d c) uwtable {
 br label %vector.body
"<bb 5>.exitStub":
                                          ; preds = %vector.body
 ret void
                                                                                                         At id = tail call i32 @llvm.nvvm.read.ptx.sreq.tid.x()
                                                                                                         %b id = tail call i32 @llvm.nvvm.read.ptx.sreg.ntid.x()
                                          : preds = %vector.body.vector.body crit edge. %newFuncRoot
                                                                                                         %g_id = tail call i32 @llvm.nvvm.read.ptx.sreg.ctaid.x()
 %indvar = phi 164 [ %indvar.next. %vector.body.vector.body.crit.edge 1. [ 8. %newFuncRoot 1
                                                                                                         %g b = nul 132 %g id, %b id
%8 = mul i64 %indvar, 4
                                                                                                          %g b t = add 132 %g b, %t 1d
                                                                                                          %g b t2 = sext 132 %g b t to 164
  %scevgep = getelementptr [1824 x float]* @h c, 164 0, 164 %
                                                                                                        %indice = add i64 %g b t2, 0
 %scevgepl = bitcast float* %scevgep to <4 x float>*
  %scevgep2 = getelementptr [1024 x float]* @h b, 164 0, 164 %0
                                                                                                          br label 5bb 1
  %scevgep23 = bitcast float* %scevgep2 to <4 x float>*
  Ascevoep4 = getelementptr [1824 x float]* 8h a. 164 8. 164 %8
                                                                                                       bb 1:
  Asceveen45 = bitrast float* Asceveen4 to <4 x float>*
  %wide,load = load <4 x float>* %scevgep45, align 16
                                                                                                          %scevoep = getelementptr float* %d c . i64 %indice
 %wide.load4 = load <4 x float>* %scevgep23, align 16
                                                                                                          %scevgep1 = bitcast float* %scevgep to <1 x float>*
 %1 - fadd <4 x float> %wide.load, %wide.load4
                                                                                                          %scevgep2 = getelementptr float* %d b, 164 %indice
 store <4 x float> %1, <4 x float>* %scevgep1, align 16
                                                                                                          %scevgep23 = bitcast float* %scevgep2 to <1 x float>*
                                                                                                         %scevgep4 - getelementptr float* %d a, 164 %indice
  %indvar.next = add i64 %indvar. 1
                                                                                                          %scevgep45 = bitcast float* %scevgep4 to <1 x float>*
 %exitcond = icmp eq 164 %indvar.next, 256
                                                                                                          %wide.load = load <1 x float>* %scevgep45, align 4
 br il %exitrond. label %"<bb 5>.exitStub", label %vector.body.vector.body crit edge, !llvm.loop !0
                                                                                                          %wide.load4 = load <1 x float>* %scevgep23, align 4
                                                                                                          %ab = fadd <1 x float> %wide.load, %wide.load4
vector.body.vector.body_crit_edge:
                                         ; preds = %vector.body
                                                                                                         store <1 x float> %ab , <1 x float>* %scevgepl , align 4
 br label %vector.body
                                                                                                        Store of a resource of a first control of a conjust of a conjust of
                                                                                                         br label %return
attributes #8 = { nounwind }
                                                                                                       return:
                                                                                                                                                       : preds = 3bb 1
                                                                                                              ret void
18 = metadata !(metadata !8, metadata !1, metadata !2)
!1 = metadata !{metadata !*llym.vectorizer.width", i32 13
!2 = metadata !{metadata !"llvm.vectorizer.unroll", 132 1}
                                                                                                       !nvvm.annotations = !(!0)
                                                                                                       !0 = metadata !{void (float*
                                                                                                                            float*)* Gvectoradd kernel, metadata !"vectoradd kernel", 132 13
```



### Código para o vectoradd-kernel

```
; ModuleID = 'vectoradd preopt prepare indep blocks loop extract main vector.body.ll'
target datalayout = "e-p:64:64:64-11:8:8-18:8:8-116:16:16-132:32:32-164:64:64:62:32:32-164
:64:64-v16:16:16-v32:32:32-v64:64:64-v128:128:128-n16:32:64*
target triple = "nvptx64-nvidia-cuda"
; Intrinsic to read X component of thread ID
declare i32 @llvm.nvvm.read.ptx.sreq.tid.x() readnone nounwind
declare 132 @llvm.nvvm.read.ptx.sreq.ntid.x() readnone nounwind
declare i32 @llvm.nvvm.read.ptx.sreq.ctaid.x() readnone nounwind
define ptx kernel void @vectoradd kernel(float* %d a. float* %d b. float* %d c) uwtable f
  %t id = tail call i32 @llvm.nvvm.read.ptx.sreq.tid.x()
  %b id = tail call i32 @llvm.nvvm.read.ptx.sreg.ntid.x()
  %g id = tail call i32 @llvm.nvvm.read.ptx.sreg.ctaid.x()
  %a b = mul 132 %g id, %b id
  %g b t = add i32 %g b, %t id
  %g b t2 = sext 132 %g b t to 164
 %indice = add 164 %g b t2, 0
  br label %bb 1
bb 1:
                                              : preds = %entry
  %scevgep = getelementptr float* %d c , i64 %indice
  %scevgep1 = bitcast float* %scevgep to <1 x float>*
  %scevgep2 = getelementptr float* %d b, 164 %indice
  %scevgep23 = bitcast float* %scevgep2 to <1 x float>*
  %scevgep4 = getelementptr float* %d a, 164 %indice
  %scevgep45 = bitcast float* %scevgep4 to <1 x float>*
  %wide.load = load <1 x float>* %scevgep45, align 4
  %wide.load4 = load <1 x float>* %scevgep23, align 4
  Nah = fadd <1 x float> Swide load, Swide load4
  store <1 x float> %ab . <1 x float>* %scevoep1 . align 4
                                                  : preds = 9bb 1
        ret word
!nvvm.annotations = !{!0}
18 = metadata !{void (float*.
                      float*)* @vectoradd kernel, metadata !"vectoradd kernel", i32 1}
```



### Código PTX para o vectoradd-kernel

```
// Generated by LLVM NVPTX Back-End
.version 3.1
.target sm 20
.address_size 64
// .globl
                vectoradd kernel
                                       // @vectoradd kernel
.visible .entrv vectoradd kernel(
                .param .u64 vectoradd kernel param 0.
                .param .u64 vectoradd kernel param 1,
                .param .u64 vectoradd kernel param 2
                        %f<4>:
        .reg .f32
        .rea .s32
                        %r<5>:
        .reg .s64
                        %rl<8>:
// BB#0:
                                        // %entrv
        ld.param.u64
                        %rl1, [vectoradd kernel param 0];
        mov.u32
                        %rl, %tid.x;
        ld.param.u64
                        %rl2. [vectoradd kernel param 1]:
                        %r2 %ntid.x:
        mov.u32
        ld.param.u64
                        %rl3, [vectoradd kernel param 2];
        mov.u32
                        %r3, %ctaid.x;
                        %r4. %r3. %r2. %r1:
        mad.lo.s32
                        %rl4, %r4, 4;
        mul.wide.s32
                        %rl5, %rl3, %rl4;
        add.s64
                        %rl6. %rl2. %rl4:
        add.s64
        add.s64
                        %rl7. %rl1. %rl4:
        ld.f32 %f1, [%rl7];
        ld.f32 %f2, [%rl6];
        add.f32
                        %f3, %f1, %f2;
        st.f32 [%rl5], %f3;
        ret:
```

