# Programowanie Układów FPGA

# Piotr Onyszczuk, Michał Milewski Maj 2020

# 1 Wstęp

Przedmiotem projektu realizowanego na przedmiot Programowanie Układów FPGA jest stworzenie prostego układu UART RX i TX działający jako kalkulator z działaniami: +,-. Do układu dane wprowadzane są jako wartości ASCII, każda cyfra liczby jest oddzielnym znakiem. Jako wartość zwrotna przekazywany jest std logic vector.

# 2 Akceptowane wyrażenia

Jako wejście akceptowane są ciągi znakowe stanowiące wyrażenia matematyczne na przykład:

- liczba 521 jest akceptowana jako ciąg '5' '2' '1'
- $\bullet$ wyrażenie 521 + 3 jest akceptowane jako ciąg '5' '2' '1' '+' '3'
- wyrażenie 521 + 3 = jest akceptowane jako ciąg '5' '2' '1' '+' '3' '=' jest już ono akceptowane jako poprawne wyrażenie dla którego zostanie zwrócony wynik dodawania

Podczas podawania argumetów dozwolone są znaki:

- '0' '1' '2' '3' '4' '5' '6' '7' '8' '9' znaki numeryczne tworzące liczbę
- $\bullet\,$ '+' '-' znaki identyfikujące działanie między kolejnymi liczbami lub opcjonalnie znak liczby,
- '=' znak zakańczający wyrażenie rozpoczynający ewaluację,
- '(' ')' głównym i jedynym celem istnienia i akceptacji znaków nawiasów jest zapewnienie możliwości podania liczby ujemnej jako jednego z argumentów działania. Jedynym dozwolonym użyciem tych znaków jest: (42) + (-4) + 3 (+4) =

Zabronione są następujące wyrażenia (skutkują błędem):

- '+' lub '-' pod nawiasem, w innym celu niż oznaczenie znaku liczby, np. (11+4)=,
- zagnieżdzone nawiasy, np. ((1) + 4) lub ((-5)),
- niepoprawne nawiasy, np. )14+6 = lub 51+(62 =
- znaki identyfikujące działanie jeden bezpośrednio po drugim (nie rozdzielone liczbą), za wyjątkiem oznaczenia znaku liczby np. 14+-4=lub 941++41-1=

# 3 Opis systemu

Zaimplementowany system działa w następujący sposób:

- 1. Układ TX otrzymuje żądane wyrażenie w postaci kolejnych znaków
- Układ TX każdy otrzymany znak szeregowo przesyła do układu odbierającego RX
- 3. Układ RX szeregowo odbiera znak i porzekazuje go do układu liczącego (dalej zwany Kalkulator)
- 4. Kalkulator z odebranych znaków składa liczby i wyrażenia
- 5. Kalkulator po otrzymaniu znaku zakończenia wyrażenia ('=') rozpoczyna proces ewaluacji (liczenia) wyrażenia
- 6. Kalkulator zwraca w obliczony wynik jako std\_logic\_vector
- 7. Wynik z powrotem przekazywany jest przez TX i RX.

Typy, z których korzystają poszczególne komponenty umieszczone są w pakiecie package types ('package types.vhd')

### 3.1 Układ TX ('sender.vhd')

Układ nadający ma za zadanie szeregowo nadać sygnał, który otrzymuje na wejściu.

Jest on parametryzowany długością słowa wejściowego (WORD\_LEN), częstotliwością zegara (CLOCK\_SPEED), częstotliwością nadawania (BOD) i liczbą bitów stopu (STOP\_LEN).

Przyjmuje daną wejściową (D), sygnał zegarowy (clock (C) i reset (R)) i flage nakazująca nadawanie (START).

Jego wyjściem jest sygnał szeregowy (TX), informacja o nadawaniu (TRANS-MITTING), informacja o zakonczeniu nadawania (DONE) i sygnały pomocnicze do obserwowania: TIMER\_OUT - licznik zegara, STATUS\_OUT - aktualny status, BIT NUMBER - pozycja w słowie.

Cykl życia układu nadającego składa się z następujących stanów:

- 'czekaj': Układ czeka na pojawienie się flagi START, przechodzi do stanu 'data',
- 'data': Układ nadaje kolejne bity słowa odczekując wymagane przerwy, przechodzi do stanu 'parzystosc'
- 'parzystosc': Układ nadaje 'bit parzystosci', odczekuje, przechodzi do stanu 'stop',
- 'stop': Układ ustawia flagę DONE, nadaje zdefiniowanę liczbę bitów stopu '0', odczekując wymagane przerwy, przechodzi do stanu 'czekaj'

### 3.2 Układ RX ('receiver.vhd')

Układ odbierający ma za zadanie wypisać równolegle odebrany sygnał szeregowy.

Jest on parametryzowany długością słowa wejściowego (WORD\_LEN), częstotliwością zegara (CLOCK\_SPEED), częstotliwością nadawania (BOD) i liczbą bitów stopu (STOP\_LEN).

Przyjmuje sygnał szeregowy (RX), sygnał zegarowy (clock (C) i reset (R)) i flage informująca o rozpoczęciu nadawania (START).

Jego wyjściem jest odebrana dana (D), informacja o błędzie (ERROR), informacja o zakonczeniu odbierania (DONE) i sygnały pomocnicze do obserwowania: TIMER\_OUT - licznik zegara, STATUS\_OUT - aktualny status, WRITING - informacja czy moduł pisze do danej D.

Cykl życia układu nadającego składa się z następujących stanów:

- 'czekaj': Układ czeka na pojawienie się flagi START, przechodzi do stanu 'data',
- 'data': Układ odczytuje kolejne bity słowa odczekując wymagane przerwy, przechodzi do stanu 'parzystosc'
- 'parzystosc': Układ odczytuje 'bit parzystosci', sprawdza jego poprawnosc, odczekuje, przechodzi do stanu 'stop',
- 'stop': Układ odczytuje zdefiniowanę liczbę bitów stopu '0', odczekując wymagane przerwy, ustawia flagę DONE, przechodzi do stanu 'czekaj'

### 3.3 Kalkulator ('kalkulator.vhd')

Układ kalkulatora parsuje kolejno odebrane znaki do wyrażenia arytmetycznego i oblicza jego wartość.

Jest on parametryzowany długością słowa wejściowego - pojedynczego znaku (WORD\_LEN), maksymalną liczbą argumentów zadania (MAX\_ARGS) i długością wyniku (WORD\_LEN\_RES).

Przyjmuje daną wejściową (CALC\_D\_IN), sygnał zegarowy (clock (C) i reset (R)), flagę potwierdzenia odebrania rezultatu (RECEIVED) i flagę nadawania (PASS).

Jego wyjściem jest rezultat obliczeń (RESULT), flaga zakończenia obliczeń (DONE) oraz sygnały pomocnicze do obserowania: STATUS\_OUT - aktualny status, ARGS\_OUT - tablica argumentów, OPERATIONS\_OUT - tablica operacji oraz ERR OUT - flaga wykrycia błędu w składni

Cykl życia kalkulatora składa się z następujących stanów:

- 'ARGUMENTY': Układ oczekuje na kolejne argumenty aż do otrzymania znaku '=', wtedy przechodzi do stanu 'WYNIK'. Po drodze zapisuje argumenty i operatory do tablic oraz waliduje poprawność składni.
- 'WYNIK': Układ, jeśli wynik nie został już obliczony, bazując na otrzymanych argumentach oblicza wartość przekazanego wyrażenia. Przed obliczeniem sprawdzana jest zgodność ilości liczb i operatorów. Wartość obliczana jest za pomocą pętli, gdzie w zależności od kolejnych operatorów kolejne liczby są dodawane lub odejmowane od wyniku. Po przejściu przez wszystkie argumenty, wynik('RESULT') oraz flaga sygnalizująca obliczenie wyniku('DONE') zostają ustawione.

### 3.4 Symulacje

Przygotowaliśmy następujące pliki symulacji:

• 'receiver tb.vhd' - prezentujący działanie modułu RX,



Rysunek 1: Receiver

• 'sender\_tb.vhd' - prezentujący działanie modułu TX,



Rysunek 2: Sender

• 'receiver\_and\_sender.vhd' - prezentujący współpracę modułów RX i TX,



Rysunek 3: Receiver i sender

• 'calc\_tb.vhd' - prezentujący przekazywanie danych do kalkulatora za pomocą RX i TX oraz obliczenia kalkulatora.



Rysunek 4: Kalkulator



Rysunek 5: Kalkulator - obsługa błędów



Rysunek 6: Kalkulator - negatywny wynik

• 'calc\_tb\_2.vhd' - prezentujący końcowy efekt, tj. przekazywanie danych do kalkulatora za pomocą RX i TX, obliczenia kalkulatora oraz przekazanie ich z powrotem przez RX i TX.



Rysunek 7: Kalkulator - końcowy efekt

#### PC IN std\_logic\_vector BESUL! RECEIVED std\_logic\_vector std\_logic\_ve CALC D IN Sender Receiver Kalkulator Sender Receiver std\_logic std\_logi TRANSMITTING START DONE TRANSMITTIN START DONE std\_logic std\_logic std\_logic DONE ERROR ERR\_OUT ERROR С std\_logic

## 3.5 Diagram Połączeń Modułów

Rysunek 8: Diagram wejść/wyjść modułów

# 4 Podział pracy

• Michał Milewski : Sender i obliczenia Kalkulatora

• Piotr Onyszczuk: Receiver i parsowanie wejścia Kalkulatora

# 5 Podsumowanie

Udało się nam zrealizować projekt zgodny z wymaganiami. Przyjmuje on zadanie wejściowe i zwraca wynik przeprowadzonych obliczeń. Działanie naszego układu zostało przetestowane na kilku przykładach. Wszytskie przykłady zobrazowane zostały na wyżej pokazanych wycinkach symulacji. Wyniki wszytskich przykładów były zgodne z oczekwianiami.

### 5.1 Przykłady

- (+521) + (-41) + (12) 36 =, wynik oczekiwany: 456, wynik otrzymany: 456.
- 2 + 2 = wynik oczekiwany: 4 wynik otrzymany: 4,
- 2 + +2 = wynik oczekiwany: błąd, wynik otrzymany: błąd,

- 2 + ((2 = wynik oczekiwany: błąd, wynik otrzymany: błąd,
- 2 + (-12) = wynik oczekiwany: -10 wynik otrzymany: -10.