# 实验1单周期CPU仿真

姓名: 江书洋

学号: 519030910043

### 实验目的

1. 采用Verilog硬件描述语言在 EDA 设计平台 Quartus Prime 上,基于 Intel cyclone IV 系列 FPGA 完成具有执行 20 条 MIPS 基本指令的单周期 CPU 模块的设计。根据提供的单周 期 CPU 示例程序的 Verilog 代码文件,将设计代码补充完整,实现该模块的电路设计。

- 2. 利用实验提供的标准测试程序代码,完成单周期 CPU 模块的功能仿真测试,验证 CPU 执行所设计的 20 条 RISC 指令功能的正确性。
- 3. 理解计算机五大组成部分的协调工作原理,理解存储程序自动执行的原理和掌握运 算器、存储器、控制器的设计和实现原理。

### 实验流程

- 1. 根据所学知识填补Real\_Value\_Table\_to student.xls, 从而使用该文件完成sc\_cu.v文件
- 2. 根据逻辑填充sc cu.v和alu.v文件。
- 3. 使用给出的波形仿真文件进行仿真得到波形图

### excel文件填写思路

#### R型指令

- 1. 由于下一条指令的执行都是PC + 4, 因此pcsource一列全部为0 0。
- 2. 查找教科书,得到aluc各项值。
- 3. 根据逻辑,只有sll, srl, sra三条指令有移位操作,因此只有这三条指令的shift为1。
- 4. R型指令都没有进行立即数计算,因此aluimm列都为0。
- 5. R型指令的符号扩展并没有影响,所有sext列为x。
- 6. 根据R型指令的特性,都有写寄存器操作,都没有写内存操作,因此wmem为0,wreg为1。
- 7. R型指令都没有从内存写到寄存器、写到rt寄存器、调用jal的操作,因此m2reg,regrt,call jal三列都为0。

#### I型指令

- 1. 当beq的比较结果为1时,零标志位置为1,此时下一条指令从PC + 4 + imm \* 4位置处执行。bne操作 刚好相反。通过以上的逻辑填充z字段以及pcsource字段,其余指令的pcsource和R型指令类似,都为0 0。
- 2. 查找教科书,得到aluc各项值。其中beq和bne命令我是使用异或的aluc进行填写,实际上使用sub指令的aluc也是可以的。
- 3. 没有移位操作, shift均为0。
- 4. 除了beq, bne操作是用立即数进行PC运算,其余都是进行alu运算,因此除了这两条指令的aluimm为0以外,其他指令的该字段都为1。
- 5. 根据各项指令的内部逻辑,填写sext字段。
- 6. 只有sw操作有写内存操作,它的wmem为1,其余的指令都为0。alu型的I型指令都有写寄存器操作,lw,lui也写寄存器,因此除这几条指令的m2reg为1以外其他指令的该字段为0。

7. 根据各条指令的特性,填写regrt字段。由于只有jal一条指令,因此只有它的call jal字段为1,其余的都为0或者x。

#### 填写完成的excel表展示

| 输入   |                  |        |       |       |       |       |        |   |          |                                                  |       |           |      |          |          |       |       |     |
|------|------------------|--------|-------|-------|-------|-------|--------|---|----------|--------------------------------------------------|-------|-----------|------|----------|----------|-------|-------|-----|
| 指今   | 指令格式             | op     | rs    | rt    | rd    | sa    | func   | z | pcsource | aluc                                             | shift | aluimm    | sext | wmem     | wrea     | m2rea | reart | cal |
| 1H < | 担ぐ相び             |        |       |       |       |       |        |   | [10]     | [30]                                             | Silit | alullilli | SCAL | WITICITI | wicg     | mzrcg | regit | jal |
| add  | add rd, rs, rt   | 000000 | rs    | rt    | rd    |       | 100000 | X | 0 0      | 0 0 0 0                                          | 0     | 0         | X    | 0        | 1        | 0     | 0     | 0   |
| sub  | sub rd, rs, rt   | 000000 | rs    | rt    | rd    |       | 100010 | X | 0 0      | x 1 0 0                                          | 0     | 0         | X    | 0        | 1        | 0     | 0     | 0   |
| and  | and rd, rs, rt   | 000000 | rs    | rt    |       | _     | 100100 | X | 0 0      | x 0 0 1                                          | 0     | 0         | X    | 0        | 1        | 0     | 0     | 0   |
| or   | or rd, rs, rt    | 000000 | rs    | rt    | rd    | 00000 | 100101 | X | 0 0      | x 1 0 1                                          | 0     | 0         | X    | 0        | 1        | 0     | 0     | 0   |
| xor  | xor rd, rs, rt   | 000000 | rs    | rt    | rd    | 00000 | 100110 | X | 0 0      | x 0 1 0                                          | 0     | 0         | X    | 0        | 1        | 0     | 0     | 0   |
| s11  | sll rd, rt, sa   | 000000 |       |       | rd    | sa    | 000000 | X | 0 0      | 0 0 1 1                                          | 1     | 0         | X    | 0        | 1        | 0     | 0     | 0   |
| srl  | srl rd, rt, sa   | 000000 |       |       | rd    | sa    | 000010 | X | 0 0      | 0 1 1 1                                          | 1     | 0         | X    | 0        | 1        | 0     | 0     | 0   |
| sra  | sra rd, rt, sa   | 000000 |       |       | rd    | sa    | 000011 | X | 0 0      | 1 1 1 1                                          | 1     | 0         | X    | 0        | 1        | 0     | 0     | 0   |
| jr   | jr rs            | 000000 | rs    | 00000 | 00000 | 00000 | 001000 | X | 1 0      | $\mathbf{X}  \mathbf{X}  \mathbf{X}  \mathbf{X}$ | X     | X         | X    | 0        | 0        | X     | X     | X   |
|      |                  |        |       |       |       |       |        |   |          |                                                  |       |           |      |          |          |       |       |     |
| 指令   | · 指令格式           | op     | rs    | rt    | rd    | sa    | func   |   | pcsource | aluc                                             | shift | aluimm    | sext | wmem     | wrea     | m2rea | reart | cal |
|      | 111 4 111 54     |        |       |       |       |       |        |   | [10]     | [30]                                             | Cimic | didiiiii  | COX  |          | · ····og | 2.09  | rogit | jal |
| addi | addi rt, rs, imm | 001000 | rs    | rt    | imm   |       |        |   | 0 0      | 0 0 0 0                                          | 0     | 1         | 1    | 0        | 1        | 0     | 1     | 0   |
| andi | andi rt, rs, imm | 001100 | rs    | rt    | imm   |       |        |   | 0 0      | x 0 0 1                                          | 0     | 1         | 0    | 0        | 1        | 0     | 1     | 0   |
| ori  | ori rt, rs, imm  | 001101 | rs    | rt    | imm   |       |        |   | 0 0      | x 1 0 1                                          | 0     | 1         | 0    | 0        | 1        | 0     | 1     | 0   |
| xori | xori rt, rs, imm | 001110 | rs    | rt    | imm   |       |        |   | 0 0      | x 0 1 0                                          | 0     | 1         | 0    | 0        | 1        | 0     | 1     | 0   |
| 1w   | lw rt, imm(rs)   | 100011 | rs    | rt    | imm   |       |        |   | 0 0      | x x x x                                          | 0     | 1         | 1    | 0        | 1        | 1     | 1     | 0   |
| SW   | sw rt, imm(rs)   | 101011 | rs    | rt    | imm   |       |        |   | 0 0      | x x x x                                          | 0     | 1         | 1    | 1        | 0        | 0     | 0     | 0   |
| beq  | beq rs, rt, imm  | 000100 | rs    | rt    | imm   |       |        | 0 | 0 0 0 1  | x 0 1 0                                          | 0     | 0         | 1    | 0        | 0        | 0     | 0     | 0   |
| bne  | bne rs, rt, imm  | 000101 | rs    | rt    | imm   |       |        | 0 | 0 1      | x 0 1 0                                          | 0     | 0         | 1    | 0        | 0        | 0     | 0     | 0   |
| lui  | lui rt, imm      | 001111 | 00000 | rt    | imm   |       |        |   | 0 0      | x 1 1 0                                          | 0     | 1         | х    | 0        | 1        | 0     | 1     | 0   |
|      | j addr           | 000010 | addr  |       |       |       |        |   | 1 1      | xxxx                                             | X     | X         | X    | 0        | 0        | X     | X     | X   |
| j    | Jauur            | 000010 |       |       |       |       |        |   |          |                                                  |       |           |      |          |          |       |       |     |

# 填写完成的alu.v代码

```
module alu (a,b,aluc,s,z);
  input [31:0] a,b;
  input [3:0] aluc;
  output [31:0] s;
  output
           z;
  reg [31:0] s; // alu的output
         z; // zero flag 如果输出的s为0那么flag置为1,反之置为0
  always @ (a or b or aluc)
     begin
                                           // event
        casex (aluc)
            4'bx000: s = a + b;
                                          //x000 ADD
            4'bx100: s = a - b;
                                           //x100 SUB
            4'bx001: s = a & b;
                                           //x001 AND
            4'bx101: s = a | b;
                                           //x101 OR
            4'bx010: s = a ^ b;
                                          //x010 XOR
            4'bx110: s = b << 16;
                                           //x110 LUI: imm << 16bit
            4'b0011: s = b << a;
                                          //0011 SLL: rd <- (rt << sa)
            4'b0111: s = b >> a;
                                          //0111 SRL: rd <- (rt >> sa)
(logical)
            4'b1111: s = $signed(b) >>> a; //1111 SRA: rd <- (rt >> sa)
(arithmetic)
            default: s = 0;
        endcase
```

```
if (s == 0) z = 1;
     else z = 0;
end
endmodule
```

这里的逻辑右移左移都不需要加\$unsigned()进行转换,这是由于逻辑右移的定义决定的,如果一个有符号的数进行逻辑右移,那么会在开始处补0,如下所示:

10111001 -> 01011100(右移一位) 因此逻辑右移有可能改变原值的符号,不需要加入\$unsigned()对b进行类型转换。

# 填写完成的sc\_cu.v代码

```
module sc_cu (op, func, z, wmem, wreg, regrt, m2reg, aluc, shift,
               aluimm, pcsource, jal, sext);
   input [5:0] op,func;
   input
                z;
               wreg,regrt,jal,m2reg,shift,aluimm,sext,wmem;
   output
   output [3:0] aluc;
   output [1:0] pcsource;
   wire r_type = ~ op;
   wire i_add = r_type & func[5] & \simfunc[4] & \simfunc[3] &
                 ~func[2] & ~func[1] & ~func[0];
                                                          //100000
   wire i_sub = r_type & func[5] & \simfunc[4] & \simfunc[3] &
                 ~func[2] & func[1] & ~func[0]; //100010
   // please complete the deleted code.
   wire i_and = r_type & func[5] & \simfunc[4] & \simfunc[3] &
                              func[2] & ~func[1] & ~func[0]; // 100100
   wire i_or = r_type & func[5] & \simfunc[4] & \simfunc[3] &
                              func[2] & ~func[1] & func[0]; // 100101
   wire i_xor = r_type \& func[5] \& \sim func[4] \& \sim func[3] \&
                              func[2] & func[1] & ~func[0]; // 100110
   wire i_sll = r_type \& \sim func[5] \& \sim func[4] \& \sim func[3] \&
                              ~func[2] & ~func[1] & ~func[0]; // 000000
   wire i_srl = r_type \& \sim func[5] \& \sim func[4] \& \sim func[3] \&
                              ~func[2] & func[1] & ~func[0]; // 000010
   wire i_sra = r_type \& \sim func[5] \& \sim func[4] \& \sim func[3] \&
                              ~func[2] & func[1] & func[0]; // 000011
   wire i_jr = r_type \& \sim func[5] \& \sim func[4] \& func[3] &
                              ~func[2] & ~func[1] & ~func[0]; // 001000
   wire i_addi = \sim op[5] & \sim op[4] & op[3] & \sim op[2] & \sim op[1] & \sim op[0]; //001000
   wire i_andi = \sim op[5] & \sim op[4] & op[3] & op[2] & \sim op[1] & \sim op[0]; //001100
```

```
wire i_ori = \sim op[5] \& \sim op[4] \& op[3] \& op[2] \& \sim op[1] \& op[0]; // 001101
   wire i_xori = \sim op[5] \& \sim op[4] \& op[3] \& op[2] \& op[1] \& \sim op[0]; // 001110
   wire i_lw = op[5] & \simop[4] & \simop[3] & \simop[2] & op[1] & op[0]; // 100011
   wire i_sw = op[5] & \simop[4] & op[3] & \simop[2] & op[1] & op[0]; // 101011
   wire i_beq = \sim op[5] \& \sim op[4] \& \sim op[3] \& op[2] \& \sim op[1] \& \sim op[0]; // 000100
   wire i_bne = \sim op[5] \& \sim op[4] \& \sim op[3] \& op[2] \& \sim op[1] \& op[0]; // 000101
   wire i_lui = \sim op[5] & \sim op[4] & op[3] & op[2] & op[1] & op[0]; // 001111
   wire i_j = {\circ}p[5] \& {\circ}p[4] \& {\circ}p[3] \& {\circ}p[2] \& {\circ}p[1] \& {\circ}p[9]; // 000010
   wire i_jal = \sim op[5] & \sim op[4] & \sim op[3] & \sim op[2] & op[1] & op[0]; // 000011
   assign pcsource[1] = i_jr | i_j | i_jal;
   assign pcsource[0] = ( i_beq & z ) | (i_bne & ~z) | i_j | i_jal ;
   assign wreg = i_add | i_sub | i_and | i_or | i_xor |
                  i_sll | i_srl | i_sra | i_addi | i_andi |
                  i_ori | i_xori | i_lw | i_lui | i_jal;
   assign aluc[3] = i sra;
   assign aluc[2] = i_sub | i_or | i_srl | i_sra | i_ori | i_lui;
   assign aluc[1] = i_xor | i_sll | i_srl | i_sra | i_xori | i_beq | i_bne |
i lui;
   assign aluc[0] = i_and | i_or | i_sll | i_srl | i_sra | i_andi | i_ori;
   assign shift = i_sll | i_srl | i_sra;
   assign aluimm = i_addi | i_andi | i_ori | i_xori | i_lw | i_sw | i_lui;
  assign sext = i_addi | i_lw | i_sw | i_beq | i_bne;
   assign wmem = i sw;
   assign m2reg = i_lw;
   assign regrt = i_addi | i_andi | i_ori | i_xori | i_lw | i_lui;
   assign jal = i jal;
endmodule
```

# 实验结果

整体的波形图一览



波形图细节 (从上到下按照时钟周期排序)









可以看到和老师给出的参考波形图一样, 可以认为仿真正确。

# 总结

通过本次实验,对教科书中有关单周期CPU的部分有了更加深刻的了解,同时也更加熟悉了使用FPGA进行仿真的流程。