### EXTENSIONS SIMD POUR L'ACCÉLÉRATION DES DÉCODEURS DE CCE

Dans ce chapitre, l'amélioration des instructions scalaires opérant sur des données codées sur 8 bits vers des instructions de type SIMD afin d'exploiter l'architecture 32 bits des processeurs est détaillée. L'objectif est alors de permettre une montée en débit des décodeurs logiciels grâce aux stratégies de parallélisation utilisées dans la littérature. De manière analogue à l'intégration des instructions scalaires, les résultats issus du prototypage sur cible FPGA des processeurs RISC-V enrichis évaluent l'impact des propositions sur le débit et la complexité.

Il est à noter que dans ce chapitre, comme pour le précédent, nous étudierons des architectures à 2 registres d'entrée et un registre de sortie. Ce format correspond au format standard des jeux d'instructions des processeurs x86 (Intel, AMD), RISC et dérivés (ARM) et RISC-V. Une étude exploitant des architectures levant en partie cette restriction sera présentée dans le chapitre suivant.

| 1.1 | Introduction                                                | 2  |
|-----|-------------------------------------------------------------|----|
| 1.2 | Expérimentations menées sur des décodeurs SIMD inter-trames | 4  |
| 1.3 | Expérimentations menées sur des décodeurs SIMD intra-trame  | 10 |
| 1.4 | Synthèse de la partie expérimentale                         | 12 |
| 1.5 | Conclusion                                                  | 15 |
|     |                                                             |    |



Figure 1.1 – Approche de la parallélisation inter-trames incluant les étages d'entrelacement dans l'ordre et inverse.

#### 1.1 Introduction

L'étude et les expériences précédentes se sont focalisées sur des instructions de type SISD. Toutefois, dans la littérature, les décodeurs logiciels tirent parti des fonctionnalités SIMD des architectures multicœurs actuelles pour atteindre des niveaux de performances élevés. Ainsi, l'extension des instructions scalaires sur 8 bits vers des vecteurs de  $Q \times 8$ bits est étudié et évalué dans cette section. Comme cela a été introduit dans le chapitre précédent, les décodeurs de CCE manipulent des données sur 8 bits. L'architecture interne des processeurs modernes, de leur chemin de données à leurs registres, sont sur 32 bits, voir 64 bits. Ainsi il est théoriquement possible sur des architectures 32 bits de traiter jusqu'à quatre données en parallèle en un même cycle d'horloge si les formulations des algorithmes le permettent. Le schéma de parallélisation inter-trames consiste à répliquer les mêmes opérations de décodage sur plusieurs trames indépendantes afin de mettre en exergue un parallélisme de calcul facilement accessible. Cela permet d'augmenter le débit des architectures au prix de faibles modifications dans les codes algorithmiques. Cette parallélisation inter-trames a été utilisée à l'origine dans des travaux relatifs à l'accélération des décodeurs CCE sur des architectures multicœurs [1-3]. Toutefois, afin de faciliter les accès mémoires et maximiser l'utilisation les unités de calcul SIMD, les données doivent être arrangées correctement dans la mémoire. Un entrelacement des données contenues dans les différentes trames est réalisé en amont du processus de décodage, tel que cela est schématisé dans la figure 1.1. Pour maintenir le comportement du système, à la fin de chaque décodage, l'opération inverse est exécutée. Comme cela a été rapporté dans [3], le temps d'exécution des ces étapes d'entrelacement des données est négligeable par rapport au temps d'exécution des processus de décodage ces CCE.

À l'opposée de cette stratégie de parallélisation inter-trames opérant sur des jeux de données différents, la parallélisation intra-trame vise à exploiter le parallélisme de calcul interne à l'algorithme de décodage, tel que cela est mis en œuvre dans l'intégralité des décodeurs de CCE matériels. Cette approche permet de réduire fortement la complexité mémoire, car le processus de décodage ne mémorise et ne traite qu'une trame à la fois. Cela permet aussi de réduire la latence de traitement. Cependant, d'un point de vue logiciel, la formalisation de tels décodeurs est plus complexes à réaliser que pour l'approche intertrames.

Dans tous les cas, comme cela a été démontré dans la littérature, les formulations algorithmiques permettant de tirer parti des spécificités architecturales tel que les unités SIMD sont plus complexes à décrire. De plus, les facteurs d'accélération n'évoluent pas toujours linéairement avec la taille des unités SIMD.

Pour pouvoir utiliser l'ensemble de ces stratégies de parallélisation, il est nécessaire d'étendre le jeu d'instructions afin pour pouvoir gérer par exemple les opérations conditionnelles. En effet, lors des traitements SIMD, les mêmes traitements sont appliqués à l'ensemble des données, rendant de fait impossible l'utilisation de structure de type if permettant d'inverser par exemple le signe d'une donnée en fonction d'un calcul de parité. Pour palier à cela, des instructions spécifiques ont été ajoutées à la liste des opérations scalaires dédiées déjà identifiées. La liste exhaustive des extensions nécessaires aux descriptions SIMD est fournie dans le tableau 1.1. Ce tableau indique pour chaque instruction son usage en fonction des stratégies de parallélisation. La description des traitements réalisés par ces instructions a été placé en annexe pour des raisons de lisibilité. L'ensemble des descriptions logicielles des décodeurs CCE ont été retravaillées afin d'exploiter ces instructions et offrir des stratégies de parallélisation inter et intra-trame. Un résumé du nombre d'instructions par famille de code et schéma de parallélisation est fourni dans le tableau 1.2. Dans la suite de ce chapitre, les résultats obtenus sont présentés.

| CCE     | Mnemonic                                                                                                                  | SISD<br>(int8) | SIMD Inter<br>(int8x4)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | SIMD Intra<br>(int8x4)                    |
|---------|---------------------------------------------------------------------------------------------------------------------------|----------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------|
| LDPC    | i8_abs_pi8<br>i8_add_sat127_pi8<br>i8_invB_Aneq1_pi8                                                                      | <b>√ √ √</b>   | √<br>√<br>√                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | <b>√</b> ✓                                |
|         | i8_xorA_signB_pi8<br>i8_cmpeq_pi8<br>i8_max_pi8<br>i8_min_pi8                                                             | √<br>√<br>√    | √<br>√<br>√                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | <b>√</b> ✓                                |
|         | i8_sub_sat127_pi8<br>i8_sign_pi8<br>i8_cpysign_pi8<br>i8_signextract_pi8                                                  | ✓              | <b>√</b><br>✓                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | √<br>√<br>√                               |
| polaire | i8_add_sat127_pi8<br>i8_sub_sat127_pi8<br>i8_Fx_pi8<br>i8_Rx_pi8<br>i8_clrA_Bneq0_pi8<br>i8_setMask_Aeq1                  | √<br>√<br>√    | \<br>\<br>\<br>\<br>\                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | \( \lambda \) \( \lambda \) \( \lambda \) |
| + F-SC  | i16_add_accA_loB_pi8<br>i16_add_accA_hiB_pi8<br>i8_sign_pi16<br>i8_Hxor_pi8<br>i8_Hadd_pi8                                |                | √<br>√<br>√                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | <b>√</b> ✓                                |
| LDPC-NB | u8_minu_pu8 u8_addu_sat64_pu8 u8_subu_sat64_pu8 u8_cmpge_pu8 u8_Aandb_lo8B_pu8 u8_maxu_pu8 u8_hminu_pu8                   | <b>√ √ √</b>   | \( \lambda \) \( \lambda \) \( \lambda \) \( \lambda \)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | √<br>√                                    |
| turbo   | i8_max_pi8 i8_scale_pi8 i8_add_pi8 i8_sub_pi8 i8_add_srl_pi8 i8_srl1_pi8 i8_sign_pi8 i8_shuffle_pi8 i8_srl_pi8 i8_min_pi8 | <b>√</b> ✓     | \frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac}}}}}}}}{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac}}}}}}}}}{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac}}}}}}}}}}}}}{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\fir}}}}}}}}}}}}{\frac{\frac{\frac{\frac{\frac{\frac{\frac{\ | √ √ √ √ √ √ ✓                             |

Table 1.1 – Liste des instructions spécifiques avec Mnemonic et compabilité SISD/SIMD.

# 1.2 Expérimentations menées sur des décodeurs SIMD inter-trames

L'évaluation conduite s'est d'abord portée sur le schéma de parallélisation intertrames. Ce choix est lié au fait que les modifications à apporter aux descriptions logicielles sont moins conséquentes que de basculer vers un schéma de parallélisation intra-trame. Les cœurs de processeur RISC-V étudiés étant des cœurs 32 bits, il était ainsi naturel de sélectionner un format SIMD de type  $int8\_t \times 4$  sachant que les décodeurs manipulent

| CCE          | SISD (int8) | SIMD Inter<br>(int8x4) | SIMD Intra<br>(int8x4) |
|--------------|-------------|------------------------|------------------------|
| LDPC         | 8           | 9                      | 7                      |
| polaire      | 4           | 6                      | 6                      |
| polaire F-SC | 4           | 9                      | 8                      |
| LDPC-NB      | 3           | 6                      | 4                      |
| turbo        | 2           | 7                      | 6                      |

Table 1.2 – Synthèse du nombre d'instructions identifiées par famille de CCE.

naturellement des données sur 8 bits. Ce format SIMD permet le traitement de 4 données en parallèle par cycle d'horloge, et par voie de conséquence autorise 4 trames à être décodées de manière simultanée. Les opérations appliquées sur les 4 trames étant identiques, il est alors possible d'assurer une utilisation maximale des ressources de calcul.

Les résultats expérimentaux concernant le temps d'exécution des différents décodeurs sont reportés dans la table 1.3 et 1.4 et 1.5. Ces résultats sont comparés à ceux obtenus précédemment lorsque les instructions spécialisées manipulaient des instructions scalaires (SISD) (② SISD) et également avec les décodeurs de base sans l'aide d'instructions spécialisées ① Baseline. Les données présentées montrent qu'en moyenne, les instructions SIMD ajoutées permettent de réduire de 75% le temps de décodage des bits par rapport à la solution incorporant nos instructions SISD. Les débits sont également considérablement améliorés lorsqu'ils sont comparés avec la baseline et les instructions SISD. Ce constat est cohérent avec la stratégie de parallélisation employée, même s'il est difficile d'expliquer précisément les raisons des légères disparités entre les versions d'un même décodeur sur les différentes architectures.

Si l'on analyse dans un premier temps les codes CCE et que l'on regarde les décodeurs LDPC binaires et non binaires, le problème ne se pose pas. En effet, les gains avoisinent 75% et les débits sont améliorés d'un facteur supérieur à  $6\times$  sur toutes les architectures. Cela s'explique par le fait que ces algorithmes sont composés de nids de boucles et sont donc réguliers dans leur flot d'exécution.

Les codes polaires utilisent la récursivité durant le décodage, engendrant des appels de fonction non accélérés par les instructions SIMD introduites. En conséquence, les gains observés sont moindres, variant de  $\approx 66\%$  (IBEX, RISCY) à 70% (SCR1) en réduction de cycles/bit et de  $4.4\times$  à  $5.3\times$  en débit. Les codes polaires avec l'algorithme Fast-SC présentent des gains moindres, variant de 63% à  $\approx 59\%$  en cycles/bit également, et les

|          |            |              | LDPC<br>OMS   | SC           | polaire<br>F-SC | LDPC-NB<br>MS    | turbo<br>MLM   |
|----------|------------|--------------|---------------|--------------|-----------------|------------------|----------------|
| PicoRV32 | Cycles/Bit | SISD<br>SIMD | 484<br>-76.9% | 91<br>-68.2% | 40<br>-62.3%    | 11 234<br>-72.5% | 202<br>-70.8%  |
| IBEX     | Cycles/Bit | SISD<br>SIMD | 199<br>-76.1% | 35<br>-65.9% | 16<br>-58.9%    | 4 245<br>-72.2%  | 63<br>-70%     |
| SCR1     | Cycles/Bit | SISD<br>SIMD | 172<br>-76.7% | 34<br>-70.6% | 15<br>-63.1%    | 4 226<br>-72.6%  | 61.3<br>-70.5% |
| RISCY    | Cycles/Bit | SISD<br>SIMD | 176<br>-76.4% | 28<br>-65.6% | 13<br>-58.8%    | 948<br>-72.4%    | 54<br>-70%     |

Table 1.3 – Réduction du nombre de cycles d'horloge nécessaire au décodage d'un bit grâce à l'usage des instructions SIMD dédiées - Stratégie de parallélisation inter-trames.

débits varient de  $4.1 \times \text{à} 4.9 \times \text{.}$  En effet, dans cet algorithme, la simplification de séquences d'instructions est plus ardue du fait de nœuds très spécifiques (REP, SPC). Ces nœuds comportent des opérations qui ne sont pas réductibles à des instructions spécialisées. Par exemple, les nœuds SPC nécessitent une recherche de minima avec leur position associée dans leurs versions inter-trames. Ces opérations conditionnelles sont plus simples à approcher avec une donnée unique, mais deviennent plus complexes à implanter avec 4 données distinctes.

Les turbo codes présentent une réduction des cycles nécessaires au décodage d'un bit de donnée en moyenne de 70%, conformément aux résultats attendus avec des débits variant de  $3.8 \times$  à  $4.5 \times$ .

En conclusion, d'un point de vue applicatif on peut noter qu'indépendamment de la famille de code testée, les versions inter-trames SIMD déployées sur les cœurs offrent systématiquement une réduction significative de  $\approx 70\%$  en nombre de cycles nécessaires au décodage d'un bit et des débits augmentant d'un facteur de  $5\times$  en moyenne.

L'utilisation d'instructions de type SIMD nécessite l'utilisation d'opérateurs matériels plus complexes. En effet, 4 données différentes doivent subir le même traitement à chaque cycle d'horloge, impliquant une augmentation en théorie d'un facteur  $4\times$  de leur complexité matérielle. De plus, afin de décrire les algorithmes de décodage en utilisant une parallélisation inter-trames, de nouvelles instructions ont dû être introduites, augmentant la complexité globale des extensions proposées. La figure 1.6 fournie des informations concernant l'augmentation relative de la complexité matérielle des cœurs RISC-V, tandis que la figure 1.2 offre une représentation graphique des surcoûts absolus et la fréquence de fonctionnement maximale des différentes extensions. Ces chiffres ont été obtenus de

|          |                                                                      |                               | LDPC<br>OMS        | SC                    | polaire<br>F-SC                                       | LDPCNB<br>MS                                        | turbo<br>MLM         |
|----------|----------------------------------------------------------------------|-------------------------------|--------------------|-----------------------|-------------------------------------------------------|-----------------------------------------------------|----------------------|
| PicoRV32 | • Baseline                                                           | cycles                        | 217172             | 1333324               | 676218                                                | 3476435                                             | 2503511              |
|          | 2 SISD<br>SIMD INTER                                                 | cycles<br>cycles              | 131853<br>122462   | 753144<br>916029      | 332693<br>502106                                      | 2875953<br>3166507                                  | 2133442<br>2488956   |
|          | Gain ( <b>0→2</b> )<br>Gain ( <b>0→2</b> )                           | cycles (%)                    | 85319<br>39.3%     | 580180<br>43.5%       | $343525 \\ 50.8\%$                                    | 600482<br>17.3%                                     | 370069 $14.8%$       |
|          | Gain ( <b>0→3</b> )<br>Gain ( <b>0→3</b> )                           | cycles (%)                    | $94710 \\ 43.6\%$  | 417295 $31.3%$        | $174112 \\ 25.7\%$                                    | 309928<br>8.9%                                      | $14555 \\ 0.6\%$     |
|          | Débit <b>①</b><br>Débit <b>②</b><br>Débit <b>③</b>                   | Kbits/s<br>Kbits/s<br>Kbits/s | 429<br>659<br>2657 | 2106<br>3357<br>11253 | 4153<br>7600<br>20477                                 | 25<br>31<br>102                                     | 1696<br>1948<br>6367 |
|          | Accélération $(0 \rightarrow 2)$<br>Accélération $(0 \rightarrow 3)$ | 8 bits<br>32 bits             | 1.5×<br>6.2×       | 1.6×<br>5.3×          | $1.8\times\\4.9\times$                                | $\begin{array}{c} 1.2\times\\ 4.0\times\end{array}$ | 1.1×<br>3.8×         |
| IBEX     | • Baseline                                                           | cycles                        | 84966              | 516441                | 261090                                                | 1390238                                             | 1018910              |
|          | 2 SISD<br>3 SIMD INTER                                               | cycles<br>cycles              | 54340<br>52025     | 288594<br>394196      | $138544 \\ 227587$                                    | 1086873<br>1206494                                  | 782778<br>938735     |
|          | Gain ( <b>0→2</b> )<br>Gain ( <b>0→2</b> )                           | cycles (%)                    | $30626 \\ 36.0\%$  | 227847 $44.1%$        | $122546 \\ 46.9\%$                                    | 303365 $21.8%$                                      | 236132 $23.2%$       |
|          | $ Gain (0 \rightarrow 3)  Gain (0 \rightarrow 3) $                   | cycles (%)                    | $32941 \\ 38.8\%$  | $122245 \\ 23.7\%$    | $33503 \\ 12.8\%$                                     | 183744 $13.2%$                                      | $80175 \\ 7.9\%$     |
|          | Débit <b>①</b><br>Débit <b>②</b><br>Débit <b>③</b>                   | Kbits/s<br>Kbits/s<br>Kbits/s | 317<br>515<br>2121 | 1571<br>2942<br>8333  | 3107<br>6129<br>14617                                 | 18<br>24<br>86                                      | 1204<br>1615<br>5402 |
|          |                                                                      | 8 bits<br>32 bits             | 1.6×<br>6.7×       | 1.9×<br>5.3×          | $\begin{array}{c} 2.0\times \\ 4.7\times \end{array}$ | 1.3×<br>4.7×                                        | 1.3×<br>4.5×         |

Table 1.4 – Comparaison des performances des cœurs **IBEX** et **PicoRV32** usant d'instructions à 2 entrées, configuration SIMD inter-trame avec la fréquence de fonctionnement maximale par implantation.

manière similaire à ceux présentés dans la partie expérimentale relative aux instructions scalaires (SISD). De manière prévisible, l'augmentation de la complexité matérielle est plus marquée que lors des expérimentations pour les instructions scalaires. L'introduction de ces nouvelles instructions dans le cœur le moins complexe (**PicoRV32**) aboutie à une augmentation de la complexité matérielle de  $\approx 50\%$  pour chacun des jeux d'extensions proposés. Ces valeurs sont liées à la faible empreinte "silicium" de sa version originale. Pour les cœurs RISC-V plus complexes, tels que les cœurs **IBEX** et **SCR1**, l'augmentation relative de la complexité est plus limitée, elle varie de +9.4% à +13.7% pour ce premier et de +7.6% à +10.1% pour le second. L'augmentation la moins marquée est ob-

|       |                                                                      |                               | LDPC<br>OMS        | SC                                                  | polaire<br>F-SC       | LDPCNB<br>MS                                        | turbo<br>MLM         |
|-------|----------------------------------------------------------------------|-------------------------------|--------------------|-----------------------------------------------------|-----------------------|-----------------------------------------------------|----------------------|
| SCR1  | • Baseline                                                           | cycles                        | 76775              | 397790                                              | 218120                | 1310272                                             | 927495               |
|       | 2 SISD<br>3 SIMD INTER                                               | cycles<br>cycles              | 47995<br>44000     | 274793<br>343892                                    | 125037<br>184528      | 1081939<br>1187911                                  | 758988<br>897056     |
|       | Gain ( <b>0→2</b> )<br>Gain ( <b>0→2</b> )                           | cycles (%)                    | $28780 \ 37.5\%$   | $\frac{122997}{30.9\%}$                             | $93083 \\ 42.7\%$     | $\begin{array}{c} 228333 \\ 17.4\% \end{array}$     | $168507 \\ 18.2\%$   |
|       | $ Gain (0 \rightarrow 3)  Gain (0 \rightarrow 3) $                   | cycles (%)                    | $32775 \\ 42.7\%$  | 53898 $13.5%$                                       | $33592 \\ 15.4\%$     | $122361 \\ 9.3\%$                                   | 30439<br>3.3%        |
|       | Débit <b>①</b><br>Débit <b>②</b><br>Débit <b>③</b>                   | Kbits/s<br>Kbits/s<br>Kbits/s | 362<br>586<br>2507 | 2107<br>3021<br>9735                                | 3842<br>6639<br>18014 | 20<br>24<br>86                                      | 1366<br>1661<br>5487 |
|       | Accélération $(0 \rightarrow 2)$<br>Accélération $(0 \rightarrow 3)$ | 8 bits 32 bits                | 1.6<br>6.9         | 1.4<br>4.6                                          | 1.7<br>4.7            | 1.2<br>4.3                                          | 1.2<br>4.0           |
| RISCY | • Baseline                                                           | cycles                        | 77678              | 348107                                              | 192935                | 1103396                                             | 890712               |
|       | <b>⊘</b> SISD<br><b>③</b> SIMD INTER                                 | cycles<br>cycles              | 48096<br>45323     | 228581<br>314875                                    | 113843<br>187693      | 878938<br>970983                                    | 674609<br>810365     |
|       | Gain ( <b>0→2</b> )<br>Gain ( <b>0→2</b> )                           | cycles (%)                    | $29582 \\ 38.1\%$  | 119526 $34.3%$                                      | 79092 $41.0%$         | $224458 \\ 20.3\%$                                  | 216103<br>24.3%      |
|       | $ Gain (0 \rightarrow 3)  Gain (0 \rightarrow 3) $                   | cycles (%)                    | $32355 \\ 41.7\%$  | $33232 \\ 9.5\%$                                    | $5242 \\ 2.7\%$       | $132413 \\ 12.0\%$                                  | $80347 \\ 9.0\%$     |
|       | Débit <b>①</b><br>Débit <b>②</b><br>Débit <b>③</b>                   | Kbits/s<br>Kbits/s<br>Kbits/s | 105<br>170<br>720  | 706<br>1075<br>3122                                 | 1274<br>2159<br>5237  | 7<br>9<br>32                                        | 417<br>551<br>1834   |
|       | Accélération $(0 \rightarrow 2)$<br>Accélération $(0 \rightarrow 3)$ | 8 bits<br>32 bits             | 1.6×<br>6.9×       | $\begin{array}{c} 1.5\times\\ 4.4\times\end{array}$ | 1.7×<br>4.1×          | $\begin{array}{c} 1.3\times\\ 4.5\times\end{array}$ | 1.3×<br>4.4×         |

Table 1.5 – Comparaison des performances des cœurs **SCR1** et **RISCY** usant d'instructions à 2 entrées, configuration SIMD inter-trame avec la fréquence de fonctionnement maximale par implantation.

servable pour le cœur le plus complexe, le **RISCY** pour lequel la variation est seulement de  $\approx 4\%$  au maximum.

L'introduction des nouvelles instructions impacte aussi la fréquence de fonctionnement maximale des différents cœurs, tel que le démontrent les données rapportées dans le tableau 1.6 et la figure 1.2. Le cœur le plus impacté est le **PicoRV32** avec une baisse moyenne de  $\approx 10\%$  de sa fréquence de fonctionnement, ce qui est  $1.5\times$  plus important que précédemment. Pour le cœur **IBEX**, l'impact est quand à lui plus faible ou équivalent en fonction de l'extension considérée, tandis que pour le cœur **RISCY**, aucun impact n'a été observé. En effet, ce cœur est limité en fréquence par d'autres composants de son architecture. L'ensemble de ces résultats démontrent que malgré l'augmentation de

|               | BASE                 | LDPC   | POL.   | AIRE    | LDPC-NB | TURBO       |
|---------------|----------------------|--------|--------|---------|---------|-------------|
|               |                      | OMS    | SC     | Fast-SC | MS      | Max-Log MAP |
| Nb. Insn Cst. |                      | 9      | 6      | 9       | 6       | 7           |
| PicoRV32      | 978 LUTs             | +44.7% | +41.8% | +48.0%  | +43.3%  | +37.7%      |
|               | 567  FFs             | +3.4%  | +2.3%  | +3.0%   | +2.3%   | 2.6%        |
|               | $303~\mathrm{MHz}$   | -12.8% | -8.2%  | -8.5%   | -7.8%   | -6.7%       |
| IBEX          | 2 446 LUTs           | +12.2% | +12.4% | +13.1%  | +13.7%  | +9.4%       |
|               | 883  FFs             | 0.0%   | 0.0%   | 0.0%    | 0.0%    | 0%          |
|               | $100~\mathrm{MHz}$   | +2.4%  | +4.7%  | +1.2%   | +2.9%   | +3.4%       |
| SCR1          | 3 986 LUTS           | +10.1% | +8.5%  | +8.5%   | +9.8%   | +7.6%       |
|               | $2~399~\mathrm{FFs}$ | +0.1%  | 0.0%   | 0.0%    | 0.0%    | 0.0%        |
|               | $102 \mathrm{MHz}$   | -0.9%  | -0.1%  | -0.1%   | -2.8%   | -2.9%       |
| RISCY         | 10 302 LUTs          | +3.1%  | +3.8%  | +4.1%   | +4%     | +3.2%       |
|               | $3~033~\mathrm{FFs}$ | 0%     | 0%     | 0%      | 0%      | 0%          |
|               | $30~\mathrm{MHz}$    | 0%     | 0%     | 0%      | 0%      | 0%          |

 $\begin{table} Table 1.6-Impact des instructions SIMD dédiées sur la complexité matérielle et la fréquence de fonctionnement des cœurs RISC-V - Stratégie de parallélisation inter-trames \\ \end{table}$ 



 $\mbox{Figure 1.2 - Impact de l'ajout des instructions spécialisées : surcoût en LUTs et fréquence de fonctionnement. } \\$ 

la complexité matérielle des architectures et la baisse de la fréquence de fonctionnement, les instructions SIMD proposées permettent d'améliorer notablement les performances globales des décodeurs logiciels déployés sur les cœurs RISC-V.

# 1.3 Expérimentations menées sur des décodeurs SIMD intra-trame

Cette dernière section présente les gains obtenus lorsque les extensions SIMD sont utilisées pour accélérer des décodeurs utilisant une stratégie de parallélisation intra-trames. Par opposition à la parallélisation inter-trames, l'approche intra-trame utilise le parallélisme interne à l'algorithme pour minimiser la latence de décodage. La mise en œuvre de cette stratégie de parallélisation nécessite toutefois l'usage d'instructions SIMD différentes de celles employées pour réaliser de l'inter-trames comme cela est détaillé dans le tableau 1.1. À partir des instructions identifiées et intégrées dans les cœurs de processeur RISC-V, nous avons développé des versions spécifiques des codes sources des décodeurs logiciels dans des formes proches de celles décrites dans [4-6]. Ces décodeurs ont été évalués avec les cœurs RISC-V déployés sur circuit FPGA. Les temps d'exécution et les débits maximum ainsi obtenus ont ensuite été comparés. Les données issues de ces expérimentations sont résumées dans le tableau 1.7 et 1.8.

Les résultats expérimentaux mettent tout d'abord en évidence une accélération des décodeurs spécialisés dans le décodage des codes polaires et des turbo codes. Les gains en termes de temps d'exécution sont pour ces familles de codes compris dans l'intervalle de  $\approx 58\%$  à 68%. Ces gains sont calculés par rapport aux versions scalaires ② SISD développées précédemment. Les gains relatifs aux versions de base ③ Baseline sont également présentés. Concernant les décodeurs LDPC, les limitations architecturales des cœurs RISC-V employés réduisent drastiquement l'intérêt de ce type d'implantation.

En effet, le processus de décodage LDPC réalise des accès 32 bits non alignés à la mémoire. Ce type d'accès, relativement atypique, n'est pas supporté par la majorité des cœurs RISCV testés, à l'exception du cœur **IBEX**.

Pour les décodeurs LDPC non binaires, l'accélération est faible en comparaison de son implantation inter-trames, avec une réduction du temps d'exécution de  $\approx 5\%$  à 6.8%. Ces gains limités sont liés à la nature de l'algorithme avec un schéma intra-trames, car il est difficile d'extraire des instructions spécialisées opérant sur 32 bits. À titre d'exemple, les fonctions de calcul utilisées pour le décodage des nœuds de parités sont dépendants d'accès en mémoire ordonnés pour chaque donnée de 8b. Les fonctions de conversion entre le domaine naturel et le domaine des GF sont également problématiques. Ainsi, sauf pour certaines sections du décodeur, extraire des instructions compatibles avec un alignement des données en mémoire bénéfique à l'exécution intra-trame est impossible. Si l'on s'in-

|          |                           |         |         | polaire | LDPCNB  | Turbo   |
|----------|---------------------------|---------|---------|---------|---------|---------|
|          |                           |         | SC      | FSC     | MS      | MLM     |
| PicoRV32 | • Baseline                | cycles  | 1333324 | 676218  | 3476435 | 2503511 |
|          | 2 SISD                    | cycles  | 753144  | 332693  | 2875953 | 2133442 |
|          | <b>3</b> SIMD INTRA       | cycles  | 327502  | 133244  | 2713146 | 788086  |
|          | Gain <b>0→2</b>           | cycles  | 580180  | 343525  | 600482  | 370069  |
|          | Gain <b>0→2</b>           | %       | 43.5%   | 50.8%   | 17.3%   | 14.8%   |
|          | $Gain$ $0 \rightarrow 6$  | cycles  | 1005822 | 542974  | 763289  | 1715425 |
|          | $Gain 0 \rightarrow 6$    | %       | 75.4%   | 80.3%   | 22.0%   | 68.5%   |
|          | Débit <b>0</b>            | Kbits/s | 2106    | 4153    | 25.2    | 1695    |
|          | Débit <b>0</b>            | Kbits/s | 3357    | 7599    | 30.5    | 1947    |
|          | Débit <b>0</b>            | Kbits/s | 7797    | 18704   | 25      | 5049    |
|          | Accel <b>0</b> → <b>2</b> | 8bits   | 1.6     | 1.8     | 1.2     | 1.1     |
|          | $Accel 0 \rightarrow 3$   | 32bits  | 3.7     | 4.5     | 1.0     | 3.0     |
| IBEX     | • Baseline                | cycles  | 516441  | 261090  | 1390238 | 1018910 |
|          | 2 SISD                    | cycles  | 288594  | 138544  | 1086873 | 782778  |
|          | <b>3</b> SIMD INTRA       | cycles  | 46379   | 126879  | 1025576 | 286696  |
|          | Gain <b>0→2</b>           | cycles  | 227847  | 122546  | 303365  | 236132  |
|          | $Gain 0 \rightarrow 2$    | %       | 44.1%   | 46.9%   | 21.8%   | 23.2%   |
|          | $Gain$ $0\rightarrow0$    | cycles  | 470062  | 134211  | 364662  | 732214  |
|          | $Gain$ $0 \rightarrow 6$  | %       | 91.0%   | 51.4%   | 26.2%   | 71.9%   |
|          | Débit <b>0</b>            | Kbits/s | 1571    | 3107    | 18      | 1204    |
|          | Débit <b>0</b>            | Kbits/s | 2942    | 6129    | 24      | 1615    |
|          | Débit <b>0</b>            | Kbits/s | 6711    | 13560   | 25      | 4571    |
|          | Accel <b>0</b> → <b>2</b> | 8bits   | 1.9     | 2.0     | 1.3     | 1.3     |
|          | Accel <b>0→3</b>          | 32bits  | 4.3     | 4.4     | 1.4     | 3.8     |

Table 1.7 – Comparaison des performances des cœurs usant d'instructions à 2 entrées, configuration SIMD intra-trame avec la fréquence de fonctionnement maximale par implantation.

téresse maintenant à l'évolution de la complexité matérielle des cœurs enrichis, dont les valeurs sont fournies dans le tableau 1.9, on peut remarquer que les extensions nécessaires pour assurer une parallélisation intra-trame ont un coût équivalent à celles utilisées pour une parallélisation inter-trame. Les variations en termes de complexité matérielle se situent dans l'intervalle [-3%; +8%] en fonction des cœurs et des CCE. Les disparités dans ces gains et dans ces pertes sont difficilement explicables et semblent être uniquement liées aux choix réalisés par les outils de synthèse logique. Par exemple, pour l'extension dédiée au décodage Fast-SC, elle est  $\approx 5\%$  moins onéreuse sur le cœur PicoRV32 tandis que dans le même temps, elle est  $\approx 7\%$  plus complexe sur le cœur IBEX. Ces observations liées à l'augmentation de la complexité matérielle entre ces deux types d'extension se retrouvent lorsque l'on analyse l'impact que peuvent avoir les extensions sur la fréquence maximale de fonctionnement des cœurs. Les ordres de grandeur sont conservés malgré quelques disparités.

|       |                           |         | SC     | Polaire<br>FSC | LDPCNB<br>MS | Turbo<br>MLM |
|-------|---------------------------|---------|--------|----------------|--------------|--------------|
| SCR1  | • Baseline                | cycles  | 397790 | 218120         | 1310272      | 927495       |
|       | 2 SISD                    | cycles  | 274793 | 125037         | 1081939      | 758988       |
|       | <b>3</b> SIMD INTRA       | cycles  | 115954 | 49161          | 1018811      | 283452       |
|       | $Gain$ $0 \rightarrow 0$  | cycles  | 122997 | 93083          | 228333       | 168507       |
|       | Gain <b>0→2</b>           | %       | 30.9%  | 42.7%          | 17.4%        | 18.2%        |
|       | Gain <b>0→</b> 8          | cycles  | 281836 | 168959         | 291461       | 644043       |
|       | Gain <b>0→6</b>           | %       | 70.9%  | 77.5%          | 22.2%        | 69.4%        |
|       | Débit <b>0</b>            | Kbits/s | 2107   | 3842           | 20           | 1366         |
|       | Débit <b>0</b>            | Kbits/s | 3020   | 6638           | 24           | 1660         |
|       | Débit <b>0</b>            | Kbits/s | 7218   | 17391          | 26           | 4334         |
|       | $Accel 0 \rightarrow 2$   | 8bits   | 1.4    | 1.7            | 1.2          | 1.2          |
|       | Accel <b>0</b> → <b>3</b> | 32bits  | 3.4    | 4.5            | 1.3          | 3.2          |
| RISCY | • Baseline                | cycles  | 348107 | 192935         | 1103396      | 890712       |
|       | <b>②</b> SISD             | cycles  | 228581 | 113843         | 878938       | 674609       |
|       | 3 SIMD INTRA              | cycles  | 95375  | 44752          | 832577       | 216187       |
|       | $Gain$ $0 \rightarrow 2$  | cycles  | 119526 | 79092          | 224458       | 216103       |
|       | Gain <b>0→2</b>           | %       | 34.3%  | 41.0%          | 20.3%        | 24.3%        |
|       | Gain <b>0→</b> 8          | cycles  | 252732 | 148183         | 270819       | 674525       |
|       | Gain <b>0→3</b>           | %       | 72.6%  | 76.8%          | 24.5%        | 75.7%        |
|       | Débit <b>0</b>            | Kbits/s | 706    | 1274           | 7            | 417          |
|       | Débit <b>0</b>            | Kbits/s | 1075   | 2159           | 9            | 551          |
|       | Débit <b>0</b>            | Kbits/s | 2577   | 5492           | 9            | 1719         |
|       | Accel <b>0</b> → <b>2</b> | 8bits   | 1.5    | 1.7            | 1.3          | 1.3          |
|       | Accel <b>0</b> → <b>6</b> | 32bits  | 3.6    | 4.3            | 1.3          | 4.1          |

Table 1.8 – Comparaison des performances des cœurs **SCR1** et **RISCY** usant d'instructions à 2 entrées, configuration SIMD intra-trame avec la fréquence de fonctionnement maximale par implantation.

L'ensemble de ces résultats expérimentaux mettent en évidence que les extensions dédiées à la parallélisation intra-trame offrent, pour les turbo codes et les codes polaires, des facteurs d'accélération substantiels (> 50% du temps d'exécution) avec un impact limité sur les caractéristiques des cœurs si l'on omet le cœur **PicoRV32**.

### 1.4 Synthèse de la partie expérimentale

Cette dernière sous-section se propose de synthétiser les différents résultats présentés précédemment afin de conclure sur l'intérêt des extensions proposées. Le tableau 1.10 récapitule les données issues des différentes expérimentations. Les gains minimums, maximums et moyens en termes de réduction de cycles d'horloges nécessaires pour décoder 1 bit d'information sont fournis pour les 4 architectures testées. Il est important de rappeler que (a) les gains pour les versions SISD sont relatifs aux codes logiciels sans instruction

|               | $\mathbf{BASE}$      | LDPC      | POL    | AIRE    | LDPC-NB | TURBO       |
|---------------|----------------------|-----------|--------|---------|---------|-------------|
|               |                      | OMS       | SC     | Fast-SC | MS      | Max.Log-Map |
| Nb. Insn Cst. |                      | 7         | 6      | 8       | 4       | 6           |
| PicoRV32      | 978 LUTs             | +44.4%    | +41.9% | +43.3%  | +37.2%  | +54.3%      |
|               | 567  FFs             | +3.7 %    | +2.3%  | +2.6%   | +1.4%   | +2.6%       |
|               | $303~\mathrm{MHz}$   | -9.2 $\%$ | -9.0%  | -7.8%   | -21.6%  | -6.3%       |
| IBEX          | 2 446 LUTs           | +11.0%    | +16.3% | +20.5%  | 8.9%    | +22.4%      |
|               | 883  FFs             | 0.0%      | 0.0%   | 0.0%    | 0.0%    | +0.8%       |
|               | $100~\mathrm{MHz}$   | +3.4%     | +5.0%  | -2.2%   | +3.0%   | +6.9%       |
| SCR1          | 3 986 LUTs           | +10.1%    | +8.5%  | +11.6%  | +5.2%   | +11.0%      |
|               | $2~399~\mathrm{FFs}$ | 0.0%      | 0.0%   | 0.0%    | 0.0%    | 0.0%        |
|               | $102~\mathrm{MHz}$   | -2.6%     | -0.1%  | -0.8%   | -0.7%   | -3.0%       |
| RISCY         | 10 302 LUTs          | +4.6%     | +3.8%  | +4.5%   | +3.4%   | +5%         |
|               | $3~033~\mathrm{FFs}$ | 0.0%      | 0.0%   | 0.0%    | 0.0%    | 0.0%        |
|               | $30~\mathrm{MHz}$    | 0.0%      | 0.0%   | 0.0%    | 0.0%    | 0.0%        |

Table 1.9 – Impact des instructions SIMD dédiées sur la complexité matérielle et la fréquence de fonctionnement des cœurs RISC-V - Stratégie de parallélisation intra-trame



Figure 1.3 – Impact de l'ajout des instructions SIMD intra-trame : surcoût en LUTs et fréquence de fonctionnement

spécialisée, tandis que les gains inter/intra-trame ont été calculés par rapport aux versions SISD; (b) pour les les versions inter-trames, le gain en terme de temps d'exécution permet une augmentation du débit des décodeurs, mais ne réduit pas la latence de décodage par rapport aux implantations SISD, tandis qu'avec la parallélisation intra-trame,

|             |              | Réduction<br>(cycles/bit en %) |       |       | Surcoût matériel<br>(LUTs en %) |       |       |
|-------------|--------------|--------------------------------|-------|-------|---------------------------------|-------|-------|
| CCE         | Implantation | min                            | moy   | max   | min                             | moy   | max   |
| LDPC        | SISD         | 36.0%                          | 37.7% | 39.3% | 1.8%                            | 12.5% | 34.0% |
| OMS         | INTER        | 76.1%                          | 76.6% | 77.1% | 3.1%                            | 17.5% | 44.7% |
|             | INTRA        | 14.7%                          | 14.7% | 14.7% | 4.6%                            | 17.5% | 44.4% |
| polaire     | SISD         | 30.9%                          | 38.2% | 44.1% | 2.1%                            | 5.1%  | 12.3% |
| SC          | INTER        | 65.6%                          | 67.4% | 69.6% | 3.8%                            | 16.6% | 41.8% |
|             | INTRA        | 56.0%                          | 57.2% | 58.3% | 3.8%                            | 17.6% | 41.9% |
| polaire     | SISD         | 41.0%                          | 45.4% | 50.8% | 2.1%                            | 5.1%  | 12.3% |
| F-SC        | INTER        | 58.8%                          | 60.8% | 63.1% | 4.1%                            | 19.2% | 48.0% |
|             | INTRA        | 57.7%                          | 59.8% | 60.7% | 4.5%                            | 24.6% | 63.2% |
| LDPC NB     | SISD         | 17.3%                          | 19.2% | 21.8% | 0.8%                            | 5.1%  | 12.5% |
| MS          | INTER        | 72.2%                          | 72.4% | 72.6% | 4.0%                            | 17.7% | 43.3% |
|             | INTRA        | 5.3%                           | 5.6%  | 5.8%  | 3.4%                            | 13.7% | 37.2% |
| turbo       | SISD         | 14.8%                          | 20.1% | 24.3% | 0.6%                            | 4.7%  | 12.6% |
| Max-Log-Map | INTER        | 70.0%                          | 70.3% | 70.8% | 3.2%                            | 14.5% | 37.7% |
|             | INTRA        | 62.7%                          | 64.3% | 68.0% | 5.0%                            | 23.2% | 54.3% |

Table 1.10 – Impacts des instructions sélectionnées en termes de réduction de cycles d'horloge par bit décodé et le surcoût en LUT

l'augmentation du débit s'accompagne d'une réduction de la latence du même ordre de grandeur. Des colonnes similaires fournissent les métriques relatives aux surcoûts en LUT, cependant toutes ces valeurs doivent se lire relativement aux cœurs RISC-V originaux.

Ce tableau met en relief les gains obtenus pour chacune des familles de codes correcteurs d'erreurs considérés. Il est à noter que les gains sont substantiels en SISD lorsque l'on observe le temps d'exécution. Cependant, tous les algorithmes de décodage n'en bénéficient pas de manière équivalente. Par exemple, les turbo codes, avec seulement 2 instructions spécialisées possibles, ne gagnent que  $\approx 15~20\%$ . Le constat est similaire pour le décodage des codes LDPC-NB, qui avec uniquement 3 instructions spécialisées ne voit son temps d'exécution réduit que de  $\approx 20\%$ . En fonction des cœurs RISC-V considérés, le surcoût matériel induit par l'introduction de ces nouvelles instructions est bien inférieur aux gains apportés : de  $\approx 2\times$  à  $\approx 8\times$ .

Les versions inter-trames (INTER) qui traitent en interne 4 données de 8 bits en parallèle, réduisent le temps de décodage des bits d'information de 58% et 77% par rapport aux décodeurs SISD utilisant des instructions spécifiques. Les gains ainsi obtenus permettent d'augmenter le débit binaire des décodeurs. Avec cette stratégie de parallélisation et aux instructions spécifiques ajoutées, l'ordre de grandeur des gains observés est

similaire pour les 4 cœurs RISC-V et les différents algorithmes de décodage. L'augmentation de la complexité matérielle des cœurs de processeur RISC-V est plus conséquente que lors des expérimentations SISD, cependant les jeux d'instructions étant différents, l'augmentation moyenne du nombre de LUT post-implantation varie de  $1.5 \times \text{ à } 4 \times \text{. } \text{ Å}$  l'exception du cœur **PicoRV32** pour lequel l'augmentation de la complexité matérielle atteint environ 50%, pour les autres cœurs cette augmentation est beaucoup plus faible (ex.  $\leq 4\%$  pour le cœur **RISCY**).

Les expérimentations ciblant un schéma de parallélisation intra-trame pour les algorithmes de décodage offrent des résultats plus mitigés. L'intérêt de ce schéma de parallélisation est lié à la réduction de la latence de décodage. Il s'inspire des stratégies mises en œuvre dans les architectures matérielles. D'un point de vue théorique, les gains mesurés devraient être similaires à œux obtenus pour les expérimentations INTER car 4 données 8 bits sont ici aussi traitées en parallèle. Cependant, comme le démontrent les résultats rapportés dans le tableau 1.10, les facteurs d'accélération obtenus pour les codes LDPC et LDPC-NB sont bien inférieurs à œux obtenus par leurs homologues INTER. Ce constat est lié aux formulations des algorithmes de décodage qui limitent l'exploitation du parallélisme et impactent négativement sur la conception des instructions spécialisées. Les résultats sont meilleurs pour les autres familles de CCE utilisées, pour lesquelles des réductions de 57% à 64% du temps d'exécution sont mesurées. Le coût matériel des instructions spécialisées rajoutées dans ce contexte s'avère, en outre plus onéreux que pour la parallélisation inter-trames (jusqu'à 10%).

Pour conclure, l'ensemble de ces résultats expérimentaux démontrent l'intérêt des extensions proposées pour l'accélération du décodage des CCE actuels. Afin d'améliorer les performances ainsi obtenues, différentes pistes d'amélioration existent, tel que cela sera détaillé dans le prochain chapitre.

#### 1.5 Conclusion

Ce chapitre permet de conclure sur l'efficacité de l'intégration d'instructions de type SIMD, pour l'accélération des CCE lorsque appliqués à leurs algorithmes de décodage. En effet, avec les résultats obtenus par les expérimentations menées, les débits augmentent en concordance avec la réduction de la latence des décodeurs étudiés.

On retrouve là une philosophie qui a abouti par exemple à l'intégration d'extensions SSEx, AVX sur processeur X86\_64. Toutefois, cette amélioration des performances en-

gendre un surcoût matériel dont l'impact varie en fonction de la complexité initiale du cœur tel que cela est mis en évidence dans le tableau 1.10. Afin de minimiser cette augmentation de la complexité matérielle, il serait possible de pousser encore plus loin l'intégration de nos extensions dans les architectures cibles. Cela pourrait se faire en réutilisant par exemple tout ou partie des ressources de l'ALU, mais on perdrait alors le principe de généricité, sur lequel repose une grande partie de l'intérêt de la solution étudiée.

Cette première étude a été volontairement limitée à l'utilisation de jeux d'instructions à deux registres sources. Cette caractéristique a été initialement maintenue pour permettre une plus forte adaptabilité des instructions identifiées pour des ISA de cœur des calculs généralistes. Cependant, il est intéressant d'étendre cette première étude, avec des architectures proposant l'utilisation d'instruction à trois registres sources. Cette nouvelle approche est présentée dans le chapitre suivant ; nous y analyserons les avantages et les inconvénients des extensions que nous avons proposées.