

## Unité de transmission/réception série asynchrone Vue structurelle du composant à implanter sur le FPGA

## 1 Circuit du FPGA



FIGURE 1 – Vue Structurelle du composant UART\_FPGA\_N2

## 2 Interfaces

## 2.1 diviseurClk

```
entity diviseurClk is
  port (
    clk , reset : in std_logic;
            : out std_logic);
end diviseurClk;
2.2
    echoUnit
entity echoUnit is
    port (
      clk, reset : in std_logic;
      cs, rd, wr : out std_logic;
      IntR
                  : in std_logic;
      \operatorname{Int} T
                  : in std_logic;
                         std_logic_vector(1 downto 0);
      addr
                  : out
      data\_in
                  : in
                        std_logic_vector(7 downto 0);
                  : out std_logic_vector(7 downto 0));
      data_out
end echoUnit;
```