#### Exercise 2 Combinational circuits

## 電子所 311510061 陳柏翰

## 2-1: Design a 1-bit Full Adder

#### 28T:





上圖是 28T 的圖形。

```
t_worst_1= 36.4025p
t_worst_2= 34.3011p
worst_case_delay= 36.4025p
```

Area=28, worst case delay = 36.4025ps, Area\* worst case delay=1019.27 °

### 14T:



上圖為我用來優化的 lbit adder。

```
t_worst_1= 26.1273p
t_worst_2= 51.6019p
worst_case_delay= 51.6019p
```

Area=14, worst case delay = 51.6019ps, Area\* worst case delay=722.4266 °

# 2-2: Design a 4-Bit Adder



有透過 verdi 觀察訊號的變化以驗證自己所設計的確實為 一個 4bit adder。

如 syn.log 中所示 critical path 為從 B[0]或 A[0]開始到 carry 的路徑且 delay 時間為 86.66ps,且發生在 carry 發生訊號變 化時,因此我設計了如下的 pattern 來包含 critical path,由 左至右順序為 A[3] A[2] A[1] A[0] B[3] B[2] B[1] B[0],皆只改變 B[0] 來使 carry 發生 0 和 1 之間的改變。

```
00111100
11010010
            00111101
11010011
            00111100
11010010
            00111101
11010011
            01111000
10010110
            01111001
10010111
            01111000
10010110
            01111001
10010111
            01011010
10110100
            01011011
10110101
            01011010
10110100
            01011011
10110101
            11110000
00011110
            11110001
00011111
            11110000
00011110
            11110001
00011111
```

2-3: CMOS Logics for 4-Bit Adder

### 2-3: CMOS Logics for 4-Bit Adder



上圖為我輸入自己 pattern 後的波形圖。

```
*****
.title ex_2_3
                                          25.000 temp= 25.000 ******
***** transient analysis tnom=
                                                      1.1915n
                               1.3235n
trl= 132.0343p
                                           trig=
                   targ=
                               1.7327n
tf1= 132.6997p
                                                      1.6000n
                    targ=
                                           trig=
tpd1= 132.367<u>0</u>p
tr2= 134.2941p
tf2= 132.7219p
tpd2= 133.5080p
                              2.9343n
                                                     2.8000n
                                           trig=
                    targ=
                               3.3327n
                                                     3.2000n
                                           trig=
                    targ=
tr3= 132.8458p
tf3= 135.3091p
                              4.5250n
                                           trig=
                                                     4.3922n
                    targ=
                              4.9353n
                                           trig=
                                                     4.8000n
                    targ=
tpd3= 134.0775p
                              6.1305n
                                                     6.0000n
tr4= 130.5157p
                                           trig=
                    targ=
tf4= 135.0244p
                              6.5250n
                                                     6.3900n
                                           trig=
                    targ=
tpd4= 132.7701p
tr5= 130.7850p
tf5= 134.9862p
tpd5= 132.8856p
                              7.7308n
                                                      7.6000n
                    targ=
                                           trig=
                              8.1350n
                                           trig=
                                                     8.0000n
                    targ=
tr6= 130.7944p
                              9.3308n
                                                     9.2000n
                    targ=
                                           trig=
                                                     9.6000n
tf6= 135.1809p
                              9.7352n
                                           trig=
                    targ=
tpd6= 132.9876p
tr7= 130.5822p
tf7= 132.1532p
tpd7= 131.3677p
tr8= 134.4419p
                             10.9306n
                                                    10.8000n
                                           trig=
                    targ=
                             11.3321n
                                           trig=
                                                     11.2000n
                    targ=
                              11.7344n
                                                    11.6000n
                                           trig=
                    targ=
tf8= 132.5014p
tpd8= 133.4717p
                              12.1325n
                                                     12.0000n
                    targ=
                                           trig=
                                                  to= 12.8000n
pwr= 14.3935u from=
                              0.
            ***** job concluded
*****
```

上圖為 lis 檔透過 measure 所量出各個 pattern 的 delay,由結果得知第 3 組訊號 delay=134.0775ps 為最長(紅框中顯示 B 由 0110 變為 0111 時),另外可以從紅框中看出12.8n 內的平均功率約為 14.3925uW。