

- Process control
  - Washing machines
  - Vending machines
  - Heating systems





Für eine Autowaschanlage soll eine Software Steuerung entwickelt werden, welche wie folgt

- Die Anlage soll im Ruhezustand auf das Drücken der Starttaste warten. Wurde die Starttaste gedrückt, sollen nacheinander die drei Arbeitsschritte "Waschen', 'Spülen' und 'Trocknen' ausgeführt werden.
- Jeder der drei Arbeitsschritte soll gleich lange dauern. Für die Kontrolle der Zeitdauer steht ein Timer zur Verfügung
- Beim Arbeitsschritt 'Waschen' soll Wasser und Shampoo eingeschaltet sein.
- Beim Arbeitsschritt 'Spülen' soll nur Wasser eingeschaltet sein
- Beim Arbeitsschritt 'Trocknen' soll nur der Luftstrom eingeschaltet sein.
- Bei jedem Arbeitsschritt soll der Ablauf durch Drücken der Stopptaste abgebrochen werden können. Alle Aktoren sollen ausgeschaltet werden und die Steuerung soll in den Ruhezustand zurückkehren.

Folgende Ereignisse (Events) sind definiert:

Die Starttaste wurde gedrückt. start stop Die Stoptaste wurde gedrückt time\_out Der Timer ist abgelaufen

Die Aktoren und der Timer können mit den folgenden Meldungen angesteuert werden:

water\_on Wasser wird eingeschaltet. water\_off Wasser wird ausgeschaltet shampoo on

Das Beimischen des Shampoos wird eingeschaltet. Das Beimischen des Shampoos wird ausgeschaltet shampooAus Der Luftstrom für das Trocknen wird eingeschaltet. air on air\_off Der Luftstrom für das Trocknen wird ausgeschaltet.

timer\_start

Zeichnen Sie das State-Diagramm der Steuerung in UML, mit den oben definierten Ereignissen und Meldungen

 Bias: 127 (float) / 1023 (double) Decimal: 0.00002796  $= 2.796 \cdot 10^{-5}$ 

• Binary:  $0.000010110111 = 1.0110111 \cdot 2^{-5}$ 

Fraction value = (1 + F)

Example

1.265625 d = 1.010001 b → F = 010001

Single precision (float)



- 32 bits Exponent bias: 127
- Dynamics: -3.4·10<sup>38</sup> ... -1.17·10<sup>-38</sup>, 0, 1.17·10<sup>-38</sup> ... 3.4·10<sup>38</sup>
- Resolution: 2<sup>-24</sup> = 0.6·10<sup>-7</sup> → 7 digits
- Double precision (double) 64 bits



- Exponent bias: 1023
- Dynamics: -1.8·10<sup>308</sup> ... -2.2·10<sup>-308</sup>, 0, 2.2·10<sup>-308</sup> ... 1.8·10<sup>308</sup>
- Resolution: 2<sup>-53</sup> = 0.11·10<sup>-15</sup> → 15 digits

## Decimal 7.5 d = ?



0 1000'0001 111000... (so geschrieben reicht es) In Hex = 40F0000h (muss man nicht)

Example: LED control



→ see code example



/LED0 off, LED1 off

S0 / LED0 off

S1/LED1 off



switch (state) {
 case STATE\_A: switch (event) { case S0 action(); state = NEW STATE; break; default: state = WAIT; case STATE\_B: switch (event)

Value =  $(-1)^{S} \cdot (1 + F) \cdot 2^{(E - Bias)}$ 

- More exponent bits
- wider range of numbers
- More fraction bits higher precision

Exponent value = (E - Bias)

Example (float):

$$0111'1010b = 122 \rightarrow 122 - 127 = -5 \rightarrow Value = 2^{-5}$$

Value = 
$$2^{-5} \rightarrow -5 + 127 = 122 = 0111'1010b$$

E = 0111'1110 - 0111'1111









|  | Topic                                                      | Benefits                                                  | T |  |  |
|--|------------------------------------------------------------|-----------------------------------------------------------|---|--|--|
|  | Enable working in teams                                    | Multiple developers working on the same source repository | • |  |  |
|  | Useful partitioning and structuring of the programs        | Eases reusing of modules                                  |   |  |  |
|  | Individual verification of each module                     | Benefits all users of the module                          |   |  |  |
|  | Providing libraries of types and functions                 | For reuse instead of reinvention                          | • |  |  |
|  | Mixing of modules that are programmed in various languages | E.g. mix C and assembly language modules                  |   |  |  |
|  | Only compile the changed modules                           | Speeds up compilation time                                | ľ |  |  |
|  |                                                            |                                                           |   |  |  |

#### ool chain

- Minimal view
  - The set of tools that is required to create from source code an executable for a given environment
- Native tool chain
  - Builds for the same architecture where it runs on
- Cross ompilatio

Tool Chain

- Cross compiler tool chain
  - Builds for another architecture than the one it runs on
  - E.g. build in KEIL (on Windows) for the CT Board (bare-metal ARM)
- Professional view: there is more than the "compiler & linker":
  - Editing tools (IDE), revision control tools, documentation tools, testing tools, build tools, deployment tools, issue tracking tools, ...

# uint32\_t square(uint32\_t v) { return v\*v;

#### square = external linkage

```
Code
int square (int v) {
    return v * v;
                  External
   square(int v)
   int res = v *
   return res;
                     No
static int square(int v) {
   return v
```

## Daten mit einer Rate von 16 kbit/s.

```
im Schnitt 100 Clockzyklen.
Quantifizieren Sie den Einfluss des Interrupts auf das
vstem, D.h. welchen Anteil in Prozent der
Gesamtrechenzeit verbringt das System mit der
 ehandlung der Interrupts?
nterruptfrequenz = (16 kbit/s) / 32 bit = 500 Hz
nterrupt service time = 100 * 1/(1 MHz) = 100 us
 npact = Interruptfrequenz * interrupt service time
100 % =500Hz*100us*100%=5%
Bei welcher Datenrate der Schnittstelle wiirde der
Prozessor 100% der Rechenzeit mit der Behandlung
von Interrupts verbringen?
X / 32 bit)*100 μs *100 % =100 % ->
  = 32 * (1/100) Mbit/s = 320 kBit/s
```

```
static uint32_t a = 5;
static uint32_t b = 7;
  int main (void)
    uint32 t res
   \underline{res} = \underline{square}(\underline{a}) + \underline{b};
            = internal linkage
а
            = internal linkage
b
            = external linkage
main
            = no linkage
square
           = external linkage1)
```

#include "square.h'

| Object File Section Name Enthaltene Information | Enthaltene Information                                                                                            |
|-------------------------------------------------|-------------------------------------------------------------------------------------------------------------------|
| Code Section                                    | Instruktionen                                                                                                     |
| Data Section                                    | Globale Daten                                                                                                     |
| Symbol Table                                    | Liste der internen, importierten und exportierten Symbole                                                         |
| Relocation Table                                | Adressen der Instruktionen und Daten deren<br>Zugriff auf Symbole im Laufe des Linkens<br>angepasst werden müssen |

#### Tasks of a Linker

- Merge object file data sections
  - Place all data sections of the individual object files into one data section of the executable file
- Merge object file code sections
  - Place all code sections of the individual object files into one code section of the executable file
- Resolve used external symbols
  - Search missing addresses of used external symbols
- Relocate addresses
  - Adjust used addresses since merging the sections invalidated the original addresses1)

| Linker-Task                   | Situation                                                                                |
|-------------------------------|------------------------------------------------------------------------------------------|
| 1) Merge code sections        | Modul A ruft eine Funktion aus Module B auf                                              |
| 2) Merge data sections        | Modul A und Modul B enthalten Instruktionen                                              |
| 3) Resolve referenced symbols | Modul A und Modul B enthalten globale Daten                                              |
| 4) Relocate addresses         | d) Verwendete Referenzen im Code müssen an die neue<br>Lage der Symbole angepasst werden |

#### Impact on system performance

Percentage of CPU time used to service interrupts

Example keyboard

fint = wie oft kommt er vor fisr = zeit benötigt zum bearbeiten

$$f_{INT} = 20 \text{ Hz} = 20 \frac{1}{s}$$
 $t_{ISR} = 6 \text{ us}^{-1}$ 
Impact = 20 Hz \* 6 us \* 100 % = 0.012 %

Example serial interface with 230'400 Baud

$$f_{INT}$$
 = 230'400 / 8 = 28'800 Hz  
 $t_{ISR}$  = 6 us <sup>1)</sup>  
Impact = 28'800 Hz \* 6 us \* 100 % = 17.3 %

### t<sub>ISR</sub> > "Time between two interrupt events"

- Some interrupt events will not be serviced (lost)
  - Data will be lost
- f<sub>INT</sub> as well as t<sub>ISR</sub> may vary over time
  - Average may be ok, but individual interrupt events may still be lost

wenn interrupt länger braucht als zeit bis zum nächsten interrupt gehen daten verloren

- Caution in case of several interrupt sources
  - Interrupts can occur simultaneously
  - Computing power required for both ISRs



access 1: read von Adresse 0x6100'ABC8 mit Wert 0x1122'3344 access 2: write nach Adresse 0x6100'ABC8 mit Wert 0x5566'7788

esen Sie den Wert eines 8-bit Control Registers an der Adresse 0x6100 '0007 in eine von Ihnen zu definierende Variable ein. #define M¥ BYTE REG (\*((volatile uint8 t \*)(0x61000007))) uint8\_t my\_var;

my\_yar = M¥\_BYTE\_REG;

gebaut.

Bits eines 16-Bit Control Registers an Adresse 0x6100 '0008 auf ,1'. #define M\(\text{MY\_HALFWORD\_REG}\) (\(\text{\*((volatile uint16\_t \*)(0x61000008)))}\) MY HALFWORD REG = OXFFFF;

Warten Sie in einer Schleife, bis Bit 15 im 32-bit Control Register an der Adresse Ox6100 'OOOC auf ,1' gesetzt ist.

#define M¥; WORD REG (\*((volatile uint32 t\*)(0x6100000C))) while(! (MY\_WORD\_REG & 0xOO008000)){}

Setzen Sie Bit 16 im Control Register an Adresse Ox6100 '0010 auf

.1' ohne die anderen Bits des Registers zu verandern.

#define MY\_WORD\_REG2 (\*((volatile uint32\_t \*> (0x6l0000l0)))

| #define MY_WORD_REG2 (*((volatile uint32_t                                                                               | *> (Ox6)     | 1000010))          | )          |                    |
|--------------------------------------------------------------------------------------------------------------------------|--------------|--------------------|------------|--------------------|
| MY_WORD_REG2  = 0x00010000;                                                                                              | NOR Flash 1) |                    | NAND Flash |                    |
|                                                                                                                          | trifft zu    | trifft<br>nicht zu | trifft zu  | trifft<br>nicht zu |
| Erlaubt das Ausführen von Programmcode direkt aus dem Speicher.                                                          | X            |                    |            | X                  |
| Der Speicher kann nur Sektor-weise gelöscht, d.h. auf '1' geschrieben werden.                                            | X            |                    | X          |                    |
| Eignet sich für wahlfreie Zugriffe auf einzelne Bytes.                                                                   | X            |                    |            | X                  |
| Eignet sich für das effiziente Speichern von grossen<br>Datenblöcken.                                                    |              | X                  | X          |                    |
| Erfordert eine spezielle Schnittstelle, welche nicht mit asynchronous SRAM Lesezugriffen kompatibel ist.                 |              | X                  | X          |                    |
| Bits in einem einzelnen Byte können immer auf '0' geschrieben werden.                                                    | X            |                    | X          |                    |
| Bits in einem einzelnen Byte können immer auf '1' geschrieben werden.                                                    |              | X                  |            | X                  |
| Wenn Programmcode abgelegt wird, dann muss<br>dieser in der Regel vor der Ausführung ins RAM<br>geladen werden.          |              | X                  | X          |                    |
| Verwendet die Floating Gate Transistor Technologie                                                                       | X            |                    | X          |                    |
| Der erste Lesezugriff benötigt eine hohe Latenzzeit,<br>die folgenden Lesezugriffe erfolgen aber sehr viel<br>schneller. |              | X                  | X          |                    |
| Grosse Datenblöcke können schnell abgespeichert werden.                                                                  |              | X                  | X          |                    |
| Wird vor allem für das Speichern von Programmcode<br>und von persistenten Daten eingesetzt.                              | X            |                    |            | X                  |
| Solid-State-Disks (SSD) werden aus diesem Speicher                                                                       |              | X                  | X          |                    |

## Asynchronous SRAM

| <del>CS</del> | ŌĒ | $\overline{WE}$ | I/O      | Function         |
|---------------|----|-----------------|----------|------------------|
| L             | L  | Н               | DATA OUT | Read Data        |
| L             | Χ  | L               | DATA IN  | Write Data       |
| L             | Н  | Н               | HIGH-Z   | Outputs Disabled |
| Н             | Χ  | Х               | HIGH-Z   | Deselected       |

#### access 1: 0x6100'ABCB 0x11 0x6100'ABCA $0 \times 22$ 0x6100'ABC9 0x330x6100'ABC8 0x44access 2: 0x6100'ABCE 0x55 0x6100'ABCA 0x66 0x6100'ABC9 0x7 0x6100'ABC8 0x88

**Bus Timing Options** 

synchronous RAM

26 = 64 Byte Adressen

Unter welchen Adressen (in Hex) kann das Control

System Bus mit den 6 Adresslinien A[5:0].

Register angesprochen werden, wenn nur die oberen 4 Adressleitungen wie folgt dekodiert

werden: select = A[5] & A[4] & !A[3] & !A[2]  $1100XXb \rightarrow 0x30, 0x31, 0x32, 0x33$ 

genau unter der Adresse 0x28 angesprochen

select = A[5] & !A[4] & A[3] & !A[2] & !A[1] & !A[0]
Address lines Unidirectional: From master to slave, Number of lines -> yields size of address space, Cortex-M 32 parallel address lines, 2 32 = 4 Giga addresses 0x0000'0000 - 0xFFFF'FFFF

Data lines 8, 16, 32 or 64 parallel lines of data, bidirectional (read/write)

Control signals Control read/write direction, Provide timing information 1). Clock edges control bus transfer on both sides. Used

'n

Well



by almost all on-chip busses, Off-chip: DDR and

Asynchronous: Slaves have no access to the clock of

the master Control signals carry timing information to

allow synchronization, Widely used for low data-rate

off-chip memories ->parallel flash memories and

Wie viele Adresspins benotigt der Baustein? 64K = 2"' a 16 Adresspins a ADDR[15:0]

Unter wie vielen 64KByte Adressblocken kann auf den Baustein zugegriffen werden? A[25:16] -> 10 Adresslinien -> 2^10 = 1024 Adressblocke: 0X68XX'0000, 0X69XX'0000, 0x6AXX'0000, 0X6BXX'0000

CPU writes 0x8899 'AABB to address 0x2100 ' 0248

R0,=0x2100'0248 R1,=0x8899'AABB R1,[R0]









when the slave is ready to provide the data

#### SDRAM – Synchronous Dynamic RAM



### Non-volatile Memory - Flash



| Static RAM (SRAM)                                                          | Synchronous Dynamic RAM (SDRAM)                                                                                         |  |
|----------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|--|
| Flip-flop/latch → 4 Transistors / 2 resistors                              | Transistor and capacitor                                                                                                |  |
| b !b                                                                       | bit line                                                                                                                |  |
| word line                                                                  | word line                                                                                                               |  |
| Large cell  Low density, high cost  Up to 64 Mb per device                 | Small cell  High density, low cost  Up to 4 Gb per device                                                               |  |
| Almost no static power consumption  • Static i.e. no accesses taking place | Leakage currents  Requires periodic refresh                                                                             |  |
| Asynchronous interface (no clock)  • Simple connection to bus              | Synchronous interface (clocked)  Requires dedicated SDRAM Controller                                                    |  |
| All accesses take roughly the same time                                    | Long latency for first access of a block     Fast access for blocks of data (bursts)     Large overhead for single byte |  |

|              | NOR Flash                                                                                          | NAND Flash                                                                                                                          |  |  |
|--------------|----------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Topology     | West 1995 1995 1995 1995 1995 1995 1995 199                                                        | **************************************                                                                                              |  |  |
| Applications | Execute code directly from memory     Persistent device configurations     (replacement of EEPROM) | File-based IO, disks     Large amounts of sequential data<br>(images, SD cards, SSD)     Load programs into RAM before<br>executing |  |  |
| Density      | Medium                                                                                             | High Up to 1 Tbit                                                                                                                   |  |  |
| Interface    | Read same as asynchronous SRAM     Types with serial interface available                           | Special NAND flash interface     Error correction for defective blocks                                                              |  |  |
| Access       | Random access read ~0.12 μs  Writing individual bytes possible Slow writes ~180 μs / 32 Byte       | Slow random access read: 1. Byte 25 µs, then 0.03 µs each Writing individual bytes difficult Fast block write ~300 µs / 2'112 Bytes |  |  |