I registri sono delle celle di memoria all'interno della unità operativa della CPU

Servono a memorizzare i dati su cui la ALU deve lavorare (gli operandi) ed i risultati calcoltati dalla ALU stessa. (idem per la FPU).

Il registro dei flag memorizza una serie di "bit" singoli, ciascuno dei quali indica un aspetto dell'ultima operazione eseguita dalla ALU/FPU (zero, negativo, overflow, ...)

Il clock è un segnale periodico presente all'interno dell'elaboratore, che serve a temporizzare le operazioni interne alla CPU. Ogni operazione dell'elaboratore avviene in corrispondenza di un instante di clock. È caratterizzato da un periodo T (in ns) o da una frequenza f (in GHz), con T = 1/f.



- Colle -> indivizzate ABUS.

Max ceile = 2 | ABUS | - Dim. celle = | DBUS) Sivemen centual 1ABUS 1 RAM # 5t = Ncerlo x Dim. cells

MEM = 4 MB dim. celle =  $\frac{4MB}{2B}$  = 2B =  $\frac{2MB}{2B}$  = 2D = 2D = 2D = 2D celle

ABUS 7/21 Lit

La FPU fa parte dell'unità operativa della CPU, e contiene i circuiti logici in grado di svolgere le operazioni aritmetiche (+ - \* :) e matematiche (exp, radici, trig, ...) su numeri rappresentati in virgola mobile (floating point), single o double precision

La ALU fa parte dell'unità operativa della CPU, e contiene i circuiti logici in grado di svolgere le operazioni aritmetiche (+ - \* :) e logiche (and/or/not) su numeri rappresentati in binario puro o complemento a 2

RM = 64 kB ABUS = 12 6;t  $\rightarrow$  2 celle dim. celle =  $\frac{mem.tot}{n^{\circ}celle} = \frac{64 \text{ kB}}{2^{12}} = \frac{2^{6} 2^{10} 2^{3}}{2^{12}} = 2^{7}$ 

 $=2^{7}$  Lit = 128 Sit

Il ciclo macchina di un elaboratore di compone di 3 fasi che ripetono all'infinito: Fetch, Decode, Execute.

FETCH: la CPU legge dalla RAM il codice della prossima istruzione da eseguire (l'indirizzo della cella di memoria è nel registro PC - program counter), il codice dell'istruzione viene salvato nel registro IR - Instruction register. IR = MEM(PC) DECODE: Sulla base del contenuto del IR (istruzione da eseguire), si definiscono i COMANDI che l'UC invierà alla UO EXECUTE: la UO esegue i comandi che sono stati decisi nella fase di Decode

"64 bit" rappresenta la dimensione dei dati su cui lavora la CPU: la dimensione dei registri, la dimensione della ALU, parallelismo della memoria, dimensione del DBUS.

64 bit è la dimensione "naturale" dei dati trattati (la dimensione di un 'int').

64 bit è un compromesso tra la capacità di calcolo (più bit = più potenza) e il costo realizzativo (più bit = più area di silicio delle CPU e memorie = più costi).

REGISTRI interface (USB, rete, SATA,...)

MEY - 4MB 1805 = 165+ -> 2 celle dim.celle = MEM = 4MB = 22 20 23 = 29

h'celle = 216 - 23 Lit = 512 Lit

ABUS = 20 sit celle = 4 site

Nell'elaboratore abbiamo più memorie con caratteristiche diverse:

- più veloci (e costose) ma meno capienti, più vicine alla CPU
- più lente (e meno costose) e più capienti, più lontane dalla CPU

Registri, Cache L1, Cache L2, RAM, memoria di massa (SSD, Hard Disk)

In un sistema di elaborazione abbiamo 3 bus:

- Address Bus indica gli indirizzi di memoria (indirizzi dei periferici) da cui leggere o scrivere un dato. L'indirizzo è impostato dalla unità di controllo
- Data Bus contiene il dato letto dalla memoria (o da periferico di input) o il dato da scrivere in memoria (su un periferico di output). Può essere impostato dalla UO (scrittura) oppure dalla RAM (o periferico) (lettura)
- Control Bus contiene una serie di segnali di "comando" (la UC ordina l'operazione da fare, la tempistica, lo stato dell'operazione eseguita)



La velocità di clock è sempre andata aumentando per costruire sistemi di elaborazione a maggiori prestazioni, grazie al miglioramento tecnologico (transistor, porte logiche, memorie) più veloci.

Negli ultimi anni per motivi fisici e tecnologici la frequenza di clock non è aumentata oltre ai 3-4 GHz. L'aumento delle prestazioni si è ottenuto con mezzi diversi (es. multi-core).

SERME

-1 FILO

ST = Seviding A

PARILOD

RAP

BUS interni