



# 十、复习重点



- 1. 计算机系统概述
- 2. 数据信息表示
- 3. 运算方法与运算器
- 4. 存储系统
- 5. 指令系统
- 6. 中央处理器
- 7. 总线系统
- 8. 输入输出系统



- 1. 计算机系统概述
- 2. 数据信息表示
- 3. 运算方法与运算器
- 4. 存储系统
- 5. 指令系统
- 6. 中央处理器
- 7. 总线系统
- 8. 输入输出系统



# 数据表示

n 真值(+/-)、原码(0/1)、补码(0/1,负数逐位取反、末尾加1,表示范围)

○ 8 位整数的补码表示范围 [-128,127)

n 整数都采用补码来表示

n 32位 IEEE 754 浮点数表示:符号位、阶码(8位移码/偏移量127)、尾数(原码)

n 作为运算器、内存数据存储的基础

## 信息校验

- n 码距概念:检一,纠一(假设不发生两位错),检二&纠一
- n 奇偶校验码概念、检错纠错性能(码距 = 2)

最小码距检错纠错10021032或 142且 1

n 海明码:采用分组交叉奇偶校验,检错码值表示出错位置

$$N = k + r$$
  $2^r - 1$  码距 >= 3

- p 编码方式:数据位和校验位布局,校验位/检错位逻辑表达式
- p 解码纠错方式

7



| H <sub>7</sub> | H <sub>6</sub> | H <sub>5</sub> | H <sub>4</sub> | H <sub>3</sub> | H <sub>2</sub> | $H_1$ |
|----------------|----------------|----------------|----------------|----------------|----------------|-------|
| $D_4$          | $D_3$          | D <sub>2</sub> | $P_3$          | $D_1$          | P <sub>2</sub> | $P_1$ |

- $\blacksquare$   $G_1 = P_1' \oplus D_1' \oplus D_2' \oplus D_4'$
- $\blacksquare$   $G_2 = P_2' \oplus D_1' \oplus D_3' \oplus D_4'$
- $\blacksquare$   $G_3 = P_3' \oplus D_2' \oplus D_3' \oplus D_4'$

|           | $G_3 G_2 G_1$ | 出错位               | 备注 (假设只有1位错)                                                        |                                                    |
|-----------|---------------|-------------------|---------------------------------------------------------------------|----------------------------------------------------|
|           | 000           | 数据正常              | 生成校验位 P <sub>3</sub> P <sub>2</sub> P <sub>1</sub> ,接收端计            | 上算检错位 G <sub>3</sub> G <sub>2</sub> G <sub>1</sub> |
|           | 001           | H₁出错              | H₁出错仅仅导致 P₁位出错                                                      | P <sub>1</sub> 存放在 H <sub>1</sub> 位置               |
| 3 个校验位/组, | 010           | H <sub>2</sub> 出错 | H <sub>2</sub> 出错仅仅导致 P <sub>2</sub> 位出错                            | P <sub>2</sub> 存放在 H <sub>2</sub> 位置               |
| 数据位出错导致   | 100           | H <sub>4</sub> 出错 | H <sub>4</sub> 出错仅仅导致 P <sub>3</sub> 位出错                            | P3存放在 H4位置                                         |
| 多个检错位出错   | 011           | H <sub>3</sub> 出错 | H <sub>3</sub> 参与 G <sub>2</sub> G <sub>1</sub> 两校验组                | D <sub>1</sub> 存放 H <sub>3</sub>                   |
|           | 101           | H <sub>5</sub> 出错 | H <sub>5</sub> 参与 G <sub>3</sub> G <sub>1</sub> 两校验组                | D <sub>2</sub> 存放H <sub>5</sub>                    |
|           | 110           | H <sub>6</sub> 出错 | H <sub>6</sub> 参与 G <sub>3</sub> G <sub>2</sub> 两校验组                | D <sub>3</sub> 存放H <sub>6</sub>                    |
|           | 111           | H <sub>7</sub> 出错 | H <sub>7</sub> 参与 G <sub>3</sub> G <sub>2</sub> G <sub>1</sub> 三校验组 | D <sub>4</sub> 存放H <sub>7</sub>                    |

计算机组成原理

#### 信息校验



n CRC 码:编码后校验码可被生成多项式整除(模2),解码余数不为零表示出错

 $p \ N = k + r \ 2^r - 1 \$  码距 >= 3

▷ 编码:数据左移 r 位 + 数据多项式除以生成多项式的余数

p 解码纠错:根据余数值确定出错位



加减不进位/借位,除法: 余数首位为1/0,商上1/0

- 1. 计算机系统概述
- 2. 数据信息表示
- 3. 运算方法与运算器
- 4. 存储系统
- 5. 指令系统
- 6. 中央处理器
- 7. 总线系统
- 8. 输入输出系统



#### 加法器

#### n 一位全加器,串行加法器:逻辑表达式、电路图、延迟分析



n 先行/并行进位,快速加法器

$$G_i = X_i Y_i$$
 进位生成函数 Generate  $P_i = X_i \oplus Y_i$  进位传递函数 Propagate  $C_{i+1} = G_i + P_i C_i$ 

#### |||补码一位乘法((除法不考))

递归运算: 
$$\sum_{i+1} = (\sum_{i} + (Y_{n-i+1} - Y_{n-i}) \times [X]_{i}) \times 2^{-1}$$



- $[-X]_{*}=1.0011$
- Y<sub>n+1</sub>Y<sub>n</sub>决定累加值

$$\Box \sum + = (Y_{n+1} - Y_n)[x]_{i \in A}$$

- 算术右移
- 5 次加法, 4 次移位

| ∑=0 | 00.0000         |      | 乘数判断位Y <sub>n</sub> Y <sub>n+1</sub> |
|-----|-----------------|------|--------------------------------------|
|     | +11.0011        |      | 1.11010                              |
|     | 11.0011         |      |                                      |
|     | →11.1001        | 1    | .111 <u>01</u>                       |
|     | +00.1101        |      |                                      |
|     | 00.0110         | 1    |                                      |
|     | →00.0011        | 01   | .11 <u>10</u>                        |
|     | +11.0011        |      |                                      |
|     | 11.0110         | 01   |                                      |
|     | →11.1011        | 001  | . 1 <u>11</u>                        |
|     | +00.0000        |      |                                      |
|     | 11.1011         | 001  |                                      |
|     | <b>→11.1101</b> | 1001 | . <u>11</u>                          |
|     | +00.0000        |      |                                      |
|     | 11.1101         | 1001 | ← 最终乘积                               |
|     |                 |      |                                      |

#### || 浮点数运算

- n 对阶(小阶对大阶,求阶差,尾数右移)
- n 尾数求和
- n 规格化(左规,右规)
- n 溢出判断(阶码是否溢出)
- n 舍入(截去、0舍1入、偶数舍入)

$$X = 2^{E_x} M_x$$
+  $Y = 2^{E_y} M_y$ 
???????

#### || 运算溢出

- n加法溢出
  - ▷ 符号位进位位 Cf、数据最高位进位位 Cn 相异则溢出 Overflow = Cf Cn
  - p 双符号位 f1、f2 相异则溢出 Overflow = f1 f2
- n 乘法溢出
  - p 高位值是否都等于符号位
- n 浮点数运算溢出
  - p 阶码是否溢出

- 1. 计算机系统概述
- 2. 数据信息表示
- 3. 运算方法与运算器
- 4. 存储系统
- 5. 指令系统
- 6. 中央处理器
- 7. 总线系统
- 8. 输入输出系统



## 存储系统考察重点

- n 存储器扩展与连接
- n 高速缓存cache
- n 虚拟存储器

#### ||存储器扩展((考试题))



- n 某计算机字长为 32 位,主存容量为 512K × 32 位,地址空间如下。
  - 00000 H ~ 0FFFF H 是保留区域

  - 30000 H ~ 7FFFF H 是RAM区域
- n 请用 64K × 32 位的ROM芯片、128K × 16 位的RAM芯片设计一个 主存储器。
  - p 共需要\_\_\_\_片ROM芯片和\_\_\_片RAM芯片,给出简单计算分析。
  - p 绘制CPU与存储芯片连接示意图。

MREQ#

 $\mathbf{A}_{\mathbf{18-0}}$ 

R/W#

**CPU** 

 $D_{31} \sim D_0$ 

#### | 存储器扩展((考试题))



64K 字的保留区域, 128K 字的 ROM 区域, 320K 字的 RAM 区域

#### 3:8 译码器



#### || 存储器扩展((考试题))





计算机组成原理 19

## 高速缓存

- n 全相联
- n直接相联
- n组相联











20

#### 高速缓存



程序

- n 结合程序,分析主存地址格式、缓存容量、载入和替换过程、命中/缺失率等
  - 主存地址空间大小为256MB,按字节编址。指令、数据Cache 各 8行,Cache行大小为 64B,数据Cache直接相联。现有两功能相同的程序A,B,其伪代码如下所示:
  - 假定int型数据为32位补码,程序编译时i,j,sum均分配在寄存器中,数组a按行优先方式 存放,首地址为320(十进制)。

```
int a[256][256];

for (i = 0; i < 256; i++)

for (j = 0; j < 256; j++)

sum += a[i][j];

int a[256][256];

for (j = 0; j < 256; j++)

A

sum += a[i][j];
```

- 1) 若不考虑用于Cache一致性维护和替换算法的控制位,数据cache的总容量是多少?
- 2)数组元素a[0][31],a[1][1]所在主存块对应的cache行分别是多少,行号从零开始。
- (3)程序A, B的数据访问命中率各是多少? 那个程序的执行时间更短?

计算机组成原理 21

#### 虚拟存储器



- n 虚拟存储器原理,页表,TLB,缺页异常
- n 分析地址格式、地址转换(页表)、数据访问过程
- n 掌握教材例4.7





22

- 1. 计算机系统概述
- 2. 数据信息表示
- 3. 运算方法与运算器
- 4. 存储系统
- 5. 指令系统
- 6. 中央处理器
- 7. 总线系统
- 8. 输入输出系统



#### 指令系统考察重点

- n 指令格式分析
  - □ 给定指令系统包含的指令类型和格式,分析指令系统特点,如指令条数、跳转范围
  - 给定指令系统的功能设计目标,设计指令格式
- n 寻址方式
  - 不同寻址方式对比
  - p 分支指令跳转后PC的值
- n CISC与RISC的区别



24

- 1. 计算机系统概述
- 2. 数据信息表示
- 3. 运算方法与运算器
- 4. 存储系统
- 5. 指令系统
- 6. 中央处理器
- 7. 总线系统
- 8. 输入输出系统



## CPU 工作原理

#### n 根据 RTL 描述、CPU 架构,给出数据通路、控制信号

| # | 指令                       | 指令功能 (RTL描述)                              |
|---|--------------------------|-------------------------------------------|
| 1 | <pre>lw rt,imm(rs)</pre> | R[rt]   M[R[rs] + SignExt(imm)]           |
| 2 | sw rt,imm(rs)            | M[R[rs] + SignExt(imm)]← R[rt]            |
| 3 | beq rs,rt,imm            | if(R[rs]==R[rt]) PC←PC+4+SignExt(imm)<< 2 |
| 4 | addi rt,rs,imm           | $R[rt] \leftarrow R[rs] + SignExt(imm)$   |
| 5 | add rd,rs,rt             | $R[rd] \leftarrow R[rs] + R[rt]$          |

| 节拍 | 数据通路 (数据流)     | 控制信号(控制流)                                                      |  |
|----|----------------|----------------------------------------------------------------|--|
| T1 | PC→AR, PC→X    | PC <sub>out</sub> , AR <sub>in</sub> , X <sub>in</sub>         |  |
| T2 | X+4→Z          | +4                                                             |  |
| T3 | Z→PC, M[AR]→DR | Z <sub>out</sub> , PC <sub>in</sub> , DRE <sub>in</sub> , Read |  |
| T4 | DR→IR          | DR <sub>out</sub> , IR <sub>in</sub>                           |  |



#### CPU 控制器设计

n 设计状态机(三级/现代时序),控制信号表达式(硬布线),中断实现







$$C_n = \sum_{m,i,k,j} (I_m \cdot M_i \cdot T_k \cdot B_j)$$

Z<sub>out</sub>, AR<sub>in</sub>

DRE<sub>in</sub> Read

DR<sub>out</sub>, R<sub>in</sub>

Read = 
$$M_{IF} \cdot T3 + \iota_W \cdot M_{EX} \cdot T2$$

执行周期

$$IR(I)_{out} = (Lw+sw) \cdot M_{cal} \cdot T2 + addi \cdot M_{EX} \cdot T2$$

Zout, ARin

Rout, Rs/Rt, DRin

DRE<sub>out</sub>, Write

#### CPU 控制器设计

- n 微程序,微指令,控制字段(PIR、、Pequal、Pend or 下址字段)
- n 缩减指令长度:微命令编码(压缩互斥性微指令)、计数器法(增加 P<sub>end</sub>)





#### 中断异常处理处理

#### n 软硬件升级

- 一 开关中断
  - u 增加IE寄存器
- 保存断点
  - 山增加EPC寄存器/堆栈
- p 中断识别
  - □增加中断控制逻辑
- p 软件支持
  - ueret指令功能与实现
- n 状态机如何升级
- n 微指令,微程序控制器如何升级
- n 完整的中断流程



- 1. 计算机系统概述
- 2. 数据信息表示
- 3. 运算方法与运算器
- 4. 存储系统
- 5. 指令系统
- 6. 中央处理器
- 7. 总线系统(通常不会单独考)
- 8. 输入输出系统



# I/O 系统考察重点

- n 三种数据传输方式:程序(定时)查询、中断、DMA
  - 概念和工作原理,中断优先级
- n 计算分析三种方式的 CPU 开销,占比
  - p 熟练掌握教材上的若干CPU开销计算的例题
  - 个 什么场合适用什么传输方式

#### || 计算分析三种方式的 CPU 开销

n 某计算机CPU主频500MHz, CPI为5。假定某外设的数据传输率为0.5MB/s,采用中断方式与主机进行数据传送,以32位为传输单位,对应的中断服务程序包含18条指令,中断服务的其他开销相当于2条指令的执行时间。

在中断方式下, CPU用于外设I/O的时间占整个CPU时间的百分比是多少?

当外设的数传率为5MB/s时,改用DMA方式。假定DMA传送块大小为5000B,且DMA预处理和后处理的总开销为500个时钟周期,则CPU用于该外设I/O的时间占整个CPU时间的百分比是多少(假定DMA与CPU之间没有访存冲突)

查询方式计算 CPU 开销:查询次数 \* 每次查询花费的时钟周期数

