# DIGITAL DESIGN WITH FPGA CAMP

CONTEST 2: BITMAP PATTERN TO HDMI WITH DDR BUFFER

















#### HDMITEST BLOCK DIAGRAM

#### **HDMITest**



- วงจรตัวอย่างที่จะส่งข้อมูลภาพทดสอบเป็น Color bar แนวตั้งไปยังจอผ่าน HDMI interface ด้วย resolution 1024x768 pixel
- ข้อมูลระหว่างวงจรสร้างภาพ (TestPatt) กับวงจรแสดงภาพ (HDMI) จะถูกส่งผ่าน FIFO
- วงจร TestPatt ทำงานภายใต้ Clk ที่ชื่อ UserClk ในขณะที่วงจร HDMI ทำงานภายใต้ Clk ที่ชื่อ HDMIUserClk













#### HDMI MODULE

- HDMI เป็น IP ที่สร้างขึ้นสำหรับการ Interface ระหว่าง Max10 กับ AD7513
- สัญญาณสีแดง คือ สัญญาณที่ขาของ FPGA สำหรับ Interface กับ AD7513
- สัญญาณชื่อสีน้ำเงินคือสัญญาณภายในสำหรับผู้ใช้งาน ใช้ควบคุมการทำงานของ HDMI

ภายใน HDMI-IP จะถูกแบ่งออกเป็น 2 ส่วน

- HDMIConfig ใช้สร้างสัญญาณควบคุมการทำงาน ด้วย I2C Protocol
- VGAGenerator ใช้สร้างสัญญาณข้อมูลสำหรับการ แสดงผลบนจอภาพด้วย VGA Protocol















Blue: User Control I/F Orange: FIFO Write I/F

- สร้าง HDMIReq เพื่อให้ HDMI module เริ่มทำงาน
- เขียนข้อมูลลง FIFO ซึ่งเป็นข้อมูล Color Bar pattern เพื่อแสดงภาพ

















#### HDMITEST: FIFO WRITE I/F



254 TestPatt มีหน้าที่ในการสร้างข้อมูลที่ <mark>จะแสดงออกบนจอภาพแล้วเขียนลง</mark> <mark>ไปใน FIFO บน clock domain ชื่อ</mark> UserClk

```
-- HDMI test pattern generator
                                       <mark>เติมค่า HDMIFfWrCnt ให้มี</mark>
u TestPatt : TestPatt
Port map
                                      <mark>ขนาด 16 บิตด้วยการใส่</mark> 1 ที่
    RstB
                     => rSysRstB
                                       MSB เพื่อเช็คพื้นที่ว่างใน FIFO
                     => UserClk
    Clk
    HDMIReq
                     => HDMIRea
    HDMIBusy
                     => HDMIBusy
    HDMIFfWrEn
                     => HDMIFfWrEn
    HDMIFfWrData
                     => HDMIFfWrData
    HDMIFfWrCnt
                     => HDMIFfWrCnt
-- Fill zeros
HDMIFfWrCnt (15 downto 8)
                              <= (others=>'1')
HDMIFfRdCnt (15 downto 8)
                             <= (others=>'0'):
-- AsyncFifo TestPatt -> HDMI
u asyncfifo256x24 : asyncfifo256x24
Port map
    aclr
                     => SysRst
    wrelk
                     => UserClk
                     => HDMIFfWrEn
    wrreq
                     => HDMIFfWrData
    data
    wrfull
                     => open
                     => HDMIFfWrCnt(7 downto 0)
    wrusedw
    rdclk
                     => HDMIUserClk
    rdreg
                     => HDMIFfRdEn
                     => HDMIFfRdData
    rdempty
                     => HDMIFfEmpty
                     => HDMIFfRdCnt (7 downto 0)
    rdusedw
```











241

242

243

244 245

246

247 248

249

250 251

252

265

267

268

269

270

271 272

273

274

275

276

#### $^{\circ}$ HDMITEST : FIFO READ I/F

#### **HDMITest**



<mark>เติมค่า HDMIFfRdCnt ให้มี</mark>ขนาด 16 <mark>บิตด้วยการใส่ 0 ล้วนเพื่</mark>อเช็คจำนวน ช้อมูลใน FIFO ที่มีอยู่

HDMI จะอ่านข้อมูลจาก FIFO มา <mark>ี แสดงผลที่จอภาพบน clock domain ชื่อ</mark> **HDMIUserClk** 

```
-- Fill zeros
HDMIFfWrCnt (15 downto 8)
                             <= (others=>'1');
HDMIFfRdCnt(15 downto 8)
                             <= (others=>'0');
-- AsyncFifo TestPatt -> HDMI
u asyncfifo256x24 : asyncfifo256x24
Port map
                    => SysRst
    aclr
                    => UserClk
    wrclk
    wrreq
                    => HDMIFfWrEn
    data
                    => HDMIFfWrData
    wrfull
                    => open
    wrusedw
                    => HDMIFfWrCnt (7 downto 0)
    rdclk
                    => HDMIUserClk
    rdrea
                    => HDMIFfRdEn
                    => HDMIFfRdData
                    => HDMIFfEmpty
    rdempty
                    => HDMIFfRdCnt (7 downto 0)
    rdusedw
-- HDMI Display interface
u HDMI : HDMI
Port map
    RstB
                    => rSysRstB
                    => UserClk
    HDMIReq
                    => HDMIReq
    HDMIBusy
                    => HDMIBusy
    HDMIStatus
                    => HDMIStatus
    HDMIUserClk
                    => HDMIUserClk
    HDMIFfRdEn
                    => HDMIFfRdEn
    HDMIFfRdData
                    => HDMIFfRdData
    HDMIFfEmpty
                    => HDMIFfEmpty
                    => HDMIFfRdCnt
    HDMIFfRdCnt
    HDMI TX INT
                    => HDMI TX INT
    HDMI I2C SCL
                    => HDMI I2C SCL
    HDMI I2C SDA
                    => HDMI I2C SDA
    HDMI TX CLK
                    => HDMI TX CLK
    HDMI TX D
                    => HDMI TX D
    HDMI TX DE
                    => HDMI TX DE
    HDMI TX HS
                    => HDMI TX HS
    HDMI TX VS
                    => HDMI TX VS
```











257

258

261

262

263 54

> 55 66

67

68

69

70

71 72

273

274

275

277 278

279

292

293

294

295 296

297

298 299 300

301

303

304

#### **TESTPATT: WRITE FIFO ENABLE**

```
u rHDMIFfWrEn : Process (Clk) Is
Begin
    if ( rising edge(Clk) ) then
        if ( RstB='0' ) then
            rHDMIFfWrEn (2 downto 0)
                                         <= "0000";
        else
            rHDMIFfWrEn(2 downto 1) <= rHDMIFfWrEn(1 downto 0);
            -- Break when free space is less than 8
            if ( HDMIFfWrCnt(15 downto 3) /= ('1'&x"FFF") ) then
                rHDM1FiWrEn(U) <= '1';
            else
                rHDMIFfWrEn(0) <= '0';
            end if:
        end if:
    end if:
End Process u rHDMIFfWrEn;
```

เช็คที่ว่างใน FIFO หากมีที่ว่างไม่น้อยกว่า 8 จะเขียนข้อมูล ถัดไปลงไปใน FIFO (ใช้ 8 เผื่อไว้เป็น latency ของ กระบวนการ process สัญญาณ)

```
HDMIReq <= rHDMIReq;

HDMIFfWrEn <= rHDMIFfWrEn(2);

HDMIFfWrData(7 downto 0) <= rHDMIBlue(7 downto 0);

HDMIFfWrData(15 downto 8) <= rHDMIGreen(7 downto 0);

HDMIFfWrData(23 downto 16) <= rHDMIRed(7 downto 0);
```

- rHDMIFfWrEn(0) : สัญญาณสำหรับนับ rHCnt และ rVCnt ซึ่ง จะนำไปเป็น input สำหรับสร้าง HDMIFfWrData
- ชัญญาณ rHDMIBlue/Green/Red จะพร้อมใช้งานหลัง rHDMIFfWrEn(0)='1' ไป 2 clock
- HDMIFFWrEn ถูกสร้างจาก rHDMIFfWrEn(2) เพื่อ sync กับ สัญญาณ HDMIFfWrData











# DISPLAY SEQUENCE TO WRITE FIFO (HDMIFFWRDATA)

d0[23:16] d0[15:8] d0[7:0] Red[7:0] Green[7:0] Blue[7:0]

| χ( | ) ——    |         |         |             |         | <b>→</b> > |
|----|---------|---------|---------|-------------|---------|------------|
|    | d0      | d1      | d2      | <br>d1021   | d1022   | d1023      |
|    | d1024   | d1025   | d1026   | <br>d2045   | d2046   | d2047      |
|    |         |         |         | <br>        |         |            |
|    | d784384 | d784385 | d784386 | d785405     | d758406 | d785407    |
|    | d785408 | d785409 | d785410 | <br>d786429 | d786430 | d786431    |

ข้อมูลแต่ละ Pixel ประกอบด้วยค่า RGB อย่างละ 8 บิตเพื่อบอก ความสว่างของ Red/Green/Blue

ข้อมูลที่แสดงออกจอภาพที่มีขนาด frame คงที่ 1024x768

<mark>ลำดับการเขียน Data ลง FIFO จะเริ่</mark>มจาก d0 ถึง d786431 <mark>เมื่อครบภาพแล้ว จะกลับมาส่งที่</mark> d0 ใหม่





















## CONTEST 1 TEST PATTERN TO HDMI WITH DDR BUFFER



# CONTEST 2 BITMAP PATTERN TO HDMI WITH DDR BUFFER



- เปลี่ยนจาก VGATestPatt เป็นวงจร UART RX เพื่อรับ ข้อมูลภาพมาจาก TeraTerm แทน
- เพิ่มวงจร BitMap pattern เพื่อนำเฉพาะข้อมูลที่เป็นภาพ จากไฟล์ มาเก็บไว้ใน FIFO เท่านั้น
- แก้ไขวงจร UserWrDdr ในส่วนที่ควบคุมสัญญาณ Address ให้มีลำดับการส่ง Address ให้ตรงกับลำดับ ของข้อมูล Bitmap
- เมื่อได้ข้อมูลครบ 1 ภาพ หากมีข้อมูลมาใหม่ ก็จะปรับ ตำแหน่งไปเริ่มต้นที่ Address แรกของ Slot 128 Mbyte ถัดไป (Address[28:27] เพิ่มขึ้น 1 และ Address[26:0]=0)











# **Start Address BITMAP FILE FORMAT** 54 Byte Header BitMap Image Store to 768 Pixel 1024x768x3 Byte Data Memory ภาพ Bitmap ที่ถูกเก็บไว้ในหน่วยความจำ 1024 Pixel ภาพ Bitmap ที่แสดงผล **End Address** ELECTRICAL ENGINEERING CHUILLINGEGEN UNIVERSITY ELECTRICAL ENGINEERING CHUILLINGEGEN UNIVERSITY ELECTRICAL ENGINEERING CHUILLINGEGEN UNIVERSITY ELECTRICAL ENGINEERING CHUILLINGEGEN UNIVERSITY

# BITMAP FILE FORMAT













#### SEND BITMAP WITH UART

<mark>คอมพิวเตอร์จะส่งข้อมูลภาพ Bitmap โดยมีลำดับการส่งคือ</mark> จาก Start Address ของ Bitmap ไปสู่ End Address (ส่ง Header 54 Byte แล้วจึงส่ง d785408 เป็นข้อมูลตัวแรก)















## SEND BITMAP WITH TERA TERM

1) เปิด Tera Term ตั้งค่า Baud Rate ให้ <mark>เรียบร้อยแล้วเลือก File -> Send file...</mark>













## SEND BITMAP WITH TERA TERM

2) เลือก File ภาพ Bitmap ที่ต้องการ



4) เลือก Open

3) <mark>ติ๊ก Binary Option ให้</mark> เป็นเครื่องหมายถูกดังภาพ











# SEND BITMAP WITH TERA TERM

<mark>5) รอจนหน้าต่างนี้หายไปการส่งไฟล์ถึงเสร็จสิ้น</mark>



หมายเหตุ : สถานะในการส่งไฟล์นี้จะ ระบุไม่ตรงกับค่าสถานะที่โปรแกรมแสดง









