### Podstawy elektroniki cyfrowej

Przemysław Ziaja 303187

October 20, 2020

### 1 Z poprzednich zajeć

#### 1.1 Zadanie 1.

```
.DEFINE VDS 5
.MODEL NMODEL NMOS (LEVEL=8, L=0.2U, W=4U)
```



#### 1.2 Zadanie 2.

Charakterystyka tranzystora NMOS przy stałym napieciu VDS, tj źródła napiecia z prawej strony schematu z poprzedniego ćwiczenia. Na bramce zmieniamy napiecie (wartość na osi x) i obserwujemy nateżenie pradu pomiedzy drenem a źródłem.



### 2 Zadanie 1.

Pytanie:

"Po lewej stronie przedstawiony jest prad płynacy przez kanał tranzystora. Wartość tego pradu jest bardzo niska w stanie wysokim na wyjściu i dość znaczna w stanie niskim. Wyjaśnij dlaczego (Spr)"

Myśle, że jest tu zawarty bład, ponieważ wykres ze sprawozdania nie przedstawia pradu tylko napiecie. W dowolnym punkcie pomiedzy opornikiem, tranzystorem i kondensatorem napiecie jest takie samo, ale nie mówi to o tym czy przez tranzystor płynie prad. Specjalnie zamieściłem fragment zadania z poprzednich laboratoriów we wstepie. Jeżeli napiecie na CLK jest niskie to przez tranzystor nie płynie prad, zatem prad wypływa przez wyjście, czyli mamy do czynienia negacja clk. Natomiast jeżeli napiecie na CLK jest wysokie to przez tranzystor płynie prad i nie wypływa on przez kondensator (skrót myślowy - Wezeł C1) w znacznej ilości(podane na laboratoriach  $V_L$ ) - znowu negacja CLK, czyli mamy inwerter.







## 3 Zadanie 2.

### 3.1 Opór 1k Ohm





# 3.2 Opór 100k Ohm



