# آزمایشگاه معماری کامپیوتر

دانشكده مهندسي كامپيوتر

دکتر سربازی تابستان ۱۴۰۳

رادین چراغی، ۴۰۱۱۰۵۸۱۵ مبین پورعابدینی، ۴۰۱۱۱۰۵۵۶ آرین نوری، ۴۰۱۱۰۶۶۶۳



# گزارش آزمایش دوم

#### ھدف

در این آزمایش سعی داریم به منظور بهبود سرعت عمل جمع، یک جمع کننده  $^{9}$  بیتی با انتخاب Cin و  $^{9}$  B[0,5]  $^{9}$   $^{9}$  A[0,5] سازیم. طبق شکل  $^{9}$  و ورودیها شامل  $^{9}$  (Carry Select Adder) و  $^{9}$  و  $^{9}$  Cout و همینطور خروجیها شامل  $^{9}$  Cout و  $^{9}$   $^{9}$  میباشند.



شكل ۲. ضربكننده ۶ بيتي با انتخاب رقم نقلي (Carry Select Adder)

Carry Select Adder میتواند با تاخیر بسیار کمتری نسبت به Ripple Carry Adder جمع دو عدد را حساب کند. دلیل این اختلاف سرعت در نحوه عملکرد Carry Select Adder نهفته است.

### ١ نحوه عملكرد:

در این نوع جمع کننده تعداد بیت های ورودی به تعدادی بازه افراز میشوند مثلا در یک جمع کننده Carry Select Adder بیتی ممکن است بیت ها به ۴ قسمت ۴ بیتی تقسیم شوند برای ۴ بیت اول مقدار Carry مشخص است و میتوانیم آن را وارد یه Adder ۴ بیتی کنیم اما برای ۴ بیتی های دوم ، سوم و چهارم مقدار Carry نامشخص است

ایده اصلی این معماری در این قسمت است که برای ۳ قسمت ۴ بیتی دیگر به ازای  $C_i = \cdot$  ,  $C_i = \cdot$  جواب آن قسمت را حساب میکنیم و بعد از مشخص شدن جواب مرحله قبلی با استفاده از یک Multiplexer بین دو حالت  $C_i = \cdot$  ,  $C_i = \cdot$  مورد درست را انتخاب میکنیم و به همین ترتیب تاخیر ای که به ازای هر قسمت اضافه میشود صرفا برابر مقدار تاخیر Multiplexer خواهد بود.



### ۲ پیاده سازی در پروتئوس

#### ۱.۲ قطعات مورد نیاز:

- ۵ عدد ۷۴۸۲
- ۲ عدد ۷۴۱۵۷

### ۲.۲ پیاده سازی طبق دستور گزارش:



شکل(۱.۲.۲)

از آنجایی که قطعه ۲-bit Adder در آزمایشگاه نداریم با استفاده از bit Adder قسمت اول جمع که Carry آن همان Carry ورودی است را طراحی میکنیم به این شکل:



حالاً با استفاده از CS۱ که همان Carry Out قسمت اول است را به عنوان ورودی به Multiplexer قسمت بعدی متصل میکنیم تا از بین ۲ ورودی خود ، ورودی درست را خروجی دهد.





### ۳.۲ نتایج پیاده سازی



در این تست اعداد ۸۱ همیشود و جمع کننده مان به درستی عمل میکند و مقدار خروجی آنها برابر ۸۱ میشود و جمع کننده مان به درستی عمل میکند



در این تست اعداد A=4 و A=7 با A=7 جمع میشوند و مقدار خروجی آنها برابر ۵۴ میشود و جمع کننده مان به درستی عمل میکند

## ۳ پیاده سازی در آزمایشگاه

در این قسمت نیز همانند قبل ابتدا یک ۴-bit Adder را روی برد متصل کرده و با LED آن را چک میکنیم. همچنین برای جمع کردن ۲ بیت بعدی از ۲ قطعه ۷۴۸۳ استفاده میکنیم (به تعداد کافی ۷۴۸۲ موجود نبود) همچنین یک Multiplexer قرار میدهیم تا از بین همچنین برای جمع کردن ۲ بیت بعدی از ۲ قطعه همیکنیم و به ۱ کند به این منظور ابتدا Datasheet قطعه های ۷۴۱۵۷، ۷۴۸۳ را بررسی میکنیم.



شكل(١.٣)





شکل(۳.۳)

همچنین برای جمع کردن ۲ بیت بعدی نیز از ۲ قطعه ۷۴۸۳ دیگر استفاده میکنیم و مشابه بالا با یک Multiplexer از بین ۲  $C_7 = \cdot, C_7 = \cdot$  بر اساس خروجی Adder دوم خروجی مناسب را انتخاب کند



شکل(۴.۳)

برای بررسی صحت عملکرد پیاده سازی انجام شده سیم های خروجی هر قسمت را با ولت سنج بررسی میکنیم و چک میکنیم که با توجه به ورودی داده شده مقادیر خروجی درست باشند ، ورودی های مدار را نیز با استفاده از خطوط مثبت و منفی برد بورد مقدار دهی میکنیم. در زیر خروجی های مدار را مشخص کرده ایم:



شكل(٥.٣)



شکل(۶.۳)