## به نام خدا



# آزمایش نهم آزمایشگاه طراحی سیستمهای دیجیتال دانشکده مهندسی کامپیوتر دانشگاه صنعتی شریف

## نویسندگان:

رادین چراغی ۴۰۱۱۰۵۸۱۵ امیرمحمد محفوظی ۴۰۱۱۰۶۴۶۹ سیدعلی جعفری ۴۰۰۱۰۴۸۸۹

تاريخ ارائه تكليف:

14.4/.0/10

#### مقدمه

در این آزمایش میخواهیم یک پردازنده با معماری پشته ای طراحی و پیاده سازی کنیم. پشته این پردازنده معادل با ۸ ثبات ۸ بیتی در این آزمایش میخواهیم یک پردازنده با معماری پشته ای طراحی و پیاده سازی کنیم. پشته این پردازنده دارای ۸ دستور در مجموعه دستورالعمل های خود است و حافظه آن ۲۵۶ خانه ۸ بیتی دارد. بایستی دقت شود که ۸ خانه آخر آن (یعنی آدرس F8 تا Y) برای Y0 رزرو شده اند. بنابراین ارتباط پردازنده با واحدهای Y1 از طریق امکان Y3 برای Y4 را استفاده از این پردازنده بتوانیم Y5 برای Y6 برای Y7 برای Y8 برای Y9 برای و با استفاده از این پردازنده بتوانیم Y9 برای Y9 برای Y9 برای Y9 برای و بیم باید به باید و بیم باید و بید و بیم باید و بید

# شرح آزمایش

ابتدا به بررسی دستورات این کامپیوتر میپردازیم. تصویر زیر دستورات موجود در این پردازنده را توضیح میدهد.

0000 PUSHC C

این دستور مقدار ثابت (Constant) ۸ بیتی C را در پشته PUSH میکند.

0001 PUSH M

این دستور مقدار خانه حافظه (یا درگاه) که با آدرس M (آدرس ۸ بیتی) مشخص شده است را خوانده و در پشته PUSH میکند.

0010 POP M

M مقدار را از پشته POP کرده و آن را در خانه حافظه با آدرس M قرار می دهد (یا به درگاه با آدرس ارسال می کند).

0011 JUMP

از پشته POP کرده و در PC قرار می دهد.

0100 JZ

اگر برچم Z برابر 1 باشد از بشته POP کرده و در PC قرار میدهد.

0101 JS

اگر پرچم S برابر 1 باشد از پشته POP کرده و در PC قرار می.دهد.

0110 ADD

دو داده بالای پشته را POP کرده با هم جمع کرده و حاصل را در بالای پشته PUSH میکند.

0111 SUB

دو داده بالای پشته را POP کرده عمل تفریق را برروی آنها انجام میدهد و حاصل را در بالای پشته PUSH میکند. همانطور که از دستورات فوق مشخص است این پردازنده دارای دو پرچم S و Z میباشد که به ترتیب نشاندهنده صفر بودن و منفی بودن حاصل آخرین جمع یا تفریق انجام شده توسط پردازنده میباشد. بنابراین این دو پرچم تنها با دستورات ADD و SUB تغییر خواهند کرد. همچنین محاسبات تماماً علامت دار و با استفاده از مکمل ۲ انجام می گیرند.

حال ماژول StackBasedProcessor را طراحی می کنیم. ورودیها و خروجیهای ماژول عبارتند از:

#### ورودىها

- clk: همان کلاک کلی مدار میباشد.
- rstN: ریست مدار بوده که فعال پایین (active low) است.
- data\_in: ورودی ۸ بیتی مدار بوده که در خانهای از حافظه قرار خواهد گرفت. در ادامه نحوه پیادهسازی مدار به صورت Memory Mapped I/O توضیح داده خواهد شد.

### خروجيها

• data\_out: خروجی ۸ بیتی مدار بوده که در خانهای از حافظه قرار خواهد گرفت. در ادامه نحوه پیادهسازی مدار به صورت Memory Mapped I/O

ابتدا ماژول را ساخته و ورودیها و خروجیهای ماژول را مشخص میکنیم. سپس آرایه رجیستری stack را طراحی میکنیم. همانطور که گفته عمق و پهنای این آرایه ۸ میباشد. همچنین رجیستر ۳ بیتی stack\_pointer را تعریف میکنیم که همواره به بالای پشته (اولین خانهی خالی) اشاره میکند.

سپس نوبت به طراحی حافظههای پردازنده میرسد. در هنگام پیادهسازی این پردازنده حافظههای داده و دستورات را از یکدیگر جدا در نظر می گیریم. بدین منظور ابتدا آرایه mem (حافظه داده) را با عمق ۲۵۶ و پهنای ۸ طراحی می کنیم. در ادامه آرایه رجیستری mem را با عمق ۳۲ و پهنای ۱۲ طراحی می کنیم. همانطور که مشخص است دستورات این پردازنده ۱۲ بیتی می باشند که ۴ بیت اول آن opcode و ۸ بیت بعدی آن آدرس یا immediate data می باشند. به همین دلیل پهنای mem را ۱۲ در نظر می گیریم. همچنین رجیستر ۵ بیتی می باشد.

همانطور که گفته شده این پردازنده دارای دو پرچم S و Z میباشد که به ترتیب نشاندهنده صفر بودن و منفی بودن حاصل آخرین جمع یا تفریق انجام شده توسط پردازنده میباشد. بنابراین در ادامه دو رجیستر SIGN و ZERO تعریف میکنیم و آنها را با صفر مقداردهی اولیه میکنیم.

سپس دو وایر ۴ بیتی opcode و ۸ بیتی value را تعریف کرده که نگهدارنده دو قسمت اصلی دستور فعلی میباشند. همچنین دو وایر ۸ بیتی add\_res و sub\_res را تعریف میکنیم که به ترتیب محتوی حاصل جمع و تفریق دو عدد بالای پشته میباشند.

تصویر زیر عملیات بالا را نشان میدهد.

```
module StackBasedProcessor
   input clk, rstN,
   input [7:0] data_in,
   output [7:0] data out
   //Stack
   reg [7:0] stack [7:0];
   reg [2:0] stack pointer;
   //Data memory
   reg [7:0] D_mem [255:0];
   //Instruction memory
   reg [0:11] I_mem [31:0];
   reg [4:0] program_counter;
   //flags
   reg SIGN = 0, ZERO = 0;
   //Instruction parts
   wire [3:0] opcode;
   wire [7:0] value;
   //add/sub results
   wire [7:0] add_res, sub_res;
```

حال پارامترهای برای مشخص کردن نوع هر دستور تعریف کرده و مقدار هر پارامتر را برابر با opcode دستوری که آن را مشخص می کند قرار می دهیم. سپس دو وایر opcode و opcode را به ترتیب برابر با ۴ بیت اول و ۸ بیت آخر دستور فعلی قرار می دهیم. دستور فعلی با [mem[program\_counter] مشخص می شود. همچنین دو وایر res و add\_res و sub\_res را نیز برابر با مقدار مناسب قرار می دهیم.

همانطور که گفته شد، ارتباط پردازنده با واحدهای ۱/۵ از طریق امکان Memory Mapped ۱/۵ پردازنده انجام می گیرد. بدین منظور دو رجیستر addr\_output و addr\_output را تعریف می کنیم و به ترتیب برابر با ۲۵۴ و ۲۵۵ قرار می دهیم. سپس خانه ای assign ،data\_out را دارد به assign ،data\_out می کنیم.

تصویر زیر عملیات بالا را نشان میدهد.

```
//Instructions
parameter PUSHC = 0;
parameter PUSH = 1;
parameter POP = 2;
parameter JUMP = 3;
parameter JZ = 4;
parameter JS = 5;
parameter ADD = 6;
parameter SUB = 7;
assign opcode = I mem[program counter][0:3];
assign value = I mem[program counter][4:11];
assign add_res = stack[stack_pointer - 1] + stack[stack_pointer - 2];
assign sub res = stack[stack pointer - 2] - stack[stack pointer - 1];
//Memory mapped I/O
reg [7:0] addr output = 255;
reg [7:0] addr input = 254;
assign data_out = D_mem[addr_output];
integer i;
```

در ادامه بخش ترتیبی مدار را طراحی می کنیم. برای این کار از یک بلاک always استفاده کرده که حساس به لبه بالارونده clk و program\_counter لبه پایینرونده rstN می باشد. در داخل بلاک در صورتی که rstN صفر باشد، مدار ریست شده و پرچمها، stack صفر خواهند شد. تصویر زیر عملیات بالا را نشان می دهد.

در صورتی که rstN برابر با یک باشد، ابتدا program\_counter را با یک جمع کرده و سپس data\_in را در خانهای از حافظه با آدرس addr\_input قرار میدهیم. در ادامه با استفاده از case دستور فعلی را بررسی میکنیم.

value: مقدار value در پشته push شده و stack\_pointer یک واحد افزایش می یابد.

PUSH: مقدار موجود در خانهای با آدرس value از حافظه در یشته push شده و stack\_pointer یک واحد افزایش می یابد.

stack\_pointer :POP یک واحد کاهش می یابد و مقدار موجود در بالای پشته در خانهای با آدرس value از حافظه قرار می گیرد.

stack\_pointer :JUMP یک واحد کاهش مییابد و مقدار بالای پشته در program\_counter قرار می گیرد.

JZ & JS در صورت یک بودن مقدار ZERO یا SIGN (بسته به نوع دستور،) stack\_pointer یک واحد کاهش مییابد و مقدار بالایی پشته در pc قرار می گیرد.

ADD & SUB: مقدار جمع یا تفریق دو خانه بالای پشته (بسته به نوع دستور،) در خانه بالای پشته قرار گرفته و در مجموع stack\_pointer یک واحد کاهش مییابد. سپس در صورتی که حاصل در صورتی که حاصل صفر یا منفی شود به ترتیب پرچمهای ZERO و SIGN به یک مقداردهی می شوند.

تصاویر زیر عملیات بالا را نشان می دهند.

```
else begin
   program_counter = program_counter + 1;
   D_mem[addr_input] = data_in;
   case (opcode)
       PUSHC: begin
            stack[stack pointer] = value;
            stack_pointer = stack_pointer + 1;
       end
            stack[stack_pointer] = D_mem[value];
            stack pointer = stack pointer + 1;
       end
       POP: begin
            stack_pointer = stack_pointer - 1;
            D_mem[value] = stack[stack_pointer];
       end
        JUMP: begin
            stack pointer = stack pointer - 1;
            program counter = stack[stack pointer];
       JZ: begin
            if(ZERO) begin
                stack_pointer = stack_pointer - 1;
                program counter = stack[stack pointer];
```

```
JS: begin
            if(SIGN) begin
                stack pointer = stack pointer - 1;
                program_counter = stack[stack_pointer];
       end
       ADD: begin
           stack_pointer = stack_pointer - 2;
            stack[stack pointer] = add res;
            stack_pointer = stack_pointer + 1;
            if(add_res == 0) ZERO = 1'b1;
            if($signed(add res) < 0) SIGN = 1'b1;</pre>
       end
       SUB: begin
           stack_pointer = stack_pointer - 2;
           stack[stack_pointer] = sub_res;
           stack pointer = stack pointer + 1;
           if(sub res == 0) ZERO = 1'b1;
            if($signed(sub_res) < 0) SIGN = 1'b1;</pre>
   endcase
end
```

حال ماژول InfixCalculator را طراحی میکنیم. در این ماژول بایستی حاصل 12 – (2 \* (2 + 23)) = ۲ را با استفاده از پردازنده محاسبه کنیم. ابتدا برای سادگی یک ماکرو به صورت زیر تعریف میکنیم که هر بار استفاده از آن بیانگر قرار گیری یک دستور پردازنده در حافظه میباشد.

```
`define instruction(address, opcode, value = 0) processor.I_mem[address] = (opcode << 8) | value
```

حال ورودیها و خروجیهای این ماژول را مشخص می کنیم. ورودیها م خروجیهای این ماژول همان ورودیها و خروجیها ماژول قبل میباشد با این تفاوت که خروجی اشد و یا مقدار خروجی قبل میباشد با این تفاوت که خروجی اشد و یا مقدار خروجی از کوره تابل نمایش خارج شود (بزرگتر از ۱۲۷ باشد) فعال می شود.

ابتدا از ماژول StackBasedProcessor نمونه گرفته و سپس Exception را با توجه به توضیحاتت بالا مقداردهی می کنیم. همچنین پارامتر به خانه ی اول حافظه اشاره می کند که به پارامتر  $tmp_var$  را تعریف می کنیم و مقدار آن را برابر با صفر می گذاریم. این پارامتر به خانه ی اول حافظه اشاره می کند که به عنوان متغیر کمکی از آن استفاده می کنیم. سپس با استفاده از بلاک initial دستورات مربوط به محاسبه 2 - (2\*(2\*(2\*))) = 2\*(2\*(2\*(2\*))) را به حافظه دستورات پردازنده اضافه می کنیم. این دستورات عبار تند از:

- 1. PUSH addr input
- 2. PUSHC 23
- 3. ADD
- 4. PUSH temp var
- 5. PUSH temp var
- 6. ADD
- 7. PUSHC 12
- 8. SUB
- 9. POP addr ouput

همانطور که مشخص است با استفاده از دستورات بالا Y = ((X + 23) \* 2) - (X + 23) محاسبه می شود.

```
initial begin
    instruction(0, processor.PUSH, processor.addr_input);
    instruction(1, processor.PUSHC, 23);
    instruction(2, processor.ADD);
    instruction(3, processor.POP, temp_var);
    instruction(4, processor.PUSH, temp_var);
    instruction(5, processor.PUSH, temp_var);
    instruction(6, processor.ADD);
    instruction(7, processor.PUSHC, 12);
    instruction(8, processor.SUB);
    instruction(9, processor.POP, processor.addr_output);
end
```

حال برای این ماژول یک تست بنچ طراحی می کنیم. پس از تعریف سیگنالها و رجیسترهای لازم برای نمونه گیری از ماژول ارم الماژول استفاده از بلاک initial و always کلاک را شبیه سازی می کنیم. سپس در یک بلاک initial دیگر ۴ تست مدار را قرار می دهیم. در دو تست آخر ورودی X را به گونه ای قرار داده ایم تا به Exception بربخوریم.

```
odule TB;
 reg clk, rstN;
 reg [7:0] data_in;
 wire [7:0] data_out;
 wire Exception;
 InfixCalculator cal(clk, rstN, data_in, data_out, Exception);
 initial clk = 0;
     data_in = 10;
      wait(cal.processor.program_counter == 10);
     $display("((%d + 23) * 2) - 12 = %d, error = %b", $signed(data_in), $signed(data_out), Exception);
     #10
     data_in = 41;
     wait(cal.processor.program_counter == 10);
     $display("((%d + 23) * 2) - 12 = %d, error = %b", $signed(data_in), $signed(data_out), Exception);
     rstN = 0;
     rstN = 1;
     data_in = -13;
     wait(cal.processor.program_counter == 10);
     $display("((%d + 23) * 2) - 12 = %d, error = %b", $signed(data_in), $signed(data_out), Exception);
     #10
     data_in = 140;
     wait(cal.processor.program_counter == 10);
     $display("((%d + 23) * 2) - 12 = %d, error = %b", $signed(data in), $signed(data out), Exception);
     $stop;
```

حال با استفاده از نرمافزار ModelSim مدار را شبیه سازی می کنیم. تصاویر زیر خروجی waveform و transcript را نشان می دهند.







```
VSIM 31> run -all

# (( 10 + 23) * 2) - 12 = 54, error = 0

# (( 41 + 23) * 2) - 12 = 116, error = 0

# ((-13 + 23) * 2) - 12 = 8, error = 1

# ((-116 + 23) * 2) - 12 = 58, error = 1

# ** Note: $stop : C:/Users/ideapad 5/Desktop/E10/TB.v(45)

# Time: 435 ps Iteration: 2 Instance: /TB
```

## خروجی flow summary

تصاویر زیر خروجی flow summary ماژولهای StackBasedProcessor و InfixCalculator را نشان میدهد. در هنگام سنتر مجبور به تغییر اندکی در کد ماژولها شدیم. این تغیر جابجایی بلاک initial موجود در ماژول InfixCalculator به ماژول میباشد.

```
Flow Status
                                    Successful - Mon Aug 05 20:48:39 2024
Quartus II 64-Bit Version
                                    13.1.0 Build 162 10/23/2013 SJ Web Edition
                                    processor
Revision Name
Top-level Entity Name
                                    StackBasedProcessor
Family
                                    Cyclone IV GX
                                    512 / 14,400 ( 4 % )
Total logic elements
  Total combinational functions
                                    380 / 14,400 ( 3 % )
  Dedicated logic registers
                                    322 / 14,400 ( 2 % )
Total registers
                                    322
Total pins
                                    18 / 81 ( 22 % )
Total virtual pins
                                   0 / 552,960 ( 0 % )
Total memory bits
Embedded Multiplier 9-bit elements
Total GXB Receiver Channel PCS
                                   0/2(0%)
Total GXB Receiver Channel PMA
                                    0/2(0%)
Total GXB Transmitter Channel PCS
                                   0/2(0%)
Total GXB Transmitter Channel PMA
                                   0/2(0%)
Total PLLs
                                    0/3(0%)
                                    EP4CGX15BF14C6
Device
Timing Models
```

```
Flow Summary
Flow Status
                                    Successful - Mon Aug 05 20:52:06 2024
Quartus II 64-Bit Version
                                    13.1.0 Build 162 10/23/2013 SJ Web Edition
                                    processor
Revision Name
Top-level Entity Name
                                    InfixCalculator
                                    Cyclone IV GX
Family
Total logic elements
                                    517 / 14,400 ( 4 % )
  Total combinational functions
                                    377 / 14,400 ( 3 % )
                                    322 / 14,400 ( 2 % )
  Dedicated logic registers
Total registers
                                    322
                                    19 / 81 ( 23 % )
Total pins
Total virtual pins
                                    0
Total memory bits
                                    0 / 552,960 ( 0 % )
Embedded Multiplier 9-bit elements
Total GXB Receiver Channel PCS
                                    0/2(0%)
Total GXB Receiver Channel PMA
                                    0/2(0%)
Total GXB Transmitter Channel PCS
                                  0/2(0%)
Total GXB Transmitter Channel PMA 0 / 2 (0 %)
Total PLLs
                                    0/3(0%)
Device
                                    EP4CGX15BF14C6
Timing Models
                                    Final
```

# خروجی RTL Viewer

تصاویر زیر خروجی RTL Viewer ماژولهای StackBasedProcessor و InfixCalculator را نشان میدهد. فایل pdf نیز در پیوست موجود است.



