## به نام خدا



آزمایشگاه معماری آزمایشگاه عدد ٤ بیتی آزمایش سوم: طراحی ضرب کننده دو عدد ٤ بیتی اعضای گروه:
اعضای گروه:
امیراردلان دهقانپور 401105901 رادین شاهدایی 401106096 باربد شهرآبادی 401106125

## مقدمه:

در این آزمایش قصد داریم که یك ضرب کننده برای دو عدد ۶ بیتی را به روش add & shift بسازیم. الگوریتمی که برای ضرب کردن دو عدد در این سوال از آن استفاده کرده ایم تا حدودی مشابه با همان روش کاغذ و قلمی است که در حالت عادی و روی کاغذ نیز از آن استفاده می کنیم ،این الگوریتم البته بهینه تر از حالت عادی این الگوریتم است زیرا در الگوریتم عادی از ALU ۸ بیتی برای جمع کردن باید استفاده می کردیم اما در اینجا از ALU ۶ بیتی برای جمع استفاده می کنیم،به صورت کلی الگوریتم مشابه با همان الگوریتم برای اعداد ۶ بیتی هستند،این الگوریتم برای اعداد ۲ بیتی هستند،این الگوریتم برای اعداد ۲ بیتی به صورت زیر اس



شکل ۱

همانطور که مشخص است در این الگوریتم یکی از دو عدد را در رجیستر Multiplicand قرار می دهیم و سپس بعد از آن در و عدد دیگر را نیز در ابتدا در ٤ بیت سمت راست رجیستر Product قرار می دهیم و سپس بعد از آن در هر مرحله این رجیستر را یك بیت به سمت چپ شیفت می دهیم و ٤ بیت سمت چپ آن را با همان رجیستر Multiplicand در هر مرحله جمع می کنیم و حاصل را در این ٤ بیت قرار می دهیم ،واحد Control نیز کاربردی که دارد این است که اگر بیت سمت راستی که خارج کرده ایم یك باشد جمع را انجام دهد و

در غیر این صورت جمع را انجام ندهد،حال با توجه به این الگوریتم متوجه می شویم که به چهار کلاك برای محاسبه حاصل ضرب دو عدد ٤ بیتی به کمك این الگوریتم نیاز داریم برای پیاده سازی این مدار در پروتیوس ،نیاز داریم که یك رجیستر ۸ بیتی برای Product داشته باشیم که این کار را به کمك کنار هم قرار دادن ۸ d-flip flop انجام می دهیم،همچنین یك واحد جمع کننده ٤ بیتی نیز می سازیم که همان کار واحد لله واحد لله می دهد و همچنین برای بخش Control نیز به یك مالتی پلکسر نیاز داریم تا به کمك بیت سمت راستی که خارج می شود بتوانیم انتخاب کنیم که چه چیزی به عنوان ٤ بیت سمت راست وارد رجیستر Product شود،همچنین در صورت سوال گفته شده است که در هنگامی که کار تمام می شود و حاصل جمع محاسبه می شود باید سیگنال end برابر با یك شود،برای این کار نیز یك شمارنده گذاشته ایم که با هر بار کلاك خوردن مدار یك واحد افز ایش پیدا می کند و هر هنگامی که بر ابر با ه شد،خروجی را نمایش می دهیم زیرا به ٤ کلاك برای محاسبه حاصل ضرب نیاز است و همچنین در ابتدای کارنیز به یك کلاك نیا داریم تا عدد دوم را در ٤ بیت سمت راست رجیستر Prodcut قرار بدهیم پس می توانیم مدار ضرب کنده را به صورت زیر نمایش دهیم:



همانطور که در مدار مشخص است در ابتدا به کمک سیگنال که به start متصل است مشخص کنیم که این سیگنال فعال باشد یا خیر،در حالت ابتدایی باید غیرفعال و صفر باشد زیرا در ابتدای امر می دانیم که باید در ۶ بیت سمت راست عدد B قرار بگیرد و در ۶ بیت سمت راست صفر قرار بگیرد، سپس بعد از آنکه سیگنال load برابر با یک شد،در مراحل بعدی در هر مرحله یک بیت شیفت به راست داریم که در مدار نیز مشخص است که Q1,Q2,Q3 یک بیت به راست رفته اند و در ۰ بیت دیگر حاصل جمع قرار داده شده است که شامل بیت های S0 تا 24 می باشد، روند این بخش نیز به این صورت است که با توجه به بیت و Q که همان بیت سمت راست خارج شده از مدار است در مالتی پلکسر تصمیم گیری می کنیم که از ۶ بیت صفر و یا ۶ بیت عدد A استفاده کنیم سپس این خروجی با ۶ بیت سمت چپ رجیستر می کنیم که از ۶ بیت صفر و یا ۶ بیت شد که یک بیت شیفت به راست داشته باشیم و صفر وارد می شد،پس بیت جمع می شد و صرفا باعث می شد که یک بیت شیفت به راست داشته باشیم و صفر وارد می شد،پس نحوه کار کرد مدار ما به صورت کلی مشابه با روندی است که توضیح داده ایم والگوریتم ضربی که در کتاب مانو آورده شده است،بخش شمارنده که به کمک آن می توانیم سیگنال end را آماده کنیم نیز به این کتاب مانو آورده شده است،بخش شمارنده که به کمک آن می توانیم سیگنال end را آماده کنیم نیز به این



شکل ۳

در این بخش نیز مشاهده می کنیم که از IC 74LS93 برای شمارش استفاده کرده ایم که به آن سیگنال کلاک متصل است همچنین از یک مقایسه کننده استفاده کرده ایم که زمانی که این عدد برابر با ه شد سیگنال آن برابر با یک شود و بتوانیم نشان دهیم که عملیات پایان یافته است،پس در نهایت مدار ما آماده شده است و شمای کلی آن به صورت شکل زیر می باشد در ادامه چند مثال نیز از کارکرد آن آورده می شود.



شکل ٤

## حال چند مثال از ورودی و خروجی ها را مشاهده خواهیم کرد:

• ورودی A برابر با ۷ و ورودی B برابر با ۲ بوده است و حاصل برابر با ۱۶ شده است.



شکل ٥

• ورودی A برابر با  $^{\circ}$  او B نیز برابر با  $^{\circ}$  او بوده است و حاصل برابر با  $^{\circ}$  است.



شکل ٦

## منابع مورد استفاده:

• كتاب معماري كامپيوتر موريس مانو