

### Universidade Federal de Santa Catarina Centro Tecnológico



Departamento de Informática e Estatística Ciências da Computação & Engenharia Eletrônica

# Sistemas Digitais

**INE 5406** 

### Aula 12-T

4. O Processador MIPS multiciclo: análise de *timing* (tempos de estabilização dos sinais, atrasos dos caminhos, caminhos críticos e frequência máxima do relógio).

Profs. José Luís Güntzel e Cristina Meinhardt

{j.guntzel, cristina.meinhardt}@ufsc.br

### Identificação dos Estágios entre Registradores





### Descrição dos Estados no Nível RT

| Nome do passo                                                                                                   | Instrução tipo R                                                                            | Instrução lw                                     | Instrução sw                | Instrução beq                        | Instrução j                          |
|-----------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------|--------------------------------------------------|-----------------------------|--------------------------------------|--------------------------------------|
| Busca da instrução                                                                                              | 0                                                                                           |                                                  | RI = Mem[PC]<br>PC = PC + 4 |                                      |                                      |
| Decodificação da instrução<br>& leitura dos registradores<br>Rs e Rt & cálculo do<br>endereço de desvio (cond.) | A = Reg [RI[25-21]]  B = Reg [RI[20-16]]  ULASaída = PC + (extensão de sinal(RI[15-0]) <<2) |                                                  |                             |                                      |                                      |
| Execução, cálculo do<br>endereço de acesso à<br>memória, término de uma<br>instrução branch/jump                | 6 JLASaída = A op B                                                                         | 2 JLASaída = A + extensão de sinal<br>(RI[15-0]) |                             | 8 ie (A == B) então<br>PC = ULASaída | 9 C = PC[31-28]   <br>(RI[25-0] <<2) |
| Término de uma instrução<br>store word ou de tipo R                                                             | 7 Reg [RI[15-11]] =<br>ULASaída                                                             | 3 RDM = Mem<br>[ULASaída]                        | Mem [ULASaída]<br>5 = B     |                                      |                                      |
| Término de uma instrução<br>load word                                                                           |                                                                                             | Reg[RI[20-16]]<br>4 = RDM                        |                             |                                      |                                      |
| Número de estados                                                                                               | 4                                                                                           | 5                                                | 4                           | 3                                    | 3                                    |

Nesta tabela, cada linha horizontal pode ser imaginada como uma borda (ativa) do relógio (observando, entretanto, que o período do relógio é fixo, independente do estado)

### Execução Multiciclo das Instruções



### Execução Multiciclo das Instruções



### Tempo de Estabilização (TE) do PC em t0



TE (sPC) = tco(PC) \*

### Quais estados escrevem no PC?

| Nome do passo                                                                                                   | Instrução tipo R                                                                            | Instrução lw                                     | Instrução sw                | Instrução beq                       | Instrução j                          |
|-----------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------|--------------------------------------------------|-----------------------------|-------------------------------------|--------------------------------------|
| Busca da instrução                                                                                              | 0                                                                                           |                                                  | RI = Mem[PC]<br>PC = PC + 4 |                                     |                                      |
| Decodificação da instrução<br>& leitura dos registradores<br>Rs e Rt & cálculo do<br>endereço de desvio (cond.) | 1 A = Reg [RI[25-21]] B = Reg [RI[20-16]] ULASaída = PC + (extensão de sinal(RI[15-0]) <<2) |                                                  |                             |                                     |                                      |
| Execução, cálculo do<br>endereço de acesso à<br>memória, término de uma<br>instrução branch/jump                | 6 JLASaída = A op B                                                                         | 2 JLASaída = A + extensão de sinal<br>(RI[15-0]) |                             | 8 e (A == B) então<br>PC = ULASaída | 9 C = PC[31-28]   <br>(RI[25-0] <<2) |
| Término de uma instrução<br>store word ou de tipo R                                                             | <b>7</b> Reg [RI[15-11]] = ULASaída                                                         | 3 RDM = Mem<br>[ULASaída]                        | Mem [ULASaída]<br>5 = B     |                                     |                                      |
| Término de uma instrução<br>load word                                                                           |                                                                                             | Reg[RI[20-16]]<br>4 = RDM                        |                             |                                     |                                      |
| Número de estados                                                                                               | 4                                                                                           | 5                                                | 4                           | 3                                   | 3                                    |















### Assim ó (Explicação com formas de onda para o PC...)

#### Caso 2:

**Instr.** i {beq, j}

Instr. i+1 inicia com PC ainda sendo atualizado; basta considerar o tco do PC



Atualização do PC avança o Estado 0 da Instr. i+1 por um tempo = tco(PC)

Conclusão: considerando-se o tco(PC) na análise de *timing* do Estado 0, leva-se este efeito em conta

### Tempo de Estabilização (TE) dos Sinais de Controle



# Tempo de Estabilização (TE) dos Sinais de Controle



### Tempo de Estabilização (TE) dos Sinais de Controle

(e dos Sinais de Próximo Estado...)



INE/CTC/UFSC Sistemas Digitais - semestre 2018/2 Slide 12T.19

**Profs. Güntzel & Meinhardt** 

### Tempo de Estabilização (TE) no Nível RT

O Caso dos registradores temporários (PC, RI, RDM, A, B, ULASaída) e do registrador de estados (RE)



<sup>\*</sup> Toma-se como referência a borda de relógio que inicia o ciclo do relógio **e** na qual o registrador é carregado (p. ex., t0, t1 etc).

### Tempo de Estabilização (TE) no Nível RT

Para Elementos Combinacionais (exceto muxes)

$$TE(cULA) = max \{ TE(Instr), TE(ULAOp) \} + td_{ctrl-ULA}$$





 $TE(Resultado) = max{ TE(mA), TE(mB), TE(cULA) } + td_{ULA}$  $TE(Zero) = max{ TE(mA), TE(mB), TE(cULA) } + td_{ULA}$ 

### Tempo de Estabilização (TE) no Nível RT

Leituras do Banco de Registradores (são assíncronas e portanto, ocorrem de maneira similar à operação de um bloco combinacional)



### Tempo de Estabilização (TE) no Nível RT

#### O Caso dos Muxes



TE (mB) = max{ TE\_S, TE(ULAFonteB) } + td<sub>mux4-1</sub>

#### Onde:

TE\_S = TE(sB) se sel= 00

TE\_S = TE(c4) se sel = 01

TE\_S = TE(es) se sel= 10

TE\_S = TE(esd) se sel = 11

**Assumindo como Exemplo os Seguintes Atrasos** 

| Componente                                                  | Característica                | Símbolo            | Valor               |  |
|-------------------------------------------------------------|-------------------------------|--------------------|---------------------|--|
| Memória                                                     | tempo para leitura            | td <sub>LMEM</sub> | 300 ps              |  |
| Memória                                                     | tempo para escrita (setup)    | td <sub>EMEM</sub> | 300 ps              |  |
| Banco de Registradores                                      | tempo para leitura            | td <sub>LREG</sub> | 70 ps               |  |
| Banco de Registradores                                      | tempo para escrita (setup)    | td <sub>EREG</sub> | 70 ps               |  |
| ULA                                                         | atraso para qualquer operação | td <sub>ULA</sub>  | 60 ps               |  |
| Qualquer mux 2:1                                            | atraso                        | td <sub>mux</sub>  | 2 ps                |  |
| mux 3:1 e mux 4:1                                           | atraso                        | td <sub>mux</sub>  | 4 ps                |  |
| PC, RI, RDM, A, B, ULASaída                                 | tempo de setup                | tsu                | 5 ps                |  |
| PC, RI, RDM, A, B, ULASaída                                 | tempo de carga                | tco                | 5 ps                |  |
| PC, RI, RDM, A, B, ULASaída                                 | tempo de hold                 | th                 | Desprezível (0 ps)  |  |
| RE (Registrador de Estados)                                 | tempo de setup                | tsu <sub>re</sub>  | Desprezível (0 ps)  |  |
| RE (Registrador de Estados)                                 | tempo de carga                | tco <sub>re</sub>  | Desprezível (0 ps)* |  |
| RE (Registrador de Estados)                                 | tempo de hold                 | th <sub>RE</sub>   | Desprezível (0 ps)  |  |
| Deslocador, extensão de sinal, portas E, OU                 | atraso                        | -                  | Desprezível (0 ps)  |  |
| Lógica de saída do controle                                 | atraso                        | td <sub>LS</sub>   | Desprezível (0 ps)* |  |
| Lógica de próximo estado do controle,                       | atraso                        | td <sub>LPE</sub>  | Desprezível (0 ps)  |  |
| Controle da ULA.<br>* isto significa que o atraso para gera | Desprezível (0 ps)*           |                    |                     |  |

INE/CTC/UFSC Sistemas Digitais - semestre 2018/2 **Profs. Güntzel & Meinhardt** 

### Exercicio 1:

- Elaborar em grupo de até 6 alunos um vídeo explicando o passo a passo do timing de um estado da FSM;
- O estado é determinado através do último digito da matrícula. Ex: matrícula terminada em 1, o estado é 1;
- Indicar as diferenças entre o MIPS monociclo e o MIPS multiciclo quanto ao timing;
- Utilizar a tabela do slide 24 para os valores de tempo;

### Exercicio 2:

- Elaborar em grupo de até 6 alunos um vídeo apresentando uma ideia de como reduzir o período de relógio do MIPS multiciclo;
- Indicar quais são as vantagens e desvantagens da abordagem proposta;