





Introdução



## Introdução

- Tecnologia de dispositivos
  - Full-custom ASIC, Standard-cell ASIC, Gate array ASIC, Simple fieldprogrammable logic device, Complex field-programmable logic device, Off-theshelf small- and medium-scaled IC (SSVMSI) components
- Representação de sistemas
  - Behavioral view, Structural view, Physical view
- Níveis de abstração
  - Transistor level, Gate level, Register transfer (RT) level, Processor level
- Ferramentas de projeto (EDA)
  - Synthesis, Physical design, Verification, Testing
- Fluxo de projeto



## Introdução







## Construções Básicas do VHDL

- Unidades de projeto
  - Entity, Architecture, Configuration, Package, ...
- Elementos lexicos
  - Comments, Identifiers, Reserved words, Numbers, characters and strings
- Objetos
  - Signals, Variables, Constants, Aiias,
- Tipos de dados e Operadores
  - Predefined data types in VHDL, Operators precedence, Data types in the IEEE std-logic-1164 package (std-logic andstd-/ogic\_vector, ...), Operators over an array data type (Concatenation, Aggregate, ...), Data types in the IEEE numeric-std package (Signed and unsigned, Overloaded Operators, Functions, Type conversion, ...)





Conteúdo



#### Comandos Concorrentes

- Todos os comandos contidos por "begin" e "end" da unidade architecture são comandos concorrentes.
- Os comandos concorrentes do VHDL são:
  - Atribuição simples;
  - Atribuição condicional;
  - Atribuição com sinal selecionado;
  - Instanciação de componentes;
  - If Generate;
  - For Generate;
  - (Process).
- Qualquer circuito combinacional pode ser especificado apenas com comandos concorrentes.



## Atribuição Simples

- Sintaxe: <target> <= <expression\_same\_type>;
- Exemplos: status <= '1'; even <= (pl and p2) or (p3 and p4); arith\_out <= a + b + c - 1;
- Implementação conceitual:





# Atribuição Simples





## Atribuição Condicional

<value>;

- Exemplos: r <= a+b when x+y>1 else a-b-1 when x>y else a+1;
- Implementação conceitual:







## Atribuição Condicional





# Atribuição com Sinal Selecionado

Sintaxe:

Exemplos: w

```
with s select

r <= a+1 when "11",

a-b-1 when "10",

a+b when others;
```

Implementação conceitual:







# Atribuição com Sinal Selecionado





## Comparação

#### Atribuição condicional:

- A ordem das condições é relevante, pois a primeira que for verdadeira especifica a atribuição que será efetuada. Portanto, pode haver mais de uma condição verdeira;
- Implementação conceitual é uma cascata de multiplexadores.

#### Atribuição com sinal selecionado:

- A ordem das condições não importa; Apenas uma única condição pode ser verdadeira;
- Implementação conceitual é um único multiplexador.



## Instanciação de Componentes

Sintaxe: <instance name> : <component name> generic map ( <name> => <value>, ... ) port map ( <formal\_input> => <expression>, <formal\_output> => <signal>, <formal\_inout> => <signal>, ... ); **Exemplos:** architecture ... component adderNbits is generic (N: positive); port (cin: in std\_logic, a, b: in std\_logic\_vector(N-1 .... signal cinreal: std\_logic; signal areal, breal: ... begin adder01: adderNbits generic map (N => 8) port map (cin=>cinreal, a=>areal, b=>breal, cout=>coutreal); end architecture;



# Instanciação de Componentes





#### If Generate

Sintaxe: <generate\_label>: if <condition> generate -- Concurrent Statement(s) end generate; **Exemplos:** entity ... generic(inverted: boolean); architecture ... signal btemp: .... begin invert\_operand\_if\_set: if inverted generate btemp <= not b; end generate; same\_operand\_if\_not\_set: if not inverted generate  $btemp \le b;$ end generate;



## If Generate





#### For Generate

Exemplos:

generate\_adders: for i in 0 to N-1 generate adderi: fulladder port map (cin(i), a(i), b(i), sum(i), cout(i)); end generate;



### For Generate





#### **Process**

Sintaxe:

Exemplos:

```
my_decoder: process(inp) is
    begin
    outp <= (others=>'0');
    for i in inp'range loop
        if inp(i)='1' then
            outp <= std_logic_vector(to_unsigned(i,N));
        end if;
    end loop;
    end process;</pre>
```



## Process





## Referências Bibliográficas

 Vahid, Frank. Sistemas Digitais: projeto, otimização e HDLs. Porto Alegre: Bookman, 2008. ISBN 978-85-7780-190-9



 Chu, Pomg P. RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability. Wiley-Interscience, 2006.



Pedroni, Volnei. Circuit Design with VHDL.
 The MIT Press, 3<sup>th</sup> edition, 2020.

