## ARQUITECTURA DE COMPUTADORS

## Simulació processador Superescalar Practica 1



Universitat Rovira i Virgili Escola Tècnica Superior d'Enginyeria Grau d'Enginyeria Informàtica

Tarragona 2024

Albert Coca Rodríguez Raul Martín Morales

## **Índex**:

- 1. Intel Core i5-14400
- 1.1 Instrucciones por ciclo
- 1.2 Tamaño buffer
- 1.3 Caches
- 1.4 Ancho de banda y latencia
- 1.5 ALU's
  - 2. AMD Ryzen 5 7600X
- 2.1 Instrucciones por ciclo
- 2.2 Tamaño buffer
- 2.3 Caches
- 2.4 Ancho de banda y latencia
- 2.5 ALU's
  - 3. Simulación
- 3.1 Modificación de las k-vias
- 3.2 Aumentar tamaño del buffer RUU y LSQ
- 3.3 Reducir la latencia de la memoria
- 3.4 Aumentar el tamaño de las cachés L1 i L2
- 3.5 Amb tots els canvis
  - 4. Comparativa de AMD i Intel al Gaming
  - 5. Bibliografía

## 1. Intel Core i5-14400

## Información general:

| 1-K via del procesador      |      |                                                |        |  |
|-----------------------------|------|------------------------------------------------|--------|--|
| Fetch                       |      | 8                                              |        |  |
| Decode                      |      | 6                                              |        |  |
| Issue                       |      | 6                                              |        |  |
| Commit                      |      | 12                                             | 12     |  |
| 2-Tamaño buffers            |      |                                                |        |  |
| ruu                         |      | 512                                            |        |  |
| Isq                         |      | 192 load(ancho 3 ) i 114 store(ancho 2) => 256 |        |  |
| 3-Caches L1 i L2            |      |                                                |        |  |
|                             | L1I  | L1D                                            | L2     |  |
| Sets                        | 64   | 64                                             | 2048   |  |
| Mida                        | 32KB | 48KB                                           | 1280KB |  |
| Vias                        | 8    | 12                                             | 10     |  |
| 4-Ancho de banda y latencia |      |                                                |        |  |
| Latència                    |      | 16                                             |        |  |
| Ancho de banda              |      | 64bits = 8 bytes                               |        |  |
| 5-ALU's                     |      |                                                |        |  |
| ALU Int                     |      | 5                                              |        |  |
| ALU Float                   |      | 3                                              |        |  |
| Int mult                    |      | 2                                              |        |  |
| Float mult                  |      | 2                                              |        |  |
| Puntos de acceso a memoria  |      | 5                                              |        |  |

Este procesador intel utiliza una arquitectura "Raptor Lake" que utiliza un conjunto de P-cores(6) i E-cores(4) los cuales son muy similares a los de la arquitectura "Golden Cove".

### **Especificaciones CPU:**

#### 1.1 Instruccions per cilce

| K-via  | Instruccions/cicle |
|--------|--------------------|
| Fetch  | 8                  |
| Decode | 6                  |
| Issue  | 6                  |
| Commit | 12                 |

#### Fetch:

En esta etapa se reciben las instrucciones, se leen y se guardan en un buffer(Instruction buffer).



#### Decode:

En la etapa de decode la CPU determina qué instrucciones se harán. Las instrucciones decodificadas se guardan en un buffer(Dispatch buffer).



#### Issue:

En esta etapa las instrucciones se desplazan hasta el ReOrder Buffer donde se enviarán a las ALUs correspondientes para ser ejecutadas.



#### Commit:

En esta etapa se retiran las instrucciones en orden del ReOrder Buffer y se envía una señal para decir que se han ejecutado correctamente. Las instrucciones completas se guardan en el store buffer.



### **Esquema:**

#### Golden Cove



#### 1.2 Tamaño buffer

| ruu | 512                                    |
|-----|----------------------------------------|
| Isq | 192 load(ancho 3) i 114 store(ancho 2) |



### 1.3 Caches

|      | L1I  | L1D  | L2     |
|------|------|------|--------|
| Sets | 64   | 64   | 2048   |
| Mida | 32KB | 48KB | 1280KB |
| Vias | 8    | 12   | 10     |

Tamaño Caché(bytes) = SETS \* VIAS \* 64

#### Cache L1I:



32\*1024 = 64 \* 8 \* 64

#### Cache L1D:



48\*1024 = 64 \* 12 \* 64

#### Cache L2:



1280\*1024 = 2048 \* 10 \* 64

#### 1.4 Ancho de banda i latencia

| Latencia       | 16                 |
|----------------|--------------------|
| Ancho de banda | 64 bits => 8 bytes |

First chunk = (CAS + tRCD) × (CPU Clock / Memory Clock)

Inter chunk = CPU\_Clock/ Memory\_Data\_Rate

fent servir DDR4

CAS = 24

tRCD = 24

Frecuencia del procesador = 2500 MHz GHz

Frecuencia de la memoria = 3200 MHz -> 1600 efectius

First chunk = (24 + 24) \* (4600/1600) = 75

Inter chunk = 2500 / 3200 = 0,78125 => 1

#### 1.5 ALU's

| ALU Int                    | 5 |
|----------------------------|---|
| ALU Float                  | 3 |
| Int mult                   | 2 |
| Float mult                 | 2 |
| Puntos de acceso a memoria | 5 |

# 2. AMD Ryzen 57600X Información general:

| 1-K via del procesador      |      |                                                      |      |  |
|-----------------------------|------|------------------------------------------------------|------|--|
| Fetch                       |      | 8                                                    |      |  |
| Decode                      |      | 4                                                    |      |  |
| Issue                       |      | 6                                                    | 6    |  |
| Commit                      |      | 9                                                    |      |  |
| 2-Tamaño buffers            |      |                                                      |      |  |
| ruu                         |      | 320 => 256                                           |      |  |
| Isq                         |      | 136 load(amplada 3 ) i 64<br>store(amplada 2) => 256 |      |  |
| 3-Caches L1 i L2            |      |                                                      |      |  |
|                             | L1I  | L1D                                                  | L2   |  |
| Sets                        | 64   | 64                                                   | 2048 |  |
| Mida                        | 32KB | 32KB                                                 | 1MB  |  |
| Vias                        | 8    | 8                                                    | 8    |  |
| 4-Ancho de banda y latencia |      |                                                      |      |  |
| Latencia                    |      | 16                                                   |      |  |
| Ancho de banda              |      | 64 bits => 8 bytes                                   |      |  |
| 5-ALU's                     |      |                                                      |      |  |
| ALU Int                     |      | 4                                                    |      |  |
| ALU Float                   |      | 6                                                    |      |  |
| Int mult                    |      | 1                                                    |      |  |
| Float mult                  |      | 2                                                    |      |  |
| Puntos de acceso a memoria  |      | 3                                                    |      |  |

Este procesador usa la arquitectura Zen 4 que usa 6 cores AMD.

## **Especificaciones CPU:**

## 2.1 Instrucciones por ciclo

| K-via  | Instrucciones/ciclo |
|--------|---------------------|
| Fetch  | 8                   |
| Decode | 4                   |
| Issue  | 6                   |
| Commit | 9                   |

#### Fetch:



#### Decode:



#### Issue:



#### **Commit:**



## Esquema:



#### 2.2 Tamaño buffer

| ruu | 320                                   |
|-----|---------------------------------------|
| Isq | 136 load(ancho 3) i 64 store(ancho 2) |



#### 2.3 Caches

|      | L1I  | L1D  | L2   |
|------|------|------|------|
| Sets | 64   | 64   | 2048 |
| Mida | 32KB | 32KB | 1MB  |
| Vias | 8    | 8    | 8    |

Tamaño Caché(bytes) = SETS \* VIAS \* 64

#### Cache L1I:



32\*1024 = 64 \* 8 \* 64

#### Cache L1D:

L1 Data Cache 32 KB 8-Way

32\*1024 = 64 \* 8 \* 64

#### Cache L2:



1024\*1024 = 2048 \* 8 \* 64

#### 2.4 Ancho de banda i latencia

| Latencia       | 16                 |
|----------------|--------------------|
| Ancho de banda | 64 bits => 8 bytes |

First chunk = (CAS + tRCD) × (CPU Clock / Memory Clock)
Inter chunk = CPU\_Clock/ Memory\_Data\_Rate
fent servir DDR5
CAS = 24
tRCD = 24
Frecuencia del procesador = 3400MHz
Frecuencia de la memoria = 3200 MHz -> 1600 efectivos

First chunk = (24+24) \*(3400/1600) = 102=>100 Inter chunk = 3400/3200 = 1,0625 => 1

#### 2.5 ALU's

| ALU Int                    | 4 |
|----------------------------|---|
| ALU Float                  | 6 |
| Int mult                   | 1 |
| Float mult                 | 2 |
| Puntos de acceso a memoria | 3 |

## 3. Simulación

#### Paràmetros:

Así es como hemos configurado los dos procesadores en el simplescalar:

| Parámetros Intel                                                                                                                                                                                                                                   | Parámetros AMD                                                                                                                                                                                                                                |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| -fetch:ifqsize 8 -decode:width 6 -issue:width 6 -commit:width 16 (12) -ruu:size 512 -lsq:size 256 -mem:lat 75 1 -mem:width 64 -res:memport 5 -res:ialu 5 -res:imult 2 -res:fpalu 3 -res:fpmult 2 -cache:dl1 dl1:64:64:8:l -cache:il1 il1:64:64:8:l | -fetch:ifqsize 8 -decode:width 4 -issue:width 6 -commit:width 9 -ruu:size 256 -lsq:size 256 -mem:lat 100 1 -mem:width 64 -res:memport 3 -res:ialu 4 -res:imult 1 -res:fpalu 6 -res:fpmult 2 -cache:dl1 dl1:64:32:8:l -cache:il1 il1:64:32:8:l |
| -cache:dl2 ul2:2048:64:8:l                                                                                                                                                                                                                         | -cache:dl2 ul2:2048:1024:8:l                                                                                                                                                                                                                  |



#### **Millores proposades:**

#### 3.1 Modificación de las k-vias:

Aumentar el tamaño del buffer de búsqueda de instrucciones (fetch:ifqsize):

Cambiar de 8 a 16 para permitir más instrucciones en cola, y permitir una búsqueda más rápida de instrucciones.

Aumentar el ancho del decode, issue y commit, esto permitirá que el procesador maneje más instrucciones por ciclo.

Le sumamos 4 al valor por defecto del -decode:width y -issue:width.

Y también aumentaremos el -commit:width de 16 a 20 en Intel, de 9 a 15 en el AMD.



#### 3.2 Aumentar tamaño del buffer RUU y LSQ:

Aumentar el tamaño del RUU y LSQ permite al procesador mantener más instrucciones y operaciones en espera, lo que puede reducir las ineficiencias debidas a dependencias de datos o latencias de memoria.

Pero este aumento del buffer puede incrementar la complejidad del procesador y también el consumo.

En el caso del Intel -ruu:size de 512 a 1024 i el tamaño de -lsq:size de 256 a 512. En el caso del AMD-ruu:size de 256 a 512 i el tamaño de -lsq:size de 256 a 512.

IPC Augment tamany buffer



#### 3.3 Reducir la latencia de la memoria:

Reducir -mem:lat a 50. en el Intel i en el de AMD lo reduciremos a 75. Reducir esta latencia creemos que debería mejorar el rendimiento.

#### IPC Reduccio de latència



#### 3.4 Aumentar el tamaño de la cachés L1 i L2:

Actualmente tenemos una caché L1 de 64 bloques con 64 bytes por bloque en el Intel. Probamos a aumentar el tamaño a 128 bloques en el L1 para mejorar el acceso rápido a los datos más frecuentemente utilizados. En la caché L2 también duplicaremos su tamaño. En los caches de AMD haremos lo mismo, aumentaremos también los tamaños de bloque.



#### 3.5. Amb tots els canvis:

IPC Amb totes les millores



## 4. Comparativa de AMD y Intel al Gaming:

En cuanto a datos e información se ha podido ver que Ryzen 7 5700X3D proporciona un rendimiento mayor que el i5-14400, haciéndolo así al procesador de AMD mucho más atractivo para los amantes de los videojuegos ya que su CPU ofrece más rapidez en los videojuegos, aun así también es productivo para otras aplicaciones. En cuanto a rendimiento y precio el de AMD está superando a Intel en el entorno del gaming y tecnología avanzada, pero con un presupuesto más ajustado, el de Intel sigue siendo una opción válida, aun teniendo un rendimiento inferior.

## 5. Bibliografía

https://chipsandcheese.com/p/popping-the-hood-on-golden-cove

https://chipsandcheese.com/p/going-armchair-quarterback-on-golden-coves-caches

https://chipsandcheese.com/p/amds-zen-4-part-1-frontend-and-execution-engine

https://www.anandtech.com/show/17585/amd-zen-4-ryzen-9-7950x-and-ryzen-5-760 0x-review-retaking-the-high-end/8

https://www.anandtech.com/show/11170/the-amd-zen-and-ryzen-7-review-a-deep-dive-on-1800x-1700x-and-1700/8

https://www.quora.com/How-many-ALU-and-FPU-are-in-the-Cori7-9th-generation-processor

https://www.agner.org/optimize/microarchitecture.pdf