# 红南大学

# 基于 RISC-V 架构的 45 条指令 单周期 CPU 设计

学科: 计算机组成原理

班级: 计科 1805

成员: 翁诗浩 1033180519

梁 奉 迪 1033180526

韩梅 1033180507

2020年12月23日

# 摘要

对于 RISC-V 架构,本文实现了一种基于此架构的 45 条指令单周期非流水线的 CPU。实现方式是事先设计好指令所需的组件、各类控制信号的取值、各类指令的数据通路,然后基于 Vivado2018.3 用 Verilog 语言进行硬件描述将以上思路实现。其中,用 Vivado2018.3 自带的行为仿真进行 45 条指令的行为级测试,所有指令测试均通过,打包生成 IP,连接 PYQN 开发板和相应的 IO 接口,将打包好的设计生成比特流,在 PYNQ 开发云 1 平台运行事先写好在 CPU 里的二分查找算法的指令,结果与行为仿真一致,运行成功。

## 小组成员贡献度表:

| 姓名  | 学号         | 贡献度 |
|-----|------------|-----|
| 翁诗浩 | 1033180519 | 34% |
| 梁奉迪 | 1033180526 | 33% |
| 韩梅  | 1033180507 | 33% |

# 目录

| <b>—</b> 、 | 指令选取                         | 4  |
|------------|------------------------------|----|
|            | 1.1 前言                       | 4  |
|            | 1.2 R型指令                     | 4  |
|            | 1.3 I型指令                     | 5  |
|            | 1.4 U型指令                     | 5  |
|            | 1.5 S型指令                     | 6  |
|            | 1.6 B型指令                     | 6  |
|            | 1.7 J型指令                     | 6  |
| _,         | 各部件功能设计                      | 7  |
|            | 2.1 取指                       | 7  |
|            | 2. 1. 1 PC                   | 7  |
|            | 2.1.2 pcAdder                | 7  |
|            | 2.1.3 inst Mem               |    |
|            | 2.2译码                        | 9  |
|            | 2. 2. 1 ID                   | 9  |
|            | 2.3 访存                       | 10 |
|            | 2.3.1 regFile                | 10 |
|            | 2.4 立即数扩展                    |    |
|            | 2. 4. 1 IE                   | 11 |
|            | 2. 5 ALU                     | 11 |
|            | 2. 5. 1 ALU                  | 11 |
|            | 2.6 存储器                      | 12 |
|            | 2.6.1 dataMem                | 12 |
|            | 2.7 多路选择器                    | 13 |
|            | 2.7.1 mux_From_rs1_PC_To_ALU | 13 |
|            | 2.7.2 mux_From_rs2_IE_To_ALU |    |
|            | 2.7.3 mux_From_PC_rs1_To_PC  |    |
|            | 2.7.4 mux_From_rs2_To_mem    |    |
|            | 2.7.5 mux_From_ALU_mem_ToReg | 15 |
| 三、         | 控制信号的设计                      | 16 |
|            | 3.1 ALUctr[5:0]              | 16 |
|            | 3. 2 jump                    | 17 |
|            | 3.3 branch[1:0]              | 17 |
|            | 3.4 exop[2:0]                | 17 |
|            | 3.5 zero                     | 17 |
|            | 3.6 mrs2andie_ctr[1:0]       | 18 |
|            | 3.7 mrslandpc_ctr            | 18 |
|            | 3.8 maluandmem_ctr[2:0]      | 18 |
|            | 3.9 mrslandpc_ctr2           | 18 |
|            | 3.10 mrs2_ctr[1:0]           | 19 |
| 四、         | 数据通路设计                       |    |
|            | 4 1 RTI. 版                   | 19 |

|    | 4.1 手绘版20                      |
|----|--------------------------------|
| 五、 | 指令验证20                         |
|    | 5.1 声明初值                       |
|    | 5.2 R型指令测试结果20                 |
|    | 5.3 I 型指令测试结果29                |
|    | 5.4 U型指令测试结果37                 |
|    | 5.5 S 型指令测试结果38                |
|    | 5.6 B型指令测试结果40                 |
|    | 5.7 J型指令测试结果43                 |
| 六、 | 云平台运行二分查找算法43                  |
|    | 6.1 二分查找汇编代码及初始化43             |
|    | 6.1.1 算法描述43                   |
|    | 6.1.2 RISC-V Assembly 插件撰写代码44 |
|    | 6.1.3 翻译成十六进制指令45              |
|    | 6.1.4 初始化存储器45                 |
|    | 6.2 行为仿真测试46                   |
|    | 6.3 各部件连线图46                   |
|    | 6.4 平台测试结果47                   |
| 七、 | 心得体会47                         |
|    | 7.1 翁诗浩心得:                     |
|    | 7.2 梁奉迪心得:                     |
|    | 7.3 韩梅心得:                      |
| 八、 | 参考文献48                         |

# 一、指令选取

# 1.1 前言

本次设计选取 RV32I 和 RV32M 大部分可实现的指令,其中囊括 R 型、I 型、U 型、S 型、B 型、J 型指令

# 1.2 R型指令

## R 型指令格式:

| 31   | 25  | 24 | 20  | 19  | 15 | 14 | 12    | 11 | ı  | 7 6 | 0      |
|------|-----|----|-----|-----|----|----|-------|----|----|-----|--------|
| func | ct7 |    | rs2 | rs1 |    | fι | ınct3 |    | rd |     | opcode |

| →  | DA A                | b cont      |
|----|---------------------|-------------|
| 編号 | 指令                  | 名称          |
| 1  | add rd, rs1, rs2    | 加           |
| 2  | and rd, rs1, rs2    | 与           |
| 3  | or rd, rs1, rs2     | 取或          |
| 4  | xor rd, rs1, rs2    | 异或          |
| 5  | srl rd, rs1, rs2    | 逻辑右移        |
| 6  | sll rd, rsl, rs2    | 逻辑左移        |
| 7  | slt rd, rs1, rs2    | 小于则置位       |
| 8  | sltu rd, rs1, rs2   | 无符号小于则置位    |
| 9  | div rd, rs1, rs2    | 除法          |
| 10 | divu rd, rs1, rs2   | 无符号除法       |
| 11 | mul rd, rs1, rs2    | 乘           |
| 12 | mulh rd, rs1, rs2   | 高位乘         |
| 13 | mulhsu rd, rs1, rs2 | 高位有符号-无符号乘. |
| 14 | mulhu rd, rs1, rs2  | 高位无符号乘      |
| 15 | rem rd, rs1, rs2    | 求余数         |
| 16 | remu rd, rs1, rs2   | 求无符号数的余数    |
| 17 | sra rd, rs1, rs2    | 算术右移        |
| 18 | sub rd, rs1, rs2    | 减           |

# 1.3 I型指令

## I 型指令格式

| 31        | 20 19 | 15 14   | 12 11 | 7 6 | 0      |
|-----------|-------|---------|-------|-----|--------|
| imm[11:0] |       | rs1 fur | nct3  | rd  | opcode |

| 编号 | 指令                       | 名称          |
|----|--------------------------|-------------|
| 19 | addi rd, rs1, immediate  | 加立即数        |
| 20 | ori rd, rs1, immediate   | 或立即数        |
| 21 | andi rd, rs1, immediate  | 与立即数        |
| 22 | slli rd, rsl, shamt      | 立即数逻辑左移     |
| 23 | slti rd, rs1, immediate  | 小于立即数则置位    |
| 24 | sltiu rd, rsl, immediate | 无符号小于立即数则置位 |
| 25 | srai rd, rs1, shamt      | 立即数算术右移     |
| 26 | xori rd, rs1, immediate  | 立即数异或       |
| 27 | lb rd, offset(rs1)       | 字节加载        |
| 28 | lbu rd, offset(rs1)      | 无符号字节加载     |
| 39 | lh rd, offset(rs1)       | 半字加载        |
| 30 | lhu rd, offset(rs1)      | 无符号半字加载     |
| 31 | lw rd, offset(rs1)       | 字加载         |
| 32 | lwu rd, offset(rs1)      | 无符号字加载      |
| 33 | jalr rd, offset(rs1)     | 跳转并寄存器链接    |

# 1.4 U型指令

## U 型指令格式

| 31 12      | 11 7 | 6 0    |
|------------|------|--------|
| imm[31:12] | rd   | opcode |

| 编号 | 指令                  | 名称      |
|----|---------------------|---------|
| 34 | auipc rd, immediate | PC 加立即数 |
| 35 | lui rd, immediate   | 高位立即数加载 |

# 1.5 S型指令

## S型指令格式

| 31    | 25   | 24 2 | 0 19 | 15  | 14 | 12     | 11 7     | 6 | 0      |
|-------|------|------|------|-----|----|--------|----------|---|--------|
| imm[1 | 1:5] | rs2  |      | rs1 | f  | funct3 | imm[4:0] |   | opcode |

| 编号 | 指令                  | 名称  |
|----|---------------------|-----|
| 36 | sw rs2, offset(rs1) | 存字  |
| 37 | sb rs2, offset(rs1) | 存字节 |
| 38 | sh rs2, offset(rs1) | 存半字 |

# 1.6 B型指令

## B型指令格式

| 31      | 30    | 25   | 24 20 | 19 | 15 | 14   | 12  | 11  | 8     | 7       | 6   | 0    |
|---------|-------|------|-------|----|----|------|-----|-----|-------|---------|-----|------|
| imm[12] | imm[1 | 0:5] | rs2   | r  | s1 | fund | et3 | imm | [4:1] | imm[11] | ope | code |

| 编号 | 指令                    | 名称         |
|----|-----------------------|------------|
| 39 | beq rs1, rs2, offset  | 相等时分支      |
| 40 | bge rs1, rs2, offset  | 大于等于时分支    |
| 41 | bgeu rs1, rs2, offset | 无符号大于等于时分支 |
| 42 | blt rs1, rs2, offset  | 小于时分支      |
| 43 | bltu rs1, rs2, offset | 无符号小于时分支   |
| 44 | bne rs1, rs2, offset  | 不相等时分支     |

# 1.7 J型指令

## J型指令格式

| 31      | 30  | 2      | 1 20    | 19    | 12     | 11 | 7 6 | 0      |
|---------|-----|--------|---------|-------|--------|----|-----|--------|
| imm[20] | imm | [10:1] | imm[11] | imm[] | 19:12] | rd |     | opcode |

| 编号 | 指令             | 名称    |
|----|----------------|-------|
| 45 | jal rd, offset | 跳转并链接 |

## 二、各部件功能设计

## 2.1 取指

#### 2.1.1 PC



主要功能描述: 时钟每翻转一次 PC 就会指向下一条指令的地址。 部分代码逻辑:

```
always @(posedge clk) begin
    if(~clear)
        nowPc<=32'b0;
    else
        nowPc<=nextPc;
end</pre>
```

## 2.1.2 pcAdder



主要功能描述: PC 的加法器,控制下一条指令的地址是否要加上立即数,即判断是否要跳转并执行 PC 指针的跳转,输入当前指令地址(nowPc)、立即数

(imm)和判断条件(branch、zero..),输出下一条指令的地址(nextPc)。 部分代码逻辑:

```
always @(*) begin
   if(branch==2'b01&&(zero||jump))
       nextPc<=nowPc+imm;
   else if(branch==2'b10&&(~zero||jump))
       nextPc<=nowPc+imm;
   else if(branch==2'b11&&result)
       nextPc<=nowPc+imm;
   else if(jump)
       nextPc<=nowPc+imm;
   else
       nextPc<=nowPc+imm;
   else
       nextPc<=nowPc+4'h4;
   end</pre>
```

#### 2.1.3 inst Mem



**主要功能描述:** 存储指令的寄存器,输入一个 32 位的指令地址,输出一条 32 位的指令。

```
always @(*) begin
    if(~clear)
        instruct<=0;
    else
        instruct<=instMem_text[address[9:2]];
end</pre>
```

## 2.2 译码

#### 2.2.1 ID



主要功能描述:指令译码器,输入一条指令(instruct),输出整个CPU所有外部控制信号的取值。

```
case(f7)
    7'b0000000: begin
         case(f3)
             3'b000: begin
                  alu_ctr_o <= 6'b000000; //add
             end
             3'b111: begin
                  alu_ctr_o <= 6'b000001; //and</pre>
             end
             3'b110: begin
                  alu_ctr_o <= 6'b000010; //or</pre>
             end
             3'b100: begin
                  alu_ctr_o <= 6'b000011; //xor</pre>
             end
             3'b101: begin
                  alu_ctr_o <= 6'b000100; //srl</pre>
             end
             3'b001: begin
                  alu_ctr_o <= 6'b000101; //sll</pre>
             end
```

## 2.3 访存

## 2.3.1 regFile



**主要功能描述**: 寄存器堆,用于读取或存储寄存器,输入读取或存储的地址以及 使能信号,输出读出的数据。

```
always @(*) begin//读
if(~rstn)begin
Rdata1<=32'b0;
Rdata2<=32'b0;
end
else begin
Rdata1<=regF[Radd1];
Rdata2<=regF[Radd2];
end
end
```

## 2.4 立即数扩展

#### 2.4.1 IE



主要功能描述: 立即数扩展器,输入指令(instruct)和立即数扩展的控制信号 (exop)输出扩展后的32位立即数(imm)。

#### 部分代码逻辑:

```
3'b100: begin // jal
    imm <= {{12{instruct[31]}}, instruct[19:12], instruct[20],
    instruct[30:21], 1'b0};
end
3'b101: begin // slli
    imm <= {{27{instruct[31]}}, instruct[24:20]};
end
3'b110: begin // 无符号扩展 31:20 立即数
    imm <= {20'b0 , instruct[31:20]};
end
```

## 2.5 ALU

#### 2.5.1 ALU



主要功能描述: 算数处理单元,两个数据输入端口(rs1、rs2),一个控制信号端口(ALUctr),输出计算结果

```
6'b000011:begin
res<=rs1^rs2;
```

```
end
6'b000100:begin
  res<=rs1>>rs2;
end
6'b000101:begin
  res<=rs1<<rs2;
end
6'b000110:begin
  1;
  else res<=0;
end
6'b000111:begin
  1;
  else res<=0;
```

## 2.6 存储器

#### 2.6.1 dataMem



```
always @(posedge clk or negedge rstn) begin
        if(rstn&&isWmem)
            mem[address[9:2]]<=dataW;
end
    always @(*) begin
    if(~rstn)
        dataR<=32'b0;
else</pre>
```

```
dataR<=mem[address[9:2]];</pre>
```

end

## 2.7 多路选择器

2.7.1 mux\_From\_rs1\_PC\_To\_ALU



主要功能描述: 多路选择器,选择 rs1 还是 pc 的值到 ALU 进行计算,输入两个值和控制信号,输出选择后的值。

## 部分代码逻辑:

```
case (mrs1andpc_ctr)
    1'b0:begin
        mrs1andpc_out<=rs1;
    end
    1'b1:begin
        mrs1andpc_out<=pc;
    end
endcase</pre>
```

2.7.2 mux\_From\_rs2\_IE\_To\_ALU



主要功能描述: 多路选择器,选 rs2 还是立即数(imm)到 ALU 进行计算,输入两个值和控制信号,输出选择后的值。

```
case (mrs2andie_ctr)
```

## 2.7.3 mux\_From\_PC\_rs1\_To\_PC



主要功能描述: 多路选择器,选 pc 还是 rs1 的值到 pc,此选择器用于特定 J型指令 jalr,输入为两个值和控制信号,输出为选择的值。

## 部分代码逻辑:

## 2.7.4 mux\_From\_rs2\_To\_mem



主要功能描述:变化 rs2 送到存储器,因为有指令需要变化存储前数据的位数, 所以设置此器件,输入为一个数据值和控制信号,输出为要送到存储器的值。 部分代码逻辑:

```
case (mrs2_ctr)
    1'b00:begin
        mrs2_out<=rs2;
end
    2'b01:begin
        mrs2_out <= {{24{rs2[7]}}, rs2[7:0]};
end
    2'b11:begin
        mrs2_out <= {{16{rs2[15]}}, rs2[15:0]};
end
endcase</pre>
```

## 2.7.5 mux From ALU mem ToReg



**主要功能描述:** 多路选择器,选择 ALU 的输出还是存储器的输出送到寄存器,此选择器区分 load 等指令和其他指令,输入为两个数据值和控制信号,输出为要送到寄存器的值。

```
case (maluandmem_ctr)
   3'b000:begin
        maluandmem_out<=ALU_result;
end

3'b001:begin
        maluandmem_out<=mem_data;
end
   3'b010: begin
        maluandmem_out <= {{24{mem_data[7]}}, mem_data[7:0]};
end
   3'b011: begin</pre>
```

```
maluandmem_out <= {{16{mem_data[15]}}, mem_data[15:0]}
;
end
3'b100: begin
    maluandmem_out <= {24'b0, mem_data[7:0]};
end
3'b101: begin
    maluandmem_out <= {16'b0, mem_data[15:0]};
end
endcase</pre>
```

# 三、控制信号的设计

## 3.1 ALUctr[5:0]

信号功能: 6 位控制信号控制 ALU 执行何种运算

| 信号取值   | 运算                                                                                                    |
|--------|-------------------------------------------------------------------------------------------------------|
| 000000 | res<=rs1+rs2                                                                                          |
| 000001 | res<=rs1&rs2                                                                                          |
| 000010 | res<=rs1 rs2                                                                                          |
| 000011 | res<=rs1^rs2                                                                                          |
| 000100 | res<=rs1>>rs2                                                                                         |
| 000101 | res<=rs1< <rs2< th=""></rs2<>                                                                         |
| 000110 | if(rs1 <rs2)res<=32'b0000_0000_0000_0000_< th=""></rs2)res<=32'b0000_0000_0000_0000_<>                |
| 000111 | 0000_0000_0000_0001;else res<=0;                                                                      |
| 000111 | if(rs1 <rs2)res<=32'b0000_0000_0000_0000_<br>0000_0000_0000_00</rs2)res<=32'b0000_0000_0000_0000_<br> |
| 001000 | res<=rs1/rs2;                                                                                         |
| 001010 | res<=rs1*rs2                                                                                          |
| 001011 | res<=rs1*rs2>>32                                                                                      |
| 001110 | res<=rs1%rs2                                                                                          |
| 010001 | res<=rs1-rs2                                                                                          |
| 010010 | res<=rs1< <rs2< th=""></rs2<>                                                                         |
| 010011 | if(rs1 <rs2)res<=32'b0000_0000_0000_0000_< th=""></rs2)res<=32'b0000_0000_0000_0000_<>                |
|        | 0000_0000_0000_0001;else res<=0;                                                                      |
| 010101 | res<=(rs1>=rs2)                                                                                       |
| 010110 | res<=(rs1 <rs2)< th=""></rs2)<>                                                                       |
| 010111 | res<=rs2                                                                                              |

## 3.2 jump

**信号功能:** 单值控制信号,为1时代表指令地址需要执行跳转,为0时代表此控制信号无效。

| 取值 | 操作                |
|----|-------------------|
| 1  | nextPc<=nowPc+imm |
| 0  | None              |

# 3.3 branch[1:0]

信号功能:双值控制信号,控制分支类型。

| 取值 | 操作                                    |  |
|----|---------------------------------------|--|
| 01 | if(alu==1  jump==1) nextPc<=nowPc+imm |  |
| 10 | if(alu==0  jump=1)nextPc<=nowPc+imm   |  |
| 11 | If(result) nextPc<=nowPc+imm          |  |

# 3.4 exop[2:0]

信号功能:三值控制信号,控制立即数扩展的类型。

| 11 1分16. 二直还明日 5,还附至怀效扩展的人主。 |                                                                          |  |  |
|------------------------------|--------------------------------------------------------------------------|--|--|
| 取值                           | 操作                                                                       |  |  |
| 000                          | <pre>imm &lt;= {{20{instruct[31]}}} , instruct[31:20]}</pre>             |  |  |
| 001                          | imm <= {instruct[31:12], 12'b0}                                          |  |  |
| 010                          | imm<={{20{instruct[31]}}, instruct[31:25], instruct[11:7]}               |  |  |
| 011                          | <pre>imm &lt;= {{20{instruct[31]}}}, instruct[7], instruct[30:25],</pre> |  |  |
|                              | instruct[11:8], 1'b0}                                                    |  |  |
| 100                          | imm <= {{12{instruct[31]}}, instruct[19:12], instruct[20],               |  |  |
|                              | instruct[30:21], 1'b0};                                                  |  |  |
| 101                          | <pre>imm &lt;= {{27{instruct[31]}}, instruct[24:20]}</pre>               |  |  |
| 110                          | imm <= {20'b0 , instruct[31:20]}                                         |  |  |

## 3.5 zero

信号功能:单值控制信号,代表 ALU 结果是否为 0。

| 取值 | 操作         |
|----|------------|
| 1  | ALU 结果为 0  |
| 0  | ALU 结果不为 0 |

## 3.6 mrs2andie\_ctr[1:0]

**信号功能:** 双值控制信号,控制 <sup>● mux\_From\_rs2\_IE\_To\_ALU (mux\_F</sup> 多路选择器,选rs2 还是立即数到 ALU。

| 取值 | 操作           |
|----|--------------|
| 00 | 选择 rs2       |
| 01 | 赋定值 4        |
| 10 | 选择 imm (立即数) |

## 3.7 mrslandpc\_ctr

**信号功能:** 单值控制信号,控制 ● mux\_From\_rs1\_PC\_To\_ALU (mux\_F) 多路选择器,选择 rs1 还是 pc 的值到 ALU。

| 取值 | 操作     |
|----|--------|
| 0  | 选择 rs1 |
| 1  | 选择 pc  |

## 3.8 maluandmem\_ctr[2:0]

**信号功能:** 三值控制信号,控制 mux\_From\_ALU\_mem\_ToReg0: r 多路选择器,选择 ALU 的输出还是存储器的输出到 reg。

| 取值  | 操作                     |  |  |
|-----|------------------------|--|--|
| 000 | alu 结果                 |  |  |
| 001 | 存储器结果 取 32 位           |  |  |
| 010 | 存储器结果 有符号扩展低 8 成 32 位  |  |  |
| 011 | 存储器结果 有符号扩展低 16 成 32 位 |  |  |
| 100 | 存储器结果 无符号扩展低 8 成 32 位  |  |  |
| 101 | 存储器结果 无符号扩展低 16 成 32 位 |  |  |

## 3.9 mrslandpc\_ctr2

| 取值 | 操作      |
|----|---------|
| 0  | pc 的结果  |
| 1  | rs1 的结果 |

# 3.10 mrs2\_ctr[1:0]

信号功能: 控制 ● mux\_From\_rs2\_To\_mem (mux\_F, 变化 rs2 送到存储器

| 取值 | 操作                           |  |
|----|------------------------------|--|
| 00 | rs2 直接送到 mem                 |  |
| 01 | 有符号取 rs2 低 8 位进行有符号扩展送到 mem  |  |
| 11 | 有符号取 rs2 低 16 位进行有符号扩展送到 mem |  |

# 四、数据通路设计

# 4.1 RTL版



# 4.1 手绘版



# 五、指令验证

# 5.1 声明初值

|           | 十进制 | 二进制 |
|-----------|-----|-----|
| rs1       | 0   | 00  |
| rs2       | 1   | 01  |
| rd        | 2   | 10  |
| immediate | 3   | 11  |
| shamt     | 4   | 100 |
| offset    | 5   | 101 |

## 5.2 R型指令测试结果

## 1. add

十六进制: 00100133

解释: x[rd] = x[rs1] + x[rs2]

**测试结果:** 3=1+2 (Wdata) 结果正确



## 2. and

十六进制: 00107133

解释: x[rd] = x[rs1] & x[rs2]

测试结果: 1&2=0 (Wdata) 结果正确



## 3. or

十六进制: 00106133

**解释:** x[rd]=x[rs1] | x[rs2]

测试结果: 1 | 2=3 (Wdata) 结果正确



## 4. xor

十六进制: 00104133

解释: x[rd]=x[rs1]^x[rs2]

测试结果: 1<sup>2</sup>=3 (Wdata) 结果正确



## 5. srl

十六进制: 00105133

**解释:** x[rd]=(x[rs1]≫ux[rs2]) (无符号) **测试结果:** 1>>2=0 (Wdata) 结果正确



## 6. s11

十六进制: 00105133

解释: x[rd]=x[rs1]≪x[rs2]

测试结果: 1<<2=4 (Wdata) 结果正确



## 7. slt

十六进制: 00102133

解释: if(x[rs1]<x[rs2])x[rd]<=1;else x[rd]<=0;(有符号)

**测试结果:** 1<2 res=1 (Wdata) 结果正确



## 8. sltu

十六进制: 00103133

解释: if(x[rs1]<x[rs2])x[rd]<=1;else x[rd]<=0;(无符号)

**测试结果:** 1<2 res=1 (Wdata) 结果正确



## 9. div

十六进制: 02104133

解释: x[rd]=x[rs1]/x[rs2](有符号) 测试结果: 1/2=0 (Wdata) 结果正确



## 10. divu

十六进制: 02105133

**解释:** x[rd]=x[rs1]/x[rs2](无符号) **测试结果:** 1/2=0 (Wdata) 结果正确



## 11. mul

十六进制: 02100133

**解释:** x[rd]=x[rs1]\*x[rs2]

测试结果: 1\*2=2 (Wdata) 结果正确



## 12. mulh

十六进制: 02101133

**解释:** x[rd]=(x[rs1]\*x[rs2](有符号))>>32(有符号)

测试结果: (1\*2)>>32=0 (Wdata) 结果正确



## 13. mulhsu

十六进制: 02102133

**解释:** x[rd]=(x[rs1]\*x[rs2](无符号))>>32 (有符号)

测试结果: (1\*2)>>32=0 (Wdata) 结果正确



## 14. mulhu

十六进制: 02103133

**解释:** x[rd]=(x[rs1]\*x[rs2](无符号))>>32(无符号)

测试结果: (1\*2)>>32=0 (Wdata) 结果正确



## 15. rem

十六进制: 02106133

解释: x[rd]=x[rs1]%x[rs2](有符号) 测试结果: 1%2=1 (Wdata) 结果正确



## 16. remu

十六进制: 02107133

解释: x[rd]=x[rs1]%x[rs2](无符号) 测试结果: 1%2=1 (Wdata) 结果正确



## 17. sra

十六进制: 40105133

解释: x[rd]=x[rs1]>>x[rs2](有符号) 测试结果: 1>>2=0 (Wdata) 结果正确



## 18. sub

十六进制: 40100133

**解释:** x[rd]=x[rs1]-x[rs2](有符号)

测试结果: 1-2=ffffffff(-1的补码)(Wdata)结果正确



## 5.3 I型指令测试结果

## 19. addi

十六进制: 00300113

解释: x[rd] = x[rs1] + sext(immediate)

测试结果: 1+3=4 (Wdata) 结果正确



## 20. ori

十六进制: 00306113

解释: x[rd] = x[rs1] | sext(immediate)

测试结果: 1 | 3=3 (Wdata) 结果正确



## 21. andi

十六进制: 00307113

解释: x[rd] = x[rs1] & sext(immediate)

测试结果: 1&3=1 (Wdata) 结果正确



## 22. slli

十六进制: 00301113

解释: x[rd] = x[rs1] << shamt

测试结果: 1<<3=8(Wdata)结果正确



## 23. slti

十六进制: 00302113

解释: x[rd] = x[rs1] < sext(immediate) (有符号) ? 1:0

**测试结果:** 1<3 rd=1 (Wdata) 结果正确



## 24. sltiu

十六进制: 00303113

解释: x[rd] = x[rs1] < sext(immediate) (无符号) ? 1:0

**测试结果:** 1<3 rd=1 (Wdata) 结果正确



## 25. srai

十六进制: 40405113

**解释:** x[rd] = x[rs1] >> shamt (有符号)高位用 rs1 的最高位填充

## 测试结果: 1>>3=0 (Wdata) 结果正确



## 26. xori

十六进制: 00304113

解释: x[rd] = x[rs1] ^ sext(immediate)

测试结果: 1<sup>3</sup>=2 (Wdata) 结果正确



## 27. 1b

十六进制: 00300103

**解释:** x[rd] = mem(x[rs1] + sext(offset)(有符号))[7:0]

测试结果: mem(1+3)=mem(4)=12345678 取八位为 78 (result) 结果正确



## 28. 1bu

十六进制: 00304103

解释: x[rd] = mem(x[rs1] + sext(offset) (无符号))[7:0] 测试结果: mem(1+3)=mem(4)=12345678 取八位为 78 (result) 结果正确



## 29. 1h

十六进制: 00301103

**解释:** x[rd] = mem(x[rs1] + sext(offset) (有符号)) [15:0]

**测试结果:** mem(1+3)=mem(4)=第二个数为 12345678 取 16 位为 5678 (result) 结果正确



## 30. 1hu

十六进制: 00305103

解释: x[rd] = x[mem](x[rs1] + sext(offset) (无符号)) [15:0]

测试结果: mem(1+3)=mem(4)=第二个数为 12345678 取 16 位为 5678 (result)

结果正确



#### 31. lw

十六进制: 00302103

**解释:** x[rd] = mem(x[rs1] + sext(offset) (有符号)) [32:0]

**测试结果:** mem(1+3)=mem(4)=第二个数为 12345678 取 32 位为 12345678(result) 结果正确



### 32. 1wu

十六进制: 00306103

**解释:** x[rd] = mem(x[rs1]+ sext(offset) (无符号)) [32:0]

**测试结果:** mem(1+3)=mem(4)=第二个数为 12345678 取 32 位为 12345678(result) 结果正确



## 33. jalr

十六进制: 00802267

解释: x[rd]=pc+4, pc=(x[rs1]+ sext(offset))

测试结果: rd=d+4=11, nextPc=(1+8)=9(十六进制)结果正确

| Name                      | Value     | 991, 100 ps | 991, 101 ps | 991, 102 ps | 991, 103 ps | 991, 104 ps | 991, 105 ps | 991, 106 ps | 198 |
|---------------------------|-----------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|-----|
| ¼ clk                     | 1         |             |             |             |             |             |             |             |     |
| ¼ rstn                    | 1         |             |             |             |             |             |             |             | T   |
| > <b>W</b> instruct[31:0] | 00802267  |             |             |             | 00802267    |             |             |             |     |
| > <b>W</b> nowPc[31:0]    | 0000000d  |             |             |             | 10000000    |             |             |             |     |
| > ™ nextPc[31:0]          | 00000009  |             |             |             | 00000009    |             |             |             |     |
| l⊌ clear                  | 1         |             |             |             |             |             |             |             |     |
| > <b>W</b> Wadd[4:0]      | 04        |             |             |             | 04          |             |             |             |     |
| > W Radd1[4:0]            | 00        |             |             |             | 00          |             |             |             |     |
| > W Radd2[4:0]            | 08        |             |             |             | 08          |             |             |             |     |
| > <b>W</b> rs1[31:0]      | 00000001  |             |             |             | 00000001    |             |             |             |     |
| > W rs2[31:0]             | XXXXXXXXX |             |             |             | XXXXXXX     |             |             |             |     |
| > <b>W</b> rs1_in[31:0]   | 0000000d  |             |             |             | P0000000    |             |             |             |     |
| > <b>W</b> rs2_in[31:0]   | 00000004  |             |             |             | 00000004    |             |             |             |     |
| > <b>W</b> rs1_out[31:0]  | 00000001  |             |             |             | 00000001    |             |             |             |     |
| > <b>W</b> rs2_out[31:0]  | XXXXXXXXX |             |             |             | xxxxxxx     |             |             |             |     |
| > W Wdata[31:0]           | 00000011  |             |             |             | 00000011    |             |             |             |     |
| > <b>W</b> result[31:0]   | 00000011  |             |             |             | 00000011    |             |             |             |     |
| > 😻 dataout[31:0]         | 13726354  |             |             |             | 13726354    |             |             |             |     |
| > <b>W</b> imm[31:0]      | 80000000  |             |             |             | 00000008    |             |             |             |     |
| ¼ jump                    | 1         |             |             |             |             |             |             |             |     |

## 5.4 U型指令测试结果

## 34. auipc

十六进制: 00003117

解释: x[rd]=pc+ sext(immediate)<<12

测试结果: PC + 3<<12=3004(十六进制)(Wdata) 结果正确



### 35. lui

十六进制: 000011b7

解释: x[rd] = sext(immediate)<<12

### 测试结果: rd=1<<12=1000(十六进制)(Wdata) 结果正确

| Q   💾   🗨   G            |           |             |             |                        |             |             |             |             |    |
|--------------------------|-----------|-------------|-------------|------------------------|-------------|-------------|-------------|-------------|----|
| Name                     | Value     | 179, 260 ps | 179, 261 ps | <sup>179, 262</sup> ps | 179, 263 ps | 179, 264 ps | 179, 265 ps | 179, 266 ps | 17 |
| ¼ clk                    | 0         |             |             |                        |             |             |             |             |    |
| ¼ rstn                   | 1         |             |             |                        |             |             |             |             |    |
| > ₩ instruct[31:0]       | XXXXXXXXX |             |             |                        | 000011Ъ7    |             |             |             |    |
| > <b>₩</b> nowPc[31:0]   | 00000024  |             |             |                        | 00000004    |             |             |             |    |
| > <b>W</b> nextPc[31:0]  | 00000028  |             |             |                        | 00000008    |             |             |             |    |
| 14 clear                 | 1         |             |             |                        |             |             |             |             |    |
| > <b>W</b> Wadd[4:0]     | XX        |             |             |                        | 03          |             |             |             |    |
| > W Radd1[4:0]           | xx        |             |             |                        | 00          |             |             |             |    |
| > W Radd2[4:0]           | XX        |             |             |                        | 00          |             |             |             |    |
| > <b>W</b> rs1[31:0]     | XXXXXXXX  |             |             |                        | 00000001    |             |             |             |    |
| > <b>W</b> rs2[31:0]     | XXXXXXXXX |             |             |                        | 00000001    |             |             |             |    |
| > <b>W</b> rs1_in[31:0]  | XXXXXXXX  |             |             |                        | 00000001    |             |             |             |    |
| > <b>W</b> rs2_in[31:0]  | XXXXX000  |             |             |                        | 00001000    |             |             |             |    |
| > ₩ rs1_out[31:0]        | 00000024  |             |             |                        | 00000004    |             |             |             |    |
| > <b>W</b> rs2_out[31:0] | XXXXXXXXX |             |             |                        | XXXXXXX     |             |             |             |    |
| > W Wdata[31:0]          | XXXXX000  |             |             |                        | 00001000    |             |             |             |    |
| > 😻 result[31:0]         | XXXXX000  |             |             |                        | 00001000    |             |             |             |    |
| > 😻 dataout[31:0]        | 13726354  |             |             |                        | 13726354    |             |             |             |    |
| > 😻 imm[31:0]            | XXXXX000  |             |             |                        | 00001000    |             |             |             |    |
| ¼ jump                   | x         |             |             |                        |             |             |             |             |    |

# 5.5 S型指令测试结果

### 36. sw

十六进制: 001022A3

解释: mem(x[rs1]+sext(offset))=x[rs2][31:0] 测试结果: mem(1+5=6)=rs2=2 (rs2\_out) 结果正确



### 37. sb

十六进制: 001002A3

解释: mem(x[rs1]+sext(offset))=x[rs2][7:0]

测试结果: mem(1+5=6)=rs2=2 (rs2\_out) 结果正确



### 38. sh

十六进制: 001012A3

解释: mem(x[rs1]+sext(offset))=x[rs2][15:0] 测试结果: mem(1+5=6)=rs2=2 (rs2\_out) 结果正确



# 5.6 B型指令测试结果

## 39. beq

十六进制: 00100463

解释: if(x[rs1]==x[rs2])pc+=sext(offset) 测试结果: nextPc=12+8=14(十六进制)结果正确

| Q 💾 Q Q                   | .   20   •Γ   14 | N 2 2       | +    (*   *) | →           |             |             |             |             | +   |
|---------------------------|------------------|-------------|--------------|-------------|-------------|-------------|-------------|-------------|-----|
|                           |                  |             |              |             |             |             |             |             |     |
| Name                      | Value            | 391, 110 ps | 391, 111 ps  | 391, 112 ps | 391, 113 ps | 391, 114 ps | 391, 115 ps | 391, 116 ps | 391 |
| ¼ dk                      | 0                |             |              |             |             |             |             |             |     |
| ¼ rstn                    | 1                |             |              |             |             |             |             |             |     |
| > <b>W</b> instruct[31:0] | XXXXXXXXXX       |             |              |             | 00100463    |             |             |             |     |
| > <b>W</b> nowPc[31:0]    | 00000028         |             |              |             | 00000000    |             |             |             |     |
| > <b>W</b> nextPc[31:0]   | 0000002c         |             |              |             | 00000014    |             |             |             |     |
| dear                      | 1                |             |              |             |             |             |             |             |     |
| > W Wadd[4:0]             | XX               |             |              |             | 08          |             |             |             |     |
| > W Radd1[4:0]            | XX               |             |              |             | 00          |             |             |             |     |
| > W Radd2[4:0]            | XX               |             |              |             | 01          |             |             |             |     |
| > W rs1[31:0]             | XXXXXXXXX        |             |              |             | 00000001    |             |             |             |     |
| > W rs2[31:0]             | XXXXXXXXX        |             |              |             | 00000001    |             |             |             |     |
| > <b>W</b> rs1_in[31:0]   | XXXXXXXXX        |             |              |             | 00000001    |             |             |             |     |
| > <b>W</b> rs2_in[31:0]   | XXXXXXXXXX       |             |              |             | 00000001    |             |             |             |     |
| > <b>W</b> rs1_out[31:0]  | 00000028         |             |              |             | 00000000    |             |             |             |     |
| > <b>W</b> rs2_out[31:0]  | XXXXXXXXX        |             |              |             | XXXXXXXX    |             |             |             |     |
| > W Wdata[31:0]           | XXXXXXXXX        |             |              |             | 00000000    |             |             |             |     |
| > W result[31:0]          | XXXXXXXXX        |             |              |             | 00000054    |             |             |             |     |
| > <b>W</b> dataout[31:0]  | XXXXXXXXXX       |             |              |             | 13726354    |             |             |             |     |
| > <b>W</b> imm[31:0]      | XXXXXXXXXX       |             |              |             | 00000008    |             |             |             |     |
| 🌡 jump                    | X                |             |              |             |             |             |             |             |     |

### 40. bge

十六进制: 00105463

解释: if(x[rs1]>=x[rs2](有符号))pc+=sext(offset)

测试结果: nextPc=12+8=14(十六进制)结果正确



## 41. bgeu

十六进制: 00107463

解释: if(x[rs1]>=x[rs2](无符号))pc+=sext(offset)

测试结果: nextPc=12+8=14(十六进制)结果正确

| Intitled 33              |                      |            |              |                                                  |             |                                                  |             | ?           | 0 6         |
|--------------------------|----------------------|------------|--------------|--------------------------------------------------|-------------|--------------------------------------------------|-------------|-------------|-------------|
| ପ 💾 🙉 ର                  | 50   <b>+</b> F   14 | <b>   </b> | +F   Fe   +F | [- -                                             |             |                                                  |             |             | 4           |
|                          | 100                  |            |              |                                                  |             |                                                  |             |             |             |
| Name                     | Value                | 419,260 ps | 419, 261 ps  | 419, 262 ps                                      | 419, 263 ps | 419, 264 ps                                      | 419, 265 ps | 419, 266 ps | <b>4</b> 19 |
| ¼ dk                     | 0                    |            | +            | <del>-                                    </del> |             | <del>                                     </del> |             |             |             |
| ¼ rstn                   | 1                    |            |              |                                                  |             |                                                  |             |             |             |
| ₩ instruct[31:0]         | XXXXXXXXX            |            |              |                                                  | 00107463    |                                                  |             |             |             |
| ▶ <b>№</b> nowPc[31:0]   | 00000028             |            |              |                                                  | 0000000c    |                                                  |             |             |             |
| ■ nextPc[31:0]           | 0000002c             |            |              |                                                  | 00000014    |                                                  |             |             |             |
| ¼ clear                  | 1                    |            |              |                                                  |             |                                                  |             |             |             |
| > <b>W</b> Wadd[4:0]     | xx                   |            |              |                                                  | 08          |                                                  |             |             |             |
| ▶ W Radd1[4:0]           | xx                   |            |              |                                                  | 00          |                                                  |             |             |             |
| > W Radd2[4:0]           | xx                   |            |              |                                                  | 01          |                                                  |             |             |             |
| > <b>W</b> rs1[31:0]     | XXXXXXXXX            |            |              |                                                  | 00000002    |                                                  |             |             |             |
| > W rs2[31:0]            | XXXXXXXXX            |            |              |                                                  | 00000001    |                                                  |             |             |             |
| > <b>W</b> rs1_in[31:0]  | XXXXXXXXX            |            |              |                                                  | 00000002    |                                                  |             |             |             |
| > <b>W</b> rs2_in[31:0]  | XXXXXXXXX            |            |              |                                                  | 00000001    |                                                  |             |             |             |
| > <b>W</b> rs1_out[31:0] | 00000028             |            |              |                                                  | 0000000c    |                                                  |             |             |             |
| > <b>W</b> rs2_out[31:0] | XXXXXXXXX            |            |              |                                                  | жжжжжж      |                                                  |             |             |             |
| > <b>W</b> Wdata[31:0]   | 0000000X             |            |              |                                                  | 00000001    |                                                  |             |             |             |
| > <b>W</b> result[31:0]  | 00000054             |            |              |                                                  | 00000054    |                                                  |             |             |             |
| > <b>W</b> dataout[31:0] | 13726354             |            |              |                                                  | 13726354    |                                                  |             |             |             |
| > <b>W</b> imm[31:0]     | XXXXXXXXX            |            |              |                                                  | 80000008    |                                                  |             |             |             |
| 🌡 jump                   | X                    |            |              |                                                  |             |                                                  |             |             |             |

## 42. blt

十六进制: 00104463

解释: if(x[rs1]<x[rs2](有符号))pc+=sext(offset)

测试结果: nextPc=12+8=14(十六进制)结果正确



## 43. bltu

十六进制: 00106463

解释: if(x[rs1]<x[rs2](无符号))pc+=sext(offset)

测试结果: nextPc=12+8=14(十六进制)结果正确

| Q 💾 📵 Q                   | 1 25   11   11 | M 72 21     | +     (-)   |             |            |             |            |             |    |
|---------------------------|----------------|-------------|-------------|-------------|------------|-------------|------------|-------------|----|
|                           | I              |             |             |             |            |             |            |             |    |
| Name                      | Value          | 401, 480 ps | 401, 481 ps | 401, 482 ps | 401,483 ps | 401, 484 ps | 401,485 ps | 401, 486 ps | 40 |
| ¼ dk                      | 0              |             |             |             |            |             |            |             |    |
| 14 rstn                   | 1              |             |             |             |            |             |            |             |    |
| > <b>W</b> instruct[31:0] | XXXXXXXXX      |             |             |             | 00106463   |             |            |             |    |
| > <b>W</b> nowPc[31:0]    | 00000028       |             |             |             | 00000000   |             |            |             |    |
| > <b>W</b> nextPc[31:0]   | 0000002c       |             |             |             | 00000014   |             |            |             |    |
| 1⊌ clear                  | 1              |             |             |             |            |             |            |             |    |
| ₩ Wadd[4:0]               | XX             |             |             |             | 08         |             |            |             |    |
| ₩ Radd1[4:0]              | XX             |             |             |             | 00         |             |            |             |    |
| ▶ <b>№</b> Radd2[4:0]     | XX             |             |             |             | 01         |             |            |             |    |
| → <b>W</b> rs1[31:0]      | XXXXXXXXX      |             |             |             | 00000001   |             |            |             |    |
| → W rs2[31:0]             | XXXXXXXXX      |             |             |             | 00000002   |             |            |             |    |
| ▶ <b>₩</b> rs1_in[31:0]   | XXXXXXXXX      |             |             |             | 00000001   |             |            |             |    |
| → <b>W</b> rs2_in[31:0]   | XXXXXXXXX      |             |             |             | 00000002   |             |            |             |    |
| ▼ rs1_out[31:0]           | 00000028       |             |             |             | 0000000c   |             |            |             |    |
| ▶ <b>W</b> rs2_out[31:0]  | XXXXXXXXX      |             |             |             | ихихихи    |             |            |             |    |
| ₩ Wdata[31:0]             | 0000000X       |             |             |             | 00000001   |             |            |             |    |
| ▶ <b>W</b> result[31:0]   | 00000054       |             |             |             | 00000054   |             |            |             |    |
|                           | 13726354       |             |             |             | 13726354   |             |            |             |    |
| ₩ imm[31:0]               | XXXXXXXXX      |             |             |             | 00000008   |             |            |             |    |
| ¹å jump                   | x              |             |             |             |            |             |            |             |    |

### 44. bne

十六进制: 00101463

解释: if(x[rs1]!=x[rs2])pc+=sext(offset)

测试结果: nextPc=12+8=14(十六进制)结果正确



# 5.7 J型指令测试结果

### 45. jal

十六进制: 008001EF

解释: x[rd]=pc+4, pc+=sext(offset)

测试结果: rd=c+4=10, nextPc=12+8=14(十六进制)结果正确



# 六、云平台运行二分查找算法

## 6.1 二分查找汇编代码及初始化

### 6.1.1 算法描述

在数组: 1 2 3 4 5 6 7 8 9 10 中用二分查找算法查找 3 所在下标的位置。如果运行正确,结果应输出 2

#### 6.1.2 RISC-V Assembly 插件撰写代码

#### 具体代码如下:

```
lui x0,0
lui x1,0
lw x2,x0
lui x3,0
lw x4,x0
lui x5,0
lui x6,0
lw x7,x0
lui x8,0
lui x9,0
lui x10,0
lw x11.x0
add x9, x0, x0
add x5,x1,x2
div x3,x5,x4
mul x3,x3,x11
1w x6, x0, x3
beq x7,x6
bge x6,x7,OFFSET
blt x6,x7,OFFSET
add x2,x3,x0
div x2,x2,x11
jal x8,0FFSET
add x1, x3, x0
```

```
div x1,x1,x11

jal x8,0FFSET -
add x9,x3,x0
div x9,x9,x11
```

### 6.1.3 翻译成十六进制指令

将上述代码翻译成十六进制指令,并初始化指令寄存器:

```
instMem text[0]<=32'h00000037;</pre>
instMem_text[1]<=32'h0000000b7;</pre>
instMem text[2]<=32'h02002103;</pre>
instMem text[3]<=32'h000001B7;</pre>
instMem_text[4]<=32'h00402203;</pre>
instMem text[5]<=32'h000002B7;</pre>
instMem text[6]<=32'h00000337;</pre>
instMem text[7]<=32'h00802383;</pre>
instMem text[8]<=32'h00000437;</pre>
instMem text[9]<=32'h000004B7;</pre>
instMem text[10]<=32'h00000537;</pre>
instMem text[11]<=32'h00C02583;</pre>
instMem text[12]<=32'h000004B3;</pre>
instMem text[13]<=32'h001102B3;</pre>
instMem text[14]<=32'h0242C1B3;</pre>
instMem text[15]<=32'h02B181B3;</pre>
instMem text[16]<=32'h0001A303;</pre>
instMem text[17]<=32'h02730263;</pre>
instMem text[18]<=32'h00735463;</pre>
instMem text[19]<=32'h00734863;</pre>
instMem text[20]<=32'h00300133;</pre>
instMem text[21]<=32'h02B14133;</pre>
instMem text[22]<=32'hFDDFF46F;</pre>
instMem text[23]<=32'h003000B3;</pre>
instMem text[24]<=32'h02B0C0B3;</pre>
instMem text[25]<=32'hFD1FF46F;</pre>
instMem text[26]<=32'h003004B3;</pre>
instMem_text[27]<=32'h02B4C4B3;</pre>
```

#### 6.1.4 初始化存储器

```
mem[0]<=32'd1;
mem[1]<=32'd2;
mem[2]<=32'd3;</pre>
```

```
mem[3]<=32'd4;
mem[4]<=32'd5;
mem[5]<=32'd6;
mem[6]<=32'd7;
mem[7]<=32'd8;
mem[8]<=32'd9;
mem[9]<=32'd10;</pre>
```

# 6.2 行为仿真测试



其中 result 结果为 2, 结果正确。

# 6.3 各部件连线图



## 6.4 平台测试结果



#### 结果分析:

平台运行结果与上述行为仿真结果一致,此 CPU 运行二分查找算法成功!

## 七、心得体会

# 7.1 翁诗浩心得:

这次实验花了许多时间,小组也一起熬了很多夜,主要还是因为要从头开始 学一些东西,比如 Verilog 编程, Vivado 封装线路设计, Python 测试代码撰写。

但是,收获是非常多的,经过这次实验,我了解了如何用 VHDL 设计一个硬件,并且亲身实践地完成了,中途遇到好多好多困难,有时候真的会脾气非常暴躁,但是当我做完了整个 CPU,并且在云平台运行测试二分算法成功,那种成就感是非常强的。

经过本次实验,然我进一步理解了 RISC-V 架构的 CPU 的数据通路,以及各类控制信号,还有基于 RISC-V 架构的 CPU 指令的含义,当然还有 Verilog 硬件描述语言该如何写,它是并行执行的一种语言,与我们传统的 C++有着本质区别,与其说是一门语言,更像是一种硬件设计的描述手段。

当然,这次实验还是有些遗憾的,比如没有像真正设计 CPU 一样,把寄存器地址进行划分,而是做了通用处理,也没有能够挑战一下流水线的设计。

## 7.2 梁奉迪心得:

在本次实验中,通过对译码器的编写对 CPU 整体架构以及数据通路和指令格式有了非常深刻的认识。并掌握了 Verilog 的书写。人工实现了汇编的编写、汇编到二进制代码的实现。

但还存在不足之处:译码编写比较混乱,MUX 选取较多,容易遗漏控制信号。 从一开始的什么也不会跌跌撞撞一步步完成,还是比较有成功感和收获的。

## 7.3 韩梅心得:

在单周期 cpu 设计的整个实验中,我对于 cpu 的实现过程和整体架构有了更进一步的体会和更全面的了解,之前听完课对于讲的知识还有些茫然,而这个实验就是对于课堂上学到知识的一次很好的应用和实践,有些课堂上不懂的地方在实验的过程中都有了更好的理解。

当然也遇到了非常多的困难,像云平台测试、汇编代码的运行等都是经过很多次的尝试才成功,不过我从中感受到了合作的力量,提高了我分工合作的意识。

# 八、参考文献

- [1]David Patterson, Andrew Waterman. RISC-V 手册[M]. 加州大学伯克利分校: 加州伯克利, 2017:9.
- [2]thundersnark.E203 蜂鸟 RISC-V 处理器代码阅读笔记 之指令译码模块 e203\_exu\_decode.v[EB/OL].https://blog.csdn.net/thundersnark/article/details/105879902,2020-05-01.
- [3] 南 工 小 王 子 .Vivado 加 上 VsCode 让 你 的 生 活 更 美 好 [EB/OL]. https://blog.csdn.net/qq\_39498701/article/details/84668833, 20 19-06-04.
- Testbench[EB/OL]. https://blog.csdn.net/jzj1993/article/details/45533729, 2015-05-06.
- [5] 杨小帆\_. 基于 RICS-V 架构的单周期处理器设计(含所有格式指令)—— 控制 信 号 选 取 及 代 码 结 构 分 析 [EB/OL]. https://yangfan. blog. csdn. net/article/details/103353982, 2019-12-02.