

# Universidad de Ingeniería y Tecnología Escuela Profesional de Ciencia de la Computación Silabo del curso – Periodo Académico 2017-II

- 1. Código del curso y nombre: CS221. Arquitectura de Computadores
- 2. Créditos: 3
- 3. Horas de Teoría y Laboratorio: 2 HT; 2 HP;
- 4. Docente(s)

Atención previa coordinación con el profesor

### 5. Bibliografía

- [Den05] Peter J. Denning. "The locality principle". In: Commun. ACM 48.7 (July 2005), pp. 19-24. ISSN: 0001-0782. DOI: 10.1145/1070838.1070856. URL: http://doi.acm.org/10.1145/1070838.1070856.
- [Don06] J. Dongarra. "Trends in high performance computing: a historical overview and examination of future developments". In: Circuits and Devices Magazine, IEEE 22.1 (2006), pp. 22–27. ISSN: 8755-3996. DOI: 10.1109/MCD. 2006.1598076.
- [EA05] Hesham El-Rewini and Mostafa Abd-El-Barr. Advanced Computer Architecture and Parallel Processing. Hoboken, NJ: John Wiley & Sons, 2005. ISBN: 0-471-46740-5.
- [HP06] J. L. Hennessy and D. A. Patterson. Computer Architecture: A Quantitative Approach. 4th. San Mateo, CA: Morgan Kaufman, 2006.
- [Joh91] M. Johnson. Superscalar microprocessor design. Prentice Hall series in innovative technology. Prentice Hall, 1991. ISBN: 9780138756345.
- [Par02] Behrooz Parhami. Introduction to parallel processing: algorithms and architectures. Plenum series in computer science. Plenum Press, 2002. ISBN: 9780306459702.
- [Par05] Behrooz Parhami. Computer Architecture: From Microprocessors to Supercomputers. New York: Oxford Univ. Press, 2005. ISBN: ISBN 0-19-515455-X.
- [PH04] D. A. Patterson and J. L. Hennessy. Computer Organization and Design: The Hardware/Software Interface. 3rd ed. San Mateo, CA: Morgan Kaufman, 2004.
- [Sta10] William Stalings. Computer Organization and Architecture: Designing for Performance. 8th. Upper Saddle River, NJ: Prentice Hall, 2010.

## 6. Información del curso

- (a) Breve descripción del curso Es necesario que el profesional en Ciencia de la Computación tenga sólido conocimiento de la organización y funcionamiento de los diversos sistema de cómputo actuales en los cuales gira se instala el entorno de programación. Con ello también sabrá establecer los alcances y límites de las aplicaciones que se desarrollen de acuerdo a la plataforma siendo usada.
  - Se tratarán los siguientes temas: componentes de lógica digital básicos en un sistema de computación, diseño de conjuntos de instrucciones, microarquitectura del procesador y ejecución en *pipelining*, organización de la memoria: caché y memoria virtual, protección y compartición, sistema I/O e interrupciones, arquitecturas super escalares y ejecución fuera de orden, computadoras vectoriales, arquitecturas para *multithreading*, multiprocesadores simétricos, modelo de memoria y sincronización, sistemas integrados y computadores en paralelo.
- (b) **Prerrequisitos:** CS1D2. Estructuras Discretas II.  $(2^{do} \text{ Sem})$
- (c) **Tipo de Curso:** Obligatorio

## 7. Competencias

- Este curso tiene como propósito ofrecer al estudiante una base sólida de la evolución de las arquitecturas de computadores y los factores que influenciaron en el diseño de los elementos de *hardware* y *software* en sistemas de computación actuales.
- Garantizar la comprensión de cómo es el *hardware* en sí y cómo interactuan *hardware* y *software* en un sistema de cómputo actual.
- Tratar los siguientes temas: componentes de lógica digital básicos en un sistema de computación, diseño de conjuntos de instrucciones, microarquitectura del procesador y ejecución en *pipelining*, organización de la memoria: caché y memoria virtual, protección y compartición, sistema I/O e interrupciones, arquitecturas super escalares y ejecución fuera de orden, computadoras vectoriales, arquitecturas para *multithreading*, multiprocesadores simétricos, modelo de memoria y sincronización, sistemas integrados y computadores en paralelo.

## 8. Contribución a los resultados (Outcomes)

- b) Analizar problemas e identificar y definir los requerimientos computacionales apropiados para su solución. (Usar)
- i) Utilizar técnicas y herramientas actuales necesarias para la práctica de la computación. (Evaluar)

### 9. Competencias (IEEE)

- C4. Una comprensión del hardware de la computadora desde la perspectiva del software, por ejemplo, el uso del procesador, memoria, unidades de disco, pantalla, etc.⇒ Outcome i
- C8. Entendimiento de lo que las tecnologías actuales pueden y no pueden lograr.⇒ Outcome b,i
- C9. Comprensión de las limitaciones de la computación, incluyendo la diferencia entre lo que la computación es inherentemente incapaz de hacer frente a lo que puede lograrse a través de un futuro de ciencia y tecnología.⇒ Outcome b
- **CS3.** Analizar el grado en que un sistema basado en el ordenador cumple con los criterios definidos para su uso actual y futuro desarrollo.⇒ **Outcome i**

#### 10. Lista de temas a estudiar en el curso

- 1. Lógica digital y sistemas digitales
- 2. Representación de datos a nivel máquina
- 3. Organización de la Máquina a Nivel Ensamblador
- 4. Organización funcional
- 5. Organización y Arquitectura del Sistema de Memoria
- 6. Interfaz y comunicación
- 7. Multiprocesamiento y arquitecturas alternativas
- 8. Mejoras de rendimiento

# 11. Metodologia y Evaluación

### Metodología:

### Sesiones Teóricas:

El desarrollo de las sesiones teóricas está focalizado en el estudiante, a través de su participación activa, resolviendo problemas relacionados al curso con los aportes individuales y discutiendo casos reales de la industria. Los alumnos desarrollarán a lo largo del curso un proyecto de aplicación de las herramientas recibidas en una empresa.

#### Sesiones de Laboratorio:

Las sesiones prácticas se desarrollan en laboratorio. Las prácticas de laboratorio se realizan en equipos para fortalecer su comunicación. Al inicio de cada laboratorio se explica el desarrollo de la práctica y al término se destaca las principales conclusiones de la actividad en forma grupal.

## Exposiciones individuales o grupales:

Se fomenta la participación individual y en equipo para exponer sus ideas, motivándolos con puntos adicionales en las diferentes etapas de la evaluación del curso.

### Lecturas:

A lo largo del curso se proporcionan diferentes lecturas, las cuales son evaluadas. El promedio de las notas de las lecturas es considerado como la nota de una práctica calificada. El uso del campus virtual UTEC Online permite a cada estudiante acceder a la información del curso, e interactuar fuera de aula con el profesor y con los otros estudiantes.

## Sistema de Evaluación:

Lecturas: [Par05], [PH04]

### 12. Contenido

| Unidad 1: Lógica digital y sistemas digitales (18)                                                                                                                                                                                                                                                        |                                                                                                                                                                                                                                  |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Competences esperadas: C8                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                  |  |
| Objetivos de Aprendizaje                                                                                                                                                                                                                                                                                  | Tópicos                                                                                                                                                                                                                          |  |
| • Describir el avance paulatino de los componentes de<br>la tecnología de computación, desde los tubos de<br>vacío hasta VLSI, desde las arquitecturas mainframe<br>a las arquitecturas en escala warehouse [Familiar-<br>izarse]                                                                         | <ul> <li>Revisión e historia de la Arquitectura de Computadores.</li> <li>Lógica combinacional vs. secuencial/Arreglos de puertas de campo programables como bloque fundamental de construcción lógico combinacional-</li> </ul> |  |
| • Comprender que la tendencia de las arquitecturas modernas de computadores es hacia núcleos múltiples y que el paraleliso es inherente en todos los sistemas de hardware [Usar]                                                                                                                          | <ul> <li>Multiples representaciones / Capas de interpretación<br/>(El hardware es solo otra capa)</li> </ul>                                                                                                                     |  |
| • Explicar las implicancias de los límites de potencia para mejoras adicionales en el rendimiento de los procesadores y también en el aprovechamiento del paralelismo [Usar]                                                                                                                              | <ul> <li>Herramientas de diseño asistidas por computadora<br/>que procesan hardware y representaciones arquitec-<br/>turales.</li> <li>Registrar transferencia notación / Hardware</li> </ul>                                    |  |
| • Relacionar las varias representaciones equivalentes<br>de la funcionalidad de un computador, incluyendo<br>expresiones y puertas lógicas, y ser capces de utilizar<br>expresiones matemáticas para describir las funciones<br>de circuitos combinacionales y secuenciales sencillos<br>[Familiarizarse] | lenguage descriptivo (Verilog/VHDL)  Restriccion física (Retrasos de Entrada, fan-in, fanout, energia/poder)                                                                                                                     |  |
| • Diseñar los componentes básicos de construcción de<br>un computador: unidad aritmético lógica (a nivel de<br>puertas lógicas), unidad central de procesamiento (a<br>nivel de registros de transferencia), memoria (a nivel<br>de registros de transferencia) [Usar]                                    |                                                                                                                                                                                                                                  |  |
| • Usar herramientas CAD para capturar, sistetizar, y simular bloques de construcción (como ALUs, registros, movimiento entre registros) de un computador simple [Familiarizarse]                                                                                                                          |                                                                                                                                                                                                                                  |  |
| • Evaluar el comportamiento de un diagrama de tiempos y funcional de un procesador simple implementado a nivel de circuitos lógicos [Evaluar]                                                                                                                                                             |                                                                                                                                                                                                                                  |  |

| Unidad 2: Representación de datos a nivel máquina (8)  Competences esperadas: C9                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                 |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Objetivos de Aprendizaje                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | Tópicos                                                                                                                                                                                                                                                                                                                                                         |  |
| <ul> <li>Explicar porqué en computación todo es datos, inclusive las instrucciones [Evaluar]</li> <li>Explicar las razones de usar formatos alternativos para representar datos numéricos [Familiarizarse]</li> <li>Describir cómo los enteros negativos se almacenan con representaciones de bit de signo y complemento a 2 [Usar]</li> <li>Explicar cómo las representaciones de tamaño fijo afectan en la exactitud y la precisión [Usar]</li> <li>Describir la representación interna de datos no numéricos como caracteres, cadenas, registros y arreglos [Usar]</li> <li>Convertir datos numéricos de un formato a otro [Usar]</li> </ul> | <ul> <li>Bits, Bytes y Words.</li> <li>Representacion de datos numérica y bases numéricas.</li> <li>Sistemas de punto flotante y punto fijo.</li> <li>Representaciones con signo y complemento a 2.</li> <li>Representación de información no numérica (códigos de caracteres, información gráfica)</li> <li>Representación de registros y arreglos.</li> </ul> |  |
| Lecturas: [Par05], [Sta10]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |                                                                                                                                                                                                                                                                                                                                                                 |  |

| Unidad 3: Organización de la Máquina a Nivel Ensamblador (8)                                                                                                                                                |                                                                                                                                                             |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Competences esperadas: C4,CS3                                                                                                                                                                               |                                                                                                                                                             |  |
| Objetivos de Aprendizaje                                                                                                                                                                                    | Tópicos                                                                                                                                                     |  |
| <ul> <li>Explicar la organización de la maquina clásica de<br/>von Neumann y sus principales unidades funcionales<br/>[Familiarizarse]</li> <li>Describir cómo se ejecuta una instrucción en una</li> </ul> | <ul> <li>Organización Básica de la Máquina de Von Neumann.</li> <li>Unidad de Control.</li> </ul>                                                           |  |
| máquina de von Neumann con extensión para hebras, sincronización multiproceso y ejecucion SIMD (máquina vectorial) [Familiarizarse]                                                                         | <ul> <li>Paquetes de instrucciones y tipos (manipulación de información, control, I/O)</li> <li>Assembler / Programación en Lenguaje de Máquina.</li> </ul> |  |
| • Describir el paralelismo a nivel de instrucciones y<br>sus peligros, y cómo es esto tratado en pipelines de<br>proceso típicos [Familiarizarse]                                                           | <ul><li>Formato de instrucciones.</li><li>Modos de direccionamiento.</li></ul>                                                                              |  |
| • Resumir cómo se representan las instrucciones, tanto<br>a nivel de máquina bajo el contexto de un ensam-<br>blador simbólico [Familiarizarse]                                                             | <ul> <li>Llamada a subrutinas y mecanismos de retorno.</li> <li>I/O e Interrupciones.</li> </ul>                                                            |  |
| • Demostrar cómo se mapean los patrones de lenguajes<br>de alto nivel en notaciones en lenguaje ensamblador<br>o en código máquina [Usar]                                                                   | • Montículo (Heap) vs. Estático vs. Pila vs. Segmentos de código.                                                                                           |  |
| • Explicar los diferentes formatos de instrucciones, así como el direccionamiento por instrucción, y comparar formatos de tamaño fijo y variable [Usar]                                                     |                                                                                                                                                             |  |
| • Explicar como las llamadas a subrutinas son mane-<br>jadas a nivel de ensamblador [Usar]                                                                                                                  |                                                                                                                                                             |  |
| • Explicar los conceptos básicos de interrupciones y operaciones de entrada y salida (I/O) [Familiarizarse]                                                                                                 |                                                                                                                                                             |  |
| • Escribir segmentos de programa simples en lenguaje ensamblador [Usar]                                                                                                                                     |                                                                                                                                                             |  |
| • Ilustrar cómo los bloques constructores fundamentales en lenguajes de alto nivel son implementados a nivel de lenguaje máquina [Usar]                                                                     |                                                                                                                                                             |  |

Lecturas : [Par05], [PH04], [HP06]

## Unidad 4: Organización funcional (8) Competences esperadas: C9 Objetivos de Aprendizaje Tópicos • Comparar implementaciones alternativas de ruta de • Implementación de rutas de datos simples, indatos [Evaluar] cluyendo la canalización de instrucciones, detección de riesgos y la resolución. • Discutir el concepto de puntos de control y la gen-• Control de unidades: Realización Cableada vs Realeración de señales de control usando implementaización Microprogramada. ciones a nivel de circuito o microprogramadas [Familiarizarse] • Instruccion (Pipelining) • Explicar el paralelismo a nivel de instrucciones bási-• Introducción al paralelismo al nivel de instrucción cas usando pipelining y los mayores riesgos que (PNI) pueden ocurrir [Usar] • Diseñar e implementar un procesador completo, incluyendo ruta de datos y control [Usar] • Calcular la cantidad promedio de ciclos por instrucción de una implementación con procesador y sistema de memoria determinados [Evaluar]

| Lecturas : [Par05], [HP06]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |  |
| Unidad 5: Organización y Arquitectura del Sistema de Memoria (8)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |  |
| Competences esperadas: CS3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |  |
| Objetivos de Aprendizaje                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | Tópicos                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |  |
| <ul> <li>Identifique las principales tecnologías de memoria (Por ejemplo: SRAM, DRAM, Flash,Disco Magnetico) y su relación costo beneficio [Familiarizarse]</li> <li>Explique el efecto del retardo de la memoria en tiempo de ejecución [Familiarizarse]</li> <li>Describa como el uso de jerarquía de memoria (caché, memoria virtual) es aplicado para reducir el retardo efectivo en la memoria [Usar]</li> <li>Describa los principios de la administración de memoria [Usar]</li> <li>Explique el funcionamiento de un sistema con gestión de memoria virtual [Usar]</li> <li>Calcule el tiempo de acceso promedio a memoria bajo varias configuraciones de caché y memoria y para diversas combinaciones de instrucciones y referencias a datos [Evaluar]</li> </ul> | <ul> <li>Sistemas de Almacenamiento y su Tecnología.</li> <li>Jerarquía de Memoria: importancia de la localización temporal y espacial.</li> <li>Organización y Operaciones de la Memoria Principal.</li> <li>Latencia, ciclos de tiempo, ancho de banda e intercalación.</li> <li>Memorias caché (Mapeo de direcciones, Tamaño de bloques, Reemplazo y Politicas de almacenamiento)</li> <li>Multiprocesador coherencia cache / Usando el sistema de memoria para las operaciones de sincronización de memoria / atómica inter-core.</li> <li>Memoria virtual (tabla de página, TLB)</li> <li>Manejo de Errores y confiabilidad.</li> <li>Error de codificación, compresión de datos y la integridad de datos.</li> </ul> |  |

**Lecturas**: [Par05], [PH04], [Den05]

#### Unidad 6: Interfaz y comunicación (8) Competences esperadas: C4,C9,CS3 Objetivos de Aprendizaje Tópicos • Explicar como las interrupciones son aplicadas para • Fundamentos de I/O: Handshaking, Bbuffering, I/O implementar control de entrada-salida y transferenprogramadas, interrupciones dirigidas de I/O. cia de datos [Familiarizarse] • Interrumpir interrumpir estructuras: re-• Identificar diversos tipos de buses en un sistema comconocimiento, vectorizado y priorizado. putacional [Familiarizarse] • Almacenamiento externo, organización fisica y dis-• Describir el acceso a datos desde una unidad de disco magnético [Usar] • Buses: Protocoles de bus, arbitraje, acceso directo a • Comparar organizaciones de red conocidas como ormemoria (DMA). ganizaciones en bus/Ethernet, en anillo y organiza-• Introducción a Redes: comunicación de redes como ciones conmutadas versus ruteadas [Evaluar] otra capa de acceso remoto. • Identificar las interfaces entre capas necesarios para • Soporte Multimedia. el acceso y presentación multimedia, desde la captura de la imagen en almacenamiento remoto, a través del • Arquitecturas RAID. transporte por una red de comunicaciones, hasta la puesta en la memoria local y la presentación final en una pantalla gráfica [Familiarizarse] • Describir las ventajas y limitaciones de las arquitecturas RAID [Familiarizarse]

| Unidad 7: Multiprocesamiento y arquitecturas alternativas (8)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                                                                                                                                                                                                                                                                                                                               |  |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Competences esperadas: C9                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                               |  |
| Objetivos de Aprendizaje                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | Tópicos                                                                                                                                                                                                                                                                                                                       |  |
| <ul> <li>Discutir el concepto de procesamiento paralelo mas allá del clásico modelo de von Neumann [Evaluar]</li> <li>Describir diferentes arquitecturas paralelas como SIMD y MIMD [Familiarizarse]</li> <li>Explicar el concepto de redes de interconexión y mostrar diferentes enfoques [Usar]</li> <li>Discutir los principales cuidados en los sistemas de multiprocesamiento presentes con respecto a la gestión de memoria y describir como son tratados [Familiarizarse]</li> <li>Describir las diferencias entre conectores electricos en paralelo backplane, interconexión memoria procesador y memoria remota via red, sus implicaciones para la latencia de acceso y el impacto en el rendimiento de un programa [Evaluar]</li> </ul> | <ul> <li>Ley potencial.</li> <li>Ejemplos de juego de instrucciones y arquitecturas SIMD y MIMD.</li> <li>Redes de interconexión (Hypercube, Shuffle-exchange, Mesh, Crossbar)</li> <li>Sistemas de memoria de multiprocesador compartido y consistencia de memoria.</li> <li>Coherencia de cache multiprocesador.</li> </ul> |  |
| <b>Lecturas</b> : [Par05], [Par02], [EA05]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                                                                                                                                                                                                                                                                                                                               |  |

Lecturas: [Par05], [Sta10]

| Unidad 8: Mejoras de rendimiento (8)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                                                                                                                                                                                                                                                                                                                                                                                                               |  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Competences esperadas: C8,C9                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                                                                                                                                                                                                                                                                                                                                                                                                               |  |
| Objetivos de Aprendizaje                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Tópicos                                                                                                                                                                                                                                                                                                                                                                                                       |  |
| <ul> <li>Describir las arquitecturas superescalares y sus ventajas [Familiarizarse]</li> <li>Explicar el concepto de predicción de bifurcaciones y su utilidad [Usar]</li> <li>Caracterizar los costos y beneficios de la precarga prefetching [Evaluar]</li> <li>Explicar la ejecución especulativa e identifique las condiciones que la justifican [Evaluar]</li> <li>Discutir las ventajas de rendimiento ofrecida en una arquitectura de multihebras junto con los factores que hacen dificil dar el maximo beneficio de estas [Evaluar]</li> <li>Describir la importancia de la escalabilidad en el rendimiento [Evaluar]</li> <li>Lecturas : [Par05], [Par02], [PH04], [Don06], [Joh91]</li> </ul> | <ul> <li>Arquitectura superescalar.</li> <li>Predicción de ramificación, Ejecución especulativa, Ejecución fuera de orden.</li> <li>Prefetching.</li> <li>Procesadores vectoriales y GPU's</li> <li>Soporte de hardware para multiprocesamiento.</li> <li>Escalabilidad.</li> <li>Arquitecturas alternativas, como VLIW / EPIC y aceleradores y otros tipos de procesadores de propósito especial.</li> </ul> |  |
| Decouras • [1 aroo], [1 aro2], [1 ro4], [Donoo], [30n31]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                               |  |