# 華中科技大學

# 数字逻辑实验报告(2)

| 数字逻辑实验 2       |                 |     |
|----------------|-----------------|-----|
| 一、Verilog HDL设 | 二、Verilog HDL设计 | 总成绩 |
| 计数字逻辑电路 50%    | 较复杂数字逻辑电路       |     |
|                | 50%             |     |
|                |                 |     |

评语: (包含:预习报告内容、实验过程、实验结果及分析)

教师签名

 姓
 名:
 刘本嵩

 学
 号:
 U201614531

 班
 级:
 CS1601

 指导教师:
 赵贻竹

计算机科学与技术学院 2018 年 6月 25 日

## 華中科技大學

# 数字逻辑实验报告

Verilog HDL设计数字逻辑电路预习报告

## 一、Verilog HDL设计数字逻辑电路

## **1**、实验名称

Verilog HDL设计数字逻辑电路。

#### 2、实验目的

要求同学用 Verilog HDL设计数字逻辑电路,通过 3 个逻辑电路实验,并利用"Vivado 2015.2"软件进行"前、后"仿真检查电路设计,然后在"Xilinx NEXYS 4 开发板"上操作、记录实验结果,最后验证设计是否达到要求。

通过以上设计、仿真、验证 3 个训练过程使同学们掌握 Verilog HDL设计数字逻辑电路的基本方法,同时掌握如何避免锁存器的产生以及电路设计中的一致性问题的处理方法。

## 3、实验所用设备

Xilinx NEXYS 4 开发板 (芯片为 XC7A100TCSG324-1 , 封装为 CSG324 , 软件为 Vivado 2015.2) 1套。

## 4、实验内容

- (1)组合、时序逻辑电路的"always"设计
- (A) 用"always 块"设计纯组合逻辑电路

组合电路的一个特性是它的输出永远受输入变化的影响。也就是说组合电路绝不会保持它们以前的值,即输出不会出现锁存。

在使用 always 块中的 case,if-else 等语句设计纯组合逻辑电路时,要保证所有输入条件,其输出均有输出值,否则有可能会产生锁存器,导致"综合"出错。

例如:某题目要求使用 Verilog 设计实现一个纯组合逻辑电路的选择器,某同学设计了一个带"flag"标识的 4 选 1 的多路选择器,参见程序 1-1 所示,但是在"综合"时,报 3 个错误,即:"Place 30-574、 Place 30-99、Common 17-69"。

#### 具体要求:

(a) 验证程序 1-1 在"综合"时,是否会出现上述问题;

```
(b) 如果存在上述问题,请更正程序1-1,帮这位同学完成设计。
   (a) 会
   (b) 已改正
   程序 1-1 带"flag"标识的 4 选 1 的多路选择器
   module mux latch(
     input [3:0] data,
     input [1:0] valid,
     input flag,
     output reg valid data);
   initial begin
     valid data=1'b0;
     end
   always @ (*)
   begin
     case(valid)
               2'b00 : begin if(flag) valid data = data[0];else
valid data=0;end
               2'b01 : begin if(flag) valid data = data[1];else
valid data=0;end
               2'b10 : begin if(flag) valid data = data[2];else
valid data=0;end
               2'b11 : begin if(flag) valid data = data[3];else
valid data=0;end
      endcase
   end
   endmodule
set property PACKAGE PIN T16 [get ports flag]
   set property IOSTANDARD LVCMOS33 [get ports flag]
   set property PACKAGE PIN U8 [get ports {valid[0]}]
   set property IOSTANDARD LVCMOS33 [get ports {valid[0]}]
   set property PACKAGE PIN R7 [get ports {valid[1]}]
   set property IOSTANDARD LVCMOS33 [get ports {valid[1]}]
   set property PACKAGE PIN V7 [get ports {data[0]}]
   set property IOSTANDARD LVCMOS33 [get ports {data[0]}]
   set property PACKAGE PIN V6 [get ports {data[1]}]
   set property IOSTANDARD LVCMOS33 [get ports {data[1]}]
   set property PACKAGE PIN V5 [get ports {data[2]}]
   set property IOSTANDARD LVCMOS33 [get ports {data[2]}]
   set property PACKAGE PIN U4 [get ports {data[3]}]
   set property IOSTANDARD LVCMOS33 [get ports {data[3]}]
```

set\_property PACKAGE\_PIN T8 [get\_ports valid\_data] set property IOSTANDARD LVCMOS33 [get ports valid data]

(B) 用"always 块"设计一个同步时序逻辑电路

参见图 1-1 所示电路。



图 1-1 同步时序逻辑电路

#### 具体要求:

利用 Verilog HDL的"always 块"设计该电路并进行仿真。

(注意:阻塞与非阻塞赋值的不同,这种组合和时序的混合电路建议使用非阻塞赋值)

#### (2) 脉冲异步计数器的设计

分析如图 1-2 所示的脉冲异步计数器电路,完成如下内容:



图 1-2 脉冲异步计数器电路

- (A) 说明该计数器的模是多少? 10
- (B) 用 Verilog DHL 实现该电路,并通过仿真和在开发板上验证设计。

## (3) Verilog 数字电路设计中一致性问题

分析如图 1-3 所示的电路,完成如下内容:

(A)程序 1-2 是对图 1-3 所示电路的描述,请用"Behavior Simulation-它可以称为前仿真"和"<u>非 Behavior Simulation-它可以称为</u>后仿真"对程序 1-2 分别进行仿真,如果有错误,请更正程序 1-2 ,并给出修正

#### 后的仿真结果。

(这就是:所谓前仿真和后仿真是否一致的问题)



(B) NEXYS 4 开发板提供了一个 100Mhz 的同步时钟,引脚绑定为 "E3",在更正后的程序 1-2 中添加一个时钟分频部分,并将降频后的时钟信号 接到图 1-3 中的"clk",编译成功后再下载到开发板上测试它。

结论:在今后的设计中要保持:"前仿真和后仿真以及下载验证都正确"哟。

```
程序 1-2 3 位移位寄存器电路 module pipe3b( input sig_nsyn
```

```
input sig_nsyn,
input clk,
output q1,
output q2,
output sig_syn
);
reg q1;
reg q2;
reg sig_syn;
always@(posedge clk) q2=q1;
always@(posedge clk) sig_syn=q2;
always@(posedge clk) q1=sig_nsyn;
endmodule
```

## 5、实验方案设计

- (1)组合、时序逻辑电路的"always"设计方案
- (A) 用"always 块"设计纯组合逻辑电路

(更正程序 1-1 后的源程序)

module mux\_latch(

```
input [3:0] data,
      input [1:0] valid,
      input flag,
      output reg valid data);
    initial begin
      valid data=1'b0;
      end
    always @ (*)
    begin
      case(valid)
                 2'b00 : begin if(flag) valid data = data[0];else
valid data=0;end
                 2'b01 : begin if(flag) valid data = data[1];else
valid data=0;end
                 2'b10 : begin if(flag) valid data = data[2];else
valid data=0;end
                 2'b11 : begin if(flag) valid data = data[3];else
valid data=0;end
       endcase
    end
   endmodule
     (B) 用"always 块"设计实现一个同步时序逻辑电路
     (a) 源程序
`timescale 1ns / 1ps
`include "macro.vh"
module mod1b(
 input clk,
 input sig nsyn,
 output wire sig syn
);
wire q0, q1;
wire one;
assign one = 1'b1;
`ifdef USE DIVIDER
wire long clk;
divider div(clk, long_clk);
tff tff1(one, long clk, q0);
tff tff2(sig nsyn^q0, long clk, q1);
`else
```

```
tff tff1(one, clk, q0);
tff tff2(sig nsyn^q0, clk, q1);
`endif
assign sig syn = sig nsyn & \simq1;
endmodule // mod1b
     (b) 仿真程序
`timescale 1ns / 1ps
module mod1b_tb(
);
 reg clk, x;
 wire _y;
 mod1b _1(clk, _x, _y);
 initial forever #1 clk = \sim clk;
 initial begin
    clk = 0;
    _{x} = 0;
    #10 x = 1;
endmodule // mod1b_tb
     (2) 脉冲异步计数器的分析和设计方案
     (A) 源程序
    `timescale 1ns / 1ps
   `include "macro.vh"
   module mod2(
     input clk,
     output reg res
   );
   integer cter = 0;
   `ifdef USE DIVIDER
   wire long clk;
   divider div(clk, long_clk);
```

```
always @(posedge long clk) begin
   `else
   always @(posedge clk) begin
   `endif
     if (cter == 7) begin
       cter <= 0;
       res <= 1'b1;
     end
     else begin
       cter <= cter + 1;
       res <= 1'b0;
     end
   end
   endmodule // mod2
    (B) 仿真程序
`timescale 1ns / 1ps
module mod2 tb(
);
 reg clk;
 wire res;
 mod2 _1(clk, _res);
 initial begin
    clk = 0;
   forever #1 clk = \sim clk;
 end
endmodule // mod2 tb
    (C) 引脚约束 (绑定) 程序
   ## Clock signal
   ##Bank = 35, Pin name = IO L12P T1 MRCC 35,
                                                           Sch name =
   CLK100MHZ
   set_property PACKAGE_PIN E3 [get_ports clk]
   set property IOSTANDARD LVCMOS33 [get ports clk]
   create_clock -add -name sys_clk_pin -period 10.00 -waveform {0 5}
   [get ports clk]
```

```
## LEDs
   ##Bank = 34, Pin name = IO L24N T3 34,
                                                            Sch name =
   LED0
   set property PACKAGE PIN T8 [get ports {res}]
   set property IOSTANDARD LVCMOS33 [get ports {res}]
    (3) Verilog 设计中一致性问题的解决方案
    (A) 源程序
    (更正程序 1-2 后的源程序,且前仿真和后仿真以及下载验证都正确)
`timescale 1ns / 1ps
`include "macro.vh"
module mod3b(
 input sig_nsyn,
 input clk,
 output wire sig_syn
);
wire q0, q1;
`ifdef USE DIVIDER
wire long clk;
divider div(clk, long_clk);
dff dff0(sig_nsyn, long_clk, q0);
`else
dff dff0(sig_nsyn, clk, q0);
`endif
dff dff1(q0, clk, q1);
dff dff2(q1, clk, sig_syn);
endmodule // mod3b
    (B) 仿真程序
   `timescale 1ns / 1ps
   module mod3b_tb(
    );
     reg sig_nsyn, clk;
     wire sig syn;
     mod3b _1(sig_nsyn, clk, sig_syn);
     initial forever #1 clk = \sim clk;
                                 10 / 32
```

```
initial begin
    sig_nsyn = 0;
    clk = 0;
    forever #20 sig_nsyn = ~ sig_nsyn;
    end
endmodule // mod3b_tb
```

## 華中科技大學

# 数字逻辑实验报告

Verilog HDL设计较复杂数字逻辑电路

## 二、Verilog HDL设计较复杂数字逻辑电路

#### **1**、实验名称

Verilog HDL设计较复杂数字逻辑电路。

#### **2**、实验目的

要求同学用 Verilog HDL设计较复杂的数字逻辑电路,通过 3 个逻辑电路实验,并利用"Vivado 2015.2"软件进行"前、后"仿真检查电路设计,然后在"Xilinx NEXYS 4 开发板"上操作、记录实验结果,最后验证设计是否达到要求。

通过以上设计、仿真、验证 3 个训练过程使同学们掌握 Verilog HDL设计较复杂数字逻辑电路的基本方法,同时掌握"电路例化"、"模块化"的使用、异步时序逻辑电路的同步化处理以及用状态机设计控制电路。

## 3、实验所用组件

Xilinx NEXYS 4 开发板 (芯片为 XC7A100TCSG324-1 , 封装为 CSG324, 软件为 Vivado 2015.2) 1套。

## 4、实验内容

#### (1) 4位二进制加法/减法计数器的设计

设计一个能清零、置数和进位/借位输出的加 1/减 1 的 4 位二进制计数器,其结构框图如图 2-1 所示。



图 2-1 4位二进制加法/减法计数器

电路输入为计数脉冲 CP、工作模式选择 M、预制初值 D,C,B,A(其中 D 为高位,A 为低位)和预制控制  $\overline{LD}$  ,清零端  $\overline{CLR}$  :

输出为计数值  $Q_D$  ,  $Q_C$  ,  $Q_B$  ,  $Q_A$  ( $Q_D$  为高位 ,  $Q_A$  为低位 ) 和进位/借位输出  $\overline{Q^{cc}}$  ;

当 $\overline{CLR}$ 为0时,电路输出清零;

预制控制 $\overline{LD}$  = 0 时,将 D、C、B、A 的输入值送到计数器中,并立即在  $Q_D$  ,  $Q_C$  ,  $Q_B$  ,  $Q_A$ 中输出;

模式选择端 M=1 时加1计数;

当 M=0 时减 1 计数;

当 CP 端输入一个上升沿信号时进行一次计数;

计数有进位/借位时Qcc端输出一个负脉冲。

注意:用Verilog设计电路时,经常会遇到这样一些问题,例如:

- (A) 用两个 always 块对一个寄存器进行赋值,无论其中经过了怎样的条件判断,最终结果毫无疑问是将两个相独立的触发信号连在了寄存器的 CLK 端上,一个端口接入两信号,所以这样的语句是无法被综合成电路的。
- (B) 某电路如果有多个输入都可能引起输出值的改变,在使用"always"时,如果其触发条件为电路的"多个输入"时,如果语句的"并发性"处理不好,会造成系统编译成功、"行为仿真"也成功,但是系统生成不了"bit"文件。

解决方法:采用所谓"异步时序逻辑电路的同步化处理",即:减少 "always"的触发条件。

#### 具体要求:

- (A) 用 Verilog HDL 实现该计数器,将之下载到开发板中进行验证:
- (B) 用已实现了的"4位二进制计数器",采用"电路例化"或者"模块化"实现一个初值为2的模8计数器,并下载到开发板中进行验证;
  - (C) 给出设计占用 FPGA 芯片的资源情况 (希望越少越好)。
  - (2) 采用有限状态机(FSM) 实现序列检测器

设计一个简单的状态机,其功能是检测一个串行的 5 位不可重叠的 "10110"二进制序列检测器,当输入值出现"10110"时,给出输出标志。

#### 具体要求如下:

- (A) 给出不可重叠的"10110"二进制序列的状态转移图;
- (B) 采用有限状态机"标准模板"来设计"10110"二进制序列检测器,在仿真正确后再下载到开发板中进行验证:
  - (C) 给出设计占用 FPGA 芯片的资源情况 (希望越少越好)。

(所谓有限状态机"标准模板"请参考教材:夏雨闻。Verilog 数字系统设计教程第3版。北京:北京航空航天大学出版社,2013.)

(3) 3位二进制数值比较器的设计

设计一个 3 位二进制数值比较器。当 A>B 时,F1=1,F2=F3=0;当 A=B 时,F2=1,F1=F3=0;当 A<B 时,F3=1,F1=F2=0。

#### 具体要求:

- (A) 用 Verilog HDL设计一个一位二进制数值比较器;
- (B) 用已实现了的一位二进制数值比较器,采用"电路例化"或者"模块化" 实现一个 3 位二进制数值比较器:
  - (C) 将所设计的电路下载到开发板上进行验证:
  - (D) 给出设计占用 FPGA 芯片的资源情况(希望越少越好)。

## 5、实验方案设计

- (1) 4位二进制加法/减法计数器的设计方案
- (A) 模 16 加 1/减 1 计数器
- (a) 源程序

`include "macro.vh"

```
module mod1 (
   input [3:0] abcd,
   input clk,
   input clr,
   input mode,
   input ld,
   output reg qcc,
   output reg [3:0] q
);
   initial begin
    q <= abcd;
   end
`ifdef USE_DIVIDER
   wire long_clk;
   divider __01(clk, long_clk);
```

```
always @(posedge long clk) begin
`else
  always @(posedge clk) begin
`endif
    if(Id == 0) begin
      q \le abcd;
      qcc \ll 1;
    end else if(clr == 0) begin
      q <= 0;
      qcc \ll 1;
    end else if(mode == 1) begin
      if(q == 15 || q == 7) // Warning: fit mod1b
         qcc <= 0;
      else
         qcc <= 1;
      q <= q + 1;
    end else if(mode == 0) begin
      if(q == 0 || q == 8) // Warning: fit mod1b
         qcc \ll 0;
       else
         qcc \ll 1;
      q <= q - 1;
    end
  end
endmodule
    (b) 仿真程序
`timescale 1ns / 1ps
module mod1 tb (
);
  reg clk = 0, clr = 1, mode = 1, ld = 1;
 wire qcc;
  reg [3:0] abcd = 2;
  wire [3:0] q;
  mod1 1(abcd, clk, clr, mode, ld, qcc, q);
```

```
initial forever #1 clk = \sim clk;
 initial begin
    #20 clr = 0;
    #2 clr = 1:
    #30 \text{ Id} = 0;
    #2 Id = 1;
    #40 \text{ mode} = 0:
    #80 \text{ mode} = 1:
 end
endmodule
    (c) 引脚约束 (绑定) 程序
   ## This file is a general .xdc for the Nexys4 rev B board
   ## To use it in a project:
   ## - uncomment the lines corresponding to used pins
   ## - rename the used ports (in each line, after get ports) according to
   the top level signal names in the project
   ## Clock signal
   ##Bank = 35, Pin name = IO_L12P_T1_MRCC_35, Sch name =
   CLK100MHZ
   set property PACKAGE PIN E3 [get ports clk]
   set_property IOSTANDARD LVCMOS33 [get_ports clk]
   create clock -add -name sys clk pin -period 10.00 -waveform {0 5}
   [get ports clk]
   ## Switches
   ##Bank = 34, Pin name = IO_L21P_T3_DQS_34,
                                                           Sch name =
   SW0
   set_property PACKAGE_PIN U9 [get_ports {abcd[0]}]
   set property IOSTANDARD LVCMOS33 [get ports {abcd[0]}]
   ##Bank = 34, Pin name = IO_25_34,
                                                     Sch name = SW1
   set_property PACKAGE_PIN U8 [get_ports {abcd[1]}]
   set_property IOSTANDARD LVCMOS33 [get_ports {abcd[1]}]
   \#Bank = 34, Pin name = IO_L23P_T3_34,
                                                      Sch name = SW2
   set_property PACKAGE_PIN R7 [get_ports {abcd[2]}]
   set property IOSTANDARD LVCMOS33 [get ports {abcd[2]}]
   \#Bank = 34, Pin name = IO_L19P_T3_34,
                                                      Sch name = SW3
   set property PACKAGE PIN R6 [get ports {abcd[3]}]
   set_property IOSTANDARD LVCMOS33 [get_ports {abcd[3]}]
```

```
##Bank = 34, Pin name = IO L19N T3 VREF 34,
SW4
set property PACKAGE PIN R5 [get ports {clr}]
set property IOSTANDARD LVCMOS33 [get ports {clr}]
\#Bank = 34, Pin name = IO L20P T3 34,
                                                  Sch name = SW5
set property PACKAGE PIN V7 [get ports {mode}]
set property IOSTANDARD LVCMOS33 [get ports {mode}]
#Bank = 34, Pin name = IO L20N T3 34,
                                                  Sch name = SW6
set_property PACKAGE_PIN V6 [get_ports {Id}]
set property IOSTANDARD LVCMOS33 [get ports {Id}]
##Bank = 34, Pin name = IO L10P T1 34,
                                                   Sch name = SW7
#set property PACKAGE PIN V5 [get ports {sw[7]}]
#set property IOSTANDARD LVCMOS33 [get ports {sw[7]}]
##Bank = 34, Pin name = IO L8P T1-34,
                                                  Sch name = SW8
#set property PACKAGE PIN U4 [get ports {sw[8]}]
#set property IOSTANDARD LVCMOS33 [get ports {sw[8]}]
##Bank = 34, Pin name = IO_L9N_T1_DQS_34,
                                                       Sch name =
SW9
#set property PACKAGE PIN V2 [get ports {sw[9]}]
#set property IOSTANDARD LVCMOS33 [get ports {sw[9]}]
##Bank = 34, Pin name = IO L9P T1 DQS 34,
                                                       Sch name =
SW10
#set property PACKAGE PIN U2 [get ports {sw[10]}]
#set property IOSTANDARD LVCMOS33 [get ports {sw[10]}]
##Bank = 34, Pin name = IO_L11N_T1_MRCC 34,
                                                       Sch name =
SW11
#set property PACKAGE PIN T3 [get ports {sw[11]}]
#set property IOSTANDARD LVCMOS33 [get ports {sw[11]}]
##Bank = 34, Pin name = IO L17N T2 34,
                                                       Sch name =
SW12
#set_property PACKAGE_PIN T1 [get_ports {sw[12]}]
#set property IOSTANDARD LVCMOS33 [get ports {sw[12]}]
##Bank = 34, Pin name = IO_L11P_T1_SRCC_34,
                                                       Sch name =
SW13
#set property PACKAGE PIN R3 [get_ports {sw[13]}]
#set property IOSTANDARD LVCMOS33 [get_ports {sw[13]}]
##Bank = 34, Pin name = IO_L14N_T2_SRCC_34,
                                                       Sch name =
SW14
#set_property PACKAGE_PIN P3 [get_ports {sw[14]}]
#set property IOSTANDARD LVCMOS33 [get ports {sw[14]}]
```

```
##Bank = 34, Pin name = 10 L14P T2 SRCC 34,
SW15
#set property PACKAGE PIN P4 [get ports {sw[15]}]
#set property IOSTANDARD LVCMOS33 [get ports {sw[15]}]
## LEDs
##Bank = 34, Pin name = 10 L24N T3 34,
                                                       Sch name =
set property PACKAGE PIN T8 [get ports {gcc}]
set property IOSTANDARD LVCMOS33 [get ports {qcc}]
###Bank = 34, Pin name = IO L21N T3 DQS 34,
                                                       Sch name =
LED1
#set property PACKAGE PIN V9 [get ports {res}]
#set property IOSTANDARD LVCMOS33 [get ports {res}]
###Bank = 34, Pin name = 10 L24P T3 34,
                                                       Sch name =
#set property PACKAGE PIN R8 [get ports {out[2]}]
#set property IOSTANDARD LVCMOS33 [get ports {out[2]}]
##
#Bank = 34, Pin name = IO L23N T3 34,
                                                  Sch name = LED3
set property PACKAGE PIN T6 [get ports {q[0]}]
set property IOSTANDARD LVCMOS33 [get ports {q[0]}]
##Bank = 34, Pin name = IO L12P T1 MRCC 34,
                                                       Sch name =
LED4
set_property PACKAGE_PIN T5 [get_ports {q[1]}]
set property IOSTANDARD LVCMOS33 [get ports {q[1]}]
##Bank = 34, Pin name = IO L12N T1 MRCC 34,
                                                       Sch name =
LED5
set property PACKAGE PIN T4 [get ports {q[2]}]
set_property IOSTANDARD LVCMOS33 [get_ports {q[2]}]
##Bank = 34, Pin name = 10 L22P T3 34,
                                                       Sch name =
LED6
set property PACKAGE PIN U7 [get ports {q[3]}]
set_property IOSTANDARD LVCMOS33 [get_ports {q[3]}]
```

- (B) 初值为2的模8计数器,要求:通过例化A【调用(A)实现的计数器】来实现。
  - (a) 源程序

<sup>`</sup>include "macro.vh"

```
module mod1b (
  input clk,
 input mode,
  output wire [3:0] q,
 output wire qcc
);
  wire [3:0] _q;
 wire [3:0] __q;
  mod1 _1(0, clk, 1, mode, 1, qcc, _q);
 assign _{q[2:0]} = _{q[2:0]};
  assign q[3] = 0;
  assign q = _q + 2;
endmodule
    (b) 仿真程序
`timescale 1ns / 1ps
module mod1b tb (
);
  reg clk = 0;
 reg mode = 1;
 wire qcc;
 wire [3:0] q;
  mod1b (clk, mode, q, qcc);
 initial forever #1 clk = \sim clk;
 initial #40 \mod = 0;
endmodule
    (c) 引脚约束 (绑定) 程序
   ## Clock signal
   ##Bank = 35, Pin name = IO L12P T1 MRCC 35,
                                                                 Sch
name = CLK100MHZ
   set property PACKAGE PIN E3 [get ports clk]
   set_property IOSTANDARD LVCMOS33 [get_ports clk]
   create_clock -add -name sys_clk_pin -period 10.00 -waveform {0 5}
[get ports clk]
```

```
## Switches
   ##Bank = 34, Pin name = IO L21P T3 DQS 34,
                                                            Sch
name = SW0
   set property PACKAGE PIN U9 [get ports {mode}]
   set property IOSTANDARD LVCMOS33 [get ports {mode}]
   ## LEDs
   #Bank = 34, Pin name = 10 L24N T3 34,
                                                      Sch name
= LED0
   set property PACKAGE PIN T8 [get ports {q[0]}]
   set property IOSTANDARD LVCMOS33 [get ports {q[0]}]
   ##Bank = 34, Pin name = IO L21N T3 DQS 34,
                                                            Sch
name = LED1
   set property PACKAGE PIN V9 [get ports {q[1]}]
   set property IOSTANDARD LVCMOS33 [get ports {q[1]}]
   ##Bank = 34, Pin name = IO L24P T3 34,
                                                      Sch name
= LED2
   set property PACKAGE PIN R8 [get ports {q[2]}]
   set property IOSTANDARD LVCMOS33 [get ports {q[2]}]
   #Bank = 34, Pin name = IO L23N T3 34,
                                                      Sch name
= LED3
   set property PACKAGE PIN T6 [get ports {q[3]}]
   set property IOSTANDARD LVCMOS33 [get ports {q[3]}]
   ###Bank = 34, Pin name = IO L12P T1 MRCC 34,
                                                            Sch
name = LED4
   set_property PACKAGE_PIN T5 [get_ports {qcc}]
   set property IOSTANDARD LVCMOS33 [get ports {gcc}]
    (2) 采用有限状态机(FSM) 实现序列检测器的设计方案
```

(A) 串行 5 位不可重叠的"10110"二进制序列检测器的状态图



## (B) 源程序 `define zero 1'b0 `define one 1'b1 `include "macro.vh" module mod2 ( input fclk, input val, output wire [7:0] status\_view, output reg flag ); reg [4:0] seq = 5'b01101; // reversed 10110 integer curr\_status = 0; assign status\_view = curr\_status; always @(posedge fclk) begin if(val == seq[curr status]) begin if(curr\_status == 4) begin flag $\leq$ 1; curr\_status <= 0; end else begin curr\_status <= curr\_status + 1;</pre> flag $\leq = 0$ ; end

```
end else begin
       flag \leq 0;
       case(curr_status)
          0:
             curr status <= 0;
          1:
             curr_status <= 1;
          2:
             curr_status <= 0;
          3:
             curr_status <= 2;
             curr_status <= 1;
       endcase
    end
  end
endmodule
 (C) 仿真程序
`timescale 1ns / 1ps
module mod2_tb (
);
  reg clk=0, val=0;
  wire flag;
  mod2 _1(clk, val, flag);
  initial forever #1 clk = \sim clk;
  initial begin
    #2 \text{ val} = 1;
    #2 \text{ val} = 0;
    #2 \text{ val} = 1;
    #2 \text{ val} = 0;
    #2 \text{ val} = 1;
    #2 \text{ val} = 1;
```

```
#2 \text{ val} = 0:
      #2 \text{ val} = 1:
      #2 \text{ val} = 1;
      #2 \text{ val} = 0;
    end
  endmodule
(D) 引脚约束 (绑定) 程序
  ## Switches
  #Bank = 34, Pin name = IO L21P T3 DQS 34,
                                                              Sch
  name = SW0
  set property PACKAGE PIN U9 [get ports {fclk}]
  set property IOSTANDARD LVCMOS33 [get ports {fclk}]
  set_property CLOCK_DEDICATED_ROUTE FALSE [get nets fclk IBUF]
  #Bank = 34, Pin name = 10 25 34,
                                                      Sch name =
  SW1
  set property PACKAGE PIN U8 [get ports {val}]
  set property IOSTANDARD LVCMOS33 [get ports {val}]
  ## LEDs
  #Bank = 34, Pin name = 10 L24N T3 34,
                                                        Sch name
  = LED0
  set_property PACKAGE_PIN T8 [get_ports {status view[0]}]
  set property IOSTANDARD LVCMOS33 [get ports {status view[0]}]
  ##Bank = 34, Pin name = IO L21N T3 DQS 34,
                                                              Sch
  name = LED1
  set property PACKAGE PIN V9 [get ports {status view[1]}]
  set property IOSTANDARD LVCMOS33 [get ports {status view[1]}]
  ##Bank = 34, Pin name = 10 L24P T3 34,
                                                        Sch name
  = LED2
  set property PACKAGE PIN R8 [get ports {status view[2]}]
  set property IOSTANDARD LVCMOS33 [get ports {status view[2]}]
  \#Bank = 34, Pin name = IO L23N T3 34,
                                                        Sch name
  = LED3
  set property PACKAGE PIN T6 [get ports {status view[3]}]
  set_property IOSTANDARD LVCMOS33 [get_ports {status_view[3]}]
  ##Bank = 34, Pin name = IO L12P T1 MRCC 34,
                                                              Sch
  name = LED4
```

```
set property PACKAGE_PIN T5 [get_ports {status_view[4]}]
set property IOSTANDARD LVCMOS33 [get ports {status view[4]}]
##Bank = 34, Pin name = IO L12N T1 MRCC 34,
                                                           Sch
name = LED5
set property PACKAGE PIN T4 [get ports {status view[5]}]
set property IOSTANDARD LVCMOS33 [get ports {status view[5]}]
##Bank = 34, Pin name = IO L22P T3 34,
                                                     Sch name
= LED6
set property PACKAGE PIN U7 [get ports {status view[6]}]
set property IOSTANDARD LVCMOS33 [get ports {status view[6]}]
\#Bank = 34, Pin name = IO L22N T3 34,
                                                     Sch name
= LED7
set property PACKAGE PIN U6 [get ports {status view[7]}]
set property IOSTANDARD LVCMOS33 [get_ports {status_view[7]}]
#Bank = 34, Pin name = IO_L10N_T1_34,
                                                     Sch name
= LED8
set property PACKAGE PIN V4 [get ports {flag}]
set_property IOSTANDARD LVCMOS33 [get_ports {flag}]
 (3) 3 位二进制数值比较器的设计方案
 (A) 一位二进制数值比较器
 (a) 源程序
module mod3s (
  input left,
  input right,
  output wire left greater,
  output wire equal,
  output wire left smaller
);
  assign left greater = (left > right) ? 1 : 0;
  assign equal = (left == right) ? 1 : 0;
  assign left smaller = (left < right) ? 1 : 0;
endmodule
 (b) 仿真程序
`timescale 1ns / 1ps
module mod3 tb (
```

```
);
     reg l, r;
     wire greater, even, smaller;
     mod3s 1(l,r,greater,even,smaller);
     initial begin
       1 = 7;
       r = 4:
       #2 | = 1;
       #4 r = 1;
     end
   endmodule
    (c) 引脚约束 (绑定) 程序
## Switches
#Bank = 34, Pin name = IO L21P T3 DQS 34,
                                             Sch name =
SW0
set property PACKAGE PIN U9 [get ports {right[0]}]
set property IOSTANDARD LVCMOS33 [get ports {right[0]}]
\#Bank = 34, Pin name = 10 25 34,
                                                 Sch name = SW1
set property PACKAGE PIN U8 [get ports {right[1]}]
set property IOSTANDARD LVCMOS33 [get ports {right[1]}]
\#Bank = 34, Pin name = IO L23P T3 34,
                                                      Sch name =
SW2
set property PACKAGE PIN R7 [get ports {right[2]}]
set property IOSTANDARD LVCMOS33 [get ports {right[2]}]
#Bank = 34, Pin name = IO L19P T3 34,
                                                      Sch name =
SW3
set property PACKAGE PIN R6 [get ports {left[0]}]
set property IOSTANDARD LVCMOS33 [get ports {left[0]}]
#Bank = 34, Pin name = IO L19N T3 VREF 34,
                                                      Sch name =
SW4
set property PACKAGE PIN R5 [get ports {left[1]}]
set property IOSTANDARD LVCMOS33 [get ports {left[1]}]
#Bank = 34, Pin name = 10 L20P T3 34,
                                                      Sch name =
SW5
set property PACKAGE PIN V7 [get ports {left[2]}]
```

```
set property IOSTANDARD LVCMOS33 [get ports {left[2]}]
## LEDs
#Bank = 34, Pin name = 10 L24N T3 34,
                                                      Sch name =
LED0
set property PACKAGE PIN T8 [get ports {left smaller}]
set property IOSTANDARD LVCMOS33 [get ports {left smaller}]
##Bank = 34, Pin name = IO L21N T3 DQS 34,
                                                        Sch name
= LED1
set property PACKAGE PIN V9 [get ports {equal}]
set property IOSTANDARD LVCMOS33 [get ports {equal}]
##Bank = 34, Pin name = IO L24P T3 34,
                                                      Sch name =
LED2
set property PACKAGE PIN R8 [get ports {left greater}]
set property IOSTANDARD LVCMOS33 [get ports {left greater}]
```

- (**B**) **3** 位二进制数值比较器,要求:通过例化 **A**【调用(**A**)实现的一位二进制数值比较器】来实现。
  - (a) 源程序

```
module mod3p (
 input [2:0] left,
 input [2:0] right,
 output wire left greater,
 output wire equal,
 output wire left smaller
);
 wire 1, 2, 3;
 reg [2:0] 4, 5;
 mod3s _0(_4, _5, _1, _2, _3);
 assign left greater = (left > right) ? 1 : 0;
  assign equal = (left == right) ? 1 : 0;
  assign left smaller = (left < right) ? 1 : 0;
endmodule
 (b) 仿真程序
`timescale 1ns / 1ps
module mod3 tb (
);
```

```
reg [2:0] l, r;
     wire greater, even, smaller;
     mod3p 1(l,r,greater,even,smaller);
     initial begin
       1 = 7;
       r = 4;
       #2 | = 1;
       #4 r = 1;
     end
   endmodule
    (c) 引脚约束 (绑定) 程序
## Switches
#Bank = 34, Pin name = 10 L21P T3 DQS 34,
                                                      Sch name =
set_property PACKAGE_PIN U9 [get_ports {right[0]}]
set property IOSTANDARD LVCMOS33 [get ports {right[0]}]
\#Bank = 34, Pin name = 10 25 34,
                                                 Sch name = SW1
set property PACKAGE PIN U8 [get ports {right[1]}]
set property IOSTANDARD LVCMOS33 [get ports {right[1]}]
#Bank = 34, Pin name = 10 L23P T3 34,
                                                       Sch name =
SW2
set property PACKAGE PIN R7 [get ports {right[2]}]
set property IOSTANDARD LVCMOS33 [get ports {right[2]}]
#Bank = 34, Pin name = IO L19P T3 34,
                                                       Sch name =
SW3
set_property PACKAGE_PIN R6 [get_ports {left[0]}]
set property IOSTANDARD LVCMOS33 [get ports {left[0]}]
#Bank = 34, Pin name = IO L19N T3 VREF 34,
                                                       Sch name =
SW4
set_property PACKAGE_PIN R5 [get_ports {left[1]}]
set property IOSTANDARD LVCMOS33 [get ports {left[1]}]
\#Bank = 34, Pin name = IO_L20P_T3_34,
                                                       Sch name =
SW5
set property PACKAGE PIN V7 [get ports {left[2]}]
set property IOSTANDARD LVCMOS33 [get ports {left[2]}]
## LEDs
#Bank = 34, Pin name = 10 L24N T3 34,
                                                       Sch name =
```

LED0

set\_property PACKAGE\_PIN T8 [get\_ports {left\_smaller}]
set\_property IOSTANDARD LVCMOS33 [get\_ports {left\_smaller}]
##Bank = 34, Pin name = IO\_L21N\_T3\_DQS\_34, Sch name
= LED1
set\_property PACKAGE\_PIN V9 [get\_ports {equal}]
set\_property IOSTANDARD LVCMOS33 [get\_ports {equal}]
##Bank = 34, Pin name = IO\_L24P\_T3\_34, Sch name =
LED2
set\_property PACKAGE\_PIN R8 [get\_ports {left\_greater}]

set property IOSTANDARD LVCMOS33 [get ports {left greater}]

6、实验结果记录

- (1) 4 位二进制加法/减法计数器的实验结果记录
- (A) 给出 **Verilog** 设计的模 **16** 加 **1/**减 **1** 计数器的电路图(RTL Analysis下"Schematic"截图)



图 2-2 4 位二进制加法/减法计数器

(**B**) 初值为**2**的模**8**计数器仿真结果截图 (波形含**CP**, **M**, **Qa**, **Qb**, **Qc**, **Qd**, **Q**<sub>模8</sub>等)

仿真对象 cter8,输入参数 clk,输出参数 q[3:0], clk 周期 1,q 周期 16.



图 2-3 初值为 2 的模 8 计数器仿真

(C) 开发板上的验证情况(主要记录:验证过程和结论)

验证过程:将 divider 加到模块的 clk 输入和子模块的 long\_clk 输入之间,divider 将频率延长为 1Hz,输入绑定到不同的 switch,输出绑定到不同的 led。

结论:观察之后即可发现,结果与仿真相符,与预期相符,为正确的。

- (2) 采用有限状态机(FSM) 实现序列检测器的实验结果记录
- (A) 给出 Verilog 设计的时序逻辑电路图 (RTL Analysis 下 "Schematic"截图)



图 2-4 10110 序列检测器

(B) 仿真结果截图 (波形含 clk, 输入值, 输出值等)

(要求对仿真进行如下说明:仿真对象、输入参数、输出参数、如果具有周期性的要在仿真图上将其"周期"加以标注和说明)

仿真对象 mod2,输入参数 clk 和 val,输出参数 flag, clk 周期 1.



图 2-5 10110 序列检测器仿真

#### (C) 开发板上的验证情况(主要记录:验证过程和结论)

验证过程:将 divider 加到模块的 clk 输入和子模块的 long\_clk 输入之间,divider 将频率延长为 1Hz,输入绑定到不同的 switch,输出绑定到不同的 led。

结论:观察之后即可发现,结果与仿真相符,与预期相符,为正确的。

#### (3) 3位二进制数值比较器的实验结果记录

(A) 给出 **Verilog** 设计的 **3** 位二进制数值比较器的电路图(RTL Analysis下"Schematic"截图)



图 2-6 3 位二进制数值比较器

## (B) 仿真结果截图 (含输入值,输出值等)

(要求对仿真进行如下说明:仿真对象、输入参数、输出参数、如果具有周期性的要在仿真图上将其"周期"加以标注和说明)



图 2-7 3 位二进制数值比较器仿真

(C) 开发板上的验证情况(主要记录:验证过程和结论)验证过程:将 divider 加到模块的 clk 输入和子模块的 long\_clk 输入之间,divider 将频率延长为 1Hz,输入绑定到不同的 switch,输出绑定到不同的 led。

结论:观察之后即可发现,结果与仿真相符,与预期相符,为正确的。

## 7、实验后的思考

**1**.请通过一个具体的实例来说明你是如何用仿真来验证你电路设计的正确性。

比如,根据图 2-7,可以得到在任何时刻对应的 a 和 b 的值,由此可以得到理论上 greater,even,smaller 应该得到的的值,再分别与仿真图中对应时刻的相应变量的真实值进行对比与比较,若理论值与变量的实际值不同,则设计不正确,若完全一致,则说明电路设计正确。

2. 意见和建议

无。