### TestBench ALU

### Simulation







## Design datapath for New Instructiom



design register add news signal compare unit add one mux

## **BEQ & BNE**

# 000100 00000 00000 00000 00000 001010 opcode \$rs=0 \$rt=0 10



### Result

beq in sonucu doğru olduğu için 10. registerdaki lui instrucitonına gider. Aradakilere atlar.



000101 00000 00000 00000 00000 001010 opcode \$rs=0 \$rt=0 10 bne



#### Result

1.index 1. indexe eşit olmadığından atlama olamaycak ve instruction lar devam edecek



NOTE: Karışmasın diye burayı ayrı anlatmak istedim.

```
OP
        RS
               RT
                    RD
                          SHAM FUNCT
000100 00000 00000 00000 00000 001010
                                       beg $0,$0,10
000000 10001 10010 01000 00000 100000
                                       addn $8,$17,$18
000000 10010 10011 01001 00000 100010
                                       subn $9,$18,$19
000000 10011 10100 01010 00000 100110
                                       xorn $10,$19,$20
000000 10100 10101 01011 00000 100101
                                       orn $11,$20,$21
000000 10101 10110 01100 00000 100100
                                       andn $12,$21,$22
100011 01010 01000 0000000001100000
                                       lw
                                           $8,4($10)
001101 00001 00001 0000111110100101
                                           $1, $1, 0000111110100101
                                       ori
000010 \ 0000000000000000000000001010
                                        jr
                                            $10
000000 00000 00000 00000 00000 000000
                                        boş
000000 00000 00000 00000 00000 000000
                                         boş
001111 00000 00000 0000000011111111
                                       lui $0, 255
i $1
```

×

instruction.mem - Not Defteri

<sup>\*</sup>İlk instruction *beq* \$0,\$0,10 10.registara atladı *lui* \$0, 255 instruction 0 yazdı daha sonra *j* \$1 *addn* \$8,\$17,\$18 bu instruction a geri döndü ve *subn* \$9,\$18,\$19, *xorn* \$10,\$19,\$20,*orn* \$11,\$20,\$21,*andn* \$12,\$21,\$22 ile devam eder.\$8,\$9,\$10,\$11,\$12 0'dan yükse olduğu için 00000000000000000000000011 yazılır.Diğer sonuçlar \$18,\$19,\$20,\$21,\$22 yazılır.New instruction lar da böyle yazılır.

data.mem - Not Defteri X Dosya Düzen Biçim Görünüm Yardım 

ori \$1, \$1, 00001111110100101 instuction kendisyle or ladım
ir \$10 ile lui atlarım döngü tamamlanmş olur.

## OUTPUT

🗐 res\_registers.mem - Not Defteri

Dosya Düzen Biçim Görünüm Yardım

// memory data file (do not edit // instance=/mips\_testbench/test/ // format=bin addressradix=h data Dosya Düzen Bicim Görünüm Yardım 

🥅 registers.mem - Not Defteri

### **EKSİKLER**

- -SW yi kullanmadım ama çalışıyor.
- -Testbench de sadece register ve sonuc register var. Memory ve instruction dosya okuması hata verdi o yüzden moduller içinde readmem ya da writememh kullandım.
- -mux32bit5\_1 behavior kullandım değiştirmeyte fırsat olmadı.