## Informatique-Electronique - AGIL Elec B

# Electronique numérique : Circuits Combinatoires

Renato Martins, ICB UMR CNRS - Univ. Bourgogne UFR Sciences & Techniques - IEM, 2024



### Remerciements



 Les slides du cours sont basés pour la plupart sur le support gentillement mis à disposition par Amira Bousselmi et par de nombreuses autres personnes.

 Je n'ai pas crédité ces personnes dans la plupart des slides (ce qui n'est pas bien...mes excuses.)



### Table des Matières

- Chapitre 1 : Numérisation et arithmétique binaire
- Chapitre 2 : Portes et logigrammes
- Chapitre 3 : Bases de l'algèbre de Boole
- Chapitre 4 : Simplification des fonctions logiques
- Chapitre 5 : Circuits combinatoires de base



# Chapitre 5 : Circuits Combinatoires Elementaires

- Un circuit combinatoire est un circuit numérique dont les sorties dépendent uniquement des entrées
  - Pas de mémorisation de l'état précédant

$$S_i = F(E_1, E_2, ...., E_n)$$



 C'est possible d'utiliser des circuits combinatoires pour réaliser d'autres circuits plus complexes.



Pour réaliser un circuit logique combinatoire, le concepteur doit utiliser plusieurs portes logiques élémentaires. Pour faciliter sa tache, les fabricants fournissent des circuits sous forme intégrés.

PAR EXEMPLE EN PEUT PRESENTER LA PORTE LOGIQUE AND AVEC CIRCUIT INTEGRE 7408.







Il existe plusieurs dispositifs logiques combinatoires couramment utilisé dans les systèmes numériques. On peut citer les codeurs, les décodeurs, les multiplexeurs, les démultiplexeurs, les comparateurs ... Nous allons :

• Etudier les principaux circuits logiques combinatoires utilisés dans les systèmes numériques (tels que : les circuits arithmétiques, les codeurs, les transcodeurs, ...)

- La transmission de données nécessite fréquemment des opérations arithmétiques, de conversion, de transposage et d'aiguillage.
- On utilise pour cela des circuits combinatoires :
  - Additionneur
  - Soustracteur
  - Multiplexeur : une des X entrées vers 1 sortie
  - Démultiplexeur : 1 entrée vers une des X sorties
  - Décodeur : active une des X sorties selon un code en entrée
  - Codeur : pour 1 entrée active, fournit un code
  - Transcodeur : pour un code A fournit un code B



- Les opérateurs arithmétiques
  - les additionneurs
  - les multiplieurs
  - les unités arithmétiques et logiques
- Les opérateurs d'aiguillage
  - les multiplexeurs
  - les démultiplexeurs
- Les opérateurs de comparaison
- Les opérateurs de transcodage
  - les codeurs
  - les décodeurs
  - les transcodeurs



#### Demi-additionneur

- Le demi additionneur est un circuit combinatoire qui permet de réaliser la somme arithmétique de deux nombres A et B chacun sur un bit.
- A la sortie on va avoir la somme S et la retenu R (Carry).



Pour trouver la structure (le schéma) de ce circuit on doit en premier dresser sa table de vérité.

#### Demi-additionneur

• Table de vérité associée :

| A | В | R | S |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 0 |

|     | somme | retenue |
|-----|-------|---------|
| 0+0 | 0     | 0       |
| 0+1 | 1     | 0       |
| 1+1 | 0     | 1       |

$$R = A.B$$

$$S = \overline{A}.B + A.\overline{B} = A \oplus B$$

#### Demi-additionneur

Table de vérité associée :

| A | В | R | S |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 0 |

Comment trouver ce circuit ?

|     | somme | retenue |
|-----|-------|---------|
| 0+0 | 0     | 0       |
| 0+1 | 1     | 0       |
| 1+1 | 0     | 1       |

$$R = A.B$$
$$S = A \oplus B$$



#### Additionneur Complet

• En binaire lorsqu'on fait une addition il faut tenir en compte de la retenue entrante.



#### Additionneur Complet 1 bit

- L'additionneur complet un bit possède 3 entrées :
  - $a_i$ : le premier nombre sur un bit.
  - b<sub>i</sub>: le deuxième nombre sur un bit.
  - $r_{i-1}$ : le retenue entrante sur un bit.
- Il possède deux sorties :
  - $S_i$ : la somme
  - R<sub>i</sub>: la retenue sortante





# Additionneur Complet 1 bit

 Table de vérité d'un additionneur complet sur 1 bit

$$\begin{split} S_i &= \overline{A_i}.\overline{B_i}.R_{i-1} + \overline{A_i}.B_i.\overline{R}_{i-1} + A_i.\overline{B}_i.\overline{R}_{i-1} + A_i.B_i.\overline{R}_{i-1} \\ R_i &= \overline{A_i}B_iR_{i-1} + A_i\overline{B}_iR_{i-1} + A_iB_i\overline{R}_{i-1} + A_iB_iR_{i-1} \end{split}$$

| $a_i$ | b <sub>i</sub> | r <sub>i-1</sub> | ri | Si |
|-------|----------------|------------------|----|----|
| 0     | 0              | 0                | 0  | 0  |
| 0     | 0              | 1                | 0  | 1  |
| 0     | 1              | 0                | 0  | 1  |
| 0     | 1              | 1                | 1  | 0  |
| 1     | 0              | 0                | 0  | 1  |
| 1     | 0              | 1                | 1  | 0  |
| 1     | 1              | 0                | 1  | 0  |
| 1     | 1              | 1                | 1  | 1  |



#### Exercice

 Pour l'additionneur complet sur 1 bit, trouver la fonction logique simplifiée et son logigramme

| $\mathbf{a_i}$ | b <sub>i</sub> | r <sub>i-1</sub> | ri | Si |
|----------------|----------------|------------------|----|----|
| 0              | 0              | 0                | 0  | 0  |
| 0              | 0              | 1                | 0  | 1  |
| 0              | 1              | 0                | 0  | 1  |
| 0              | 1              | 1                | 1  | 0  |
| 1              | 0              | 0                | 0  | 1  |
| 1              | 0              | 1                | 1  | 0  |
| 1              | 1              | 0                | 1  | 0  |
| 1              | 1              | 1                | 1  | 1  |



# Additionneur Complet 4 bits



# Additionneur Complet 4 bits (schema)



### Additionneur Complet 4 bits

Exemple: Additionneur de deux nombres à 4 bits (Binary Parallel Adder)



#### Soustraction (demi-soustracteur)

 Il obéit aux quatre opérations de la soustraction binaire et possède deux sorties: la différence des entrées A et B (A-B) et un empreint E

Table de vérité :

| A | В | D | Е |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |

• Exercice : Trouver sa fonction logique en forme SDP, sa forme simplifié et le logigramme.



#### Soustraction - soustracteur complet 1 bit

- Il s'agit d'effectuer la différence A-B de deux nombres A et B à un seul bit en tenant compte d'un empreint antérieur En. Il présente deux sorties Dn et En+1.
- Table de vérité :

| A | В | E <sub>n</sub> | $\mathbf{D_n}$ | $\mathbf{E}_{\mathbf{n+1}}$ |
|---|---|----------------|----------------|-----------------------------|
| 0 | 0 | 0              | 0              | 0                           |
| 1 | 0 | 0              | 1              | 0                           |
| 0 | 1 | 0              | 1              | 1                           |
| 1 | 1 | 0              | 0              | 0                           |
| 0 | 0 | 1              | 1              | 1                           |
| 1 | 0 | 1              | 0              | 0                           |
| 0 | 1 | 1              | 0              | 1                           |
| 1 | 1 | 1              | 1              | 1                           |

• Exercice : Trouver sa fonction logique en forme SDP, sa forme simplifié et le logigramme.



### Unités Arithmétiques et Logiques (UALs)

#### Unités Arithmétiques et Logiques (ou ALU)

• Circuits capables d'effectuer un ensemble d'opérations arithmétiques. Nous pouvons distinguer 4 types de fonction :

- opérations logiques de base
- comparaison et décalage
- addition et soustraction
- multiplication et division





### Unités Arithmétiques et Logiques (UALs)

#### Exemple : le circuit xx382

- Les entrées de commande 52 51 50 permettent de sélectionner une opération parmi 8.
  - Opérations arithmétiques: A plus B, A moins B,
     B moins A
  - Opérations logiques: XOR(A,B), A ou B, A et B,
     Mise à 0 (Clear), Mise à 1 (Preset)
- Opérandes: A et B sur 4 bits
- Cn : retenue entrante; Cn+4 : retenue sortante
- OVR (Overflow): indicateur de dépassement de capacité.





### Opérateurs Arithmétiques (Comparateur)

- C'est un circuit combinatoire qui permet de comparer deux nombres binaires A et B.
- Le circuit possède 2 entrées :
  - A: sur un bit
  - B: sur un bit
- Et 3 sorties :
  - fe = 1 si égalité ( A = B)
  - fi = 1 si inférieur ( A < B)
  - fs = 1 si supérieur (A > B)





### Opérateurs Arithmétiques (Comparateur)

C'est un circuit combinatoire qui permet de comparer deux nombres binaires A et B.

• Le circuit possède 2 entrées :

• A: sur un bit

• B: sur un bit

- Et 3 sorties :
  - fe = 1 si égalité ( A = B)
  - fi = 1 si inférieur (A < B)
  - fs = 1 si supérieur (A > B)

|   | Α | В | fs | fe | fi |
|---|---|---|----|----|----|
|   | 0 | 0 | 0  | 1  | 0  |
|   | 0 | 1 | 0  | 0  | 1  |
| • | 1 | 0 | 1  | 0  | 0  |
| • | 1 | 1 | 0  | 1  | 0  |

$$fs = A.\overline{B}$$
  
 $fi = \overline{AB}$   
 $fe = \overline{AB} + AB = \overline{A \oplus B} = \overline{fs + fi}$ 

Exercice : Trouver sa fonction logique en forme SDP, sa forme simplifié et le logigramme.



### Opérateurs Arithmétiques (Comparateur 2 bits)

• Circuit qui permet de faire la comparaison entre deux nombres  $A(a_2a_1)$  et  $B(b_2b_1)$  chacun sur deux bits.



• Exercice : Construire la table de verité, la fonction logique en forme SDP, la fonction simplifiée et son logigramme.



### Opérateurs d'Aiguillage (Multiplexeur)

- Pour transmettre des informations en parallèle, cela exige autant de lignes d'informations.
- Pour simplifier la liaison ou pour la rendre moins coûteuse, on réunit au départ les informations sur une seule ligne, c'est le multiplexage, et à l'arrivée, on répartit ces informations sur plusieurs lignes, c'est le démultiplexage.



• En synchronisant les commandes des sélecteurs X et X', on peut transmettre les informations a0, a1, a2 et a3 respectivement vers a'0, a'1, a'2 et a'3.



### Opérateurs d'Aiguillage (Multiplexeur)

 Le multiplexeur est un circuit possédant plusieurs entrées et une seule sortie. Suivant la valeur de l'adresse, une seule entrée est transmise en sortie.



- p est le nombre d'adresses (entrées de sélection)
- n est le nombre d'entrées d'informations
- Un nombre p d'adresse permet le multiplexage de n entrées d'informations tel que  $n=2^p$ .



# Multiplexeur (2 entrées 1 sortie)

- On suppose:
  - Si A=O, alors S=EO: on transmet le donnée EO
  - Si *A=1* , alors *S=E1* : on transmet le donnée *E1*



• Exercice : Construire la table de verité, la fonction logique en forme SDP, la fonction simplifiée et son logigramme.



### Multiplexeur (4 entrées 1 sortie)



| $A_0$ | $A_1$ | S              |
|-------|-------|----------------|
| 0     | 0     | E <sub>0</sub> |
| 1     | 0     | $E_1$          |
| 0     | 1     | $E_2$          |
| 1     | 1     | E <sub>3</sub> |

$$S = E_0 \bullet \overline{A_0} \bullet \overline{A_1} + E_1 \bullet A_0 \bullet \overline{A_1} + E_2 \bullet \overline{A_0} \bullet A_1 + E_3 \bullet A_0 \bullet A_1$$

 Exercice: Construire la table de verité, la fonction logique en forme SDP, la fonction simplifiée et son logigramme.



### Opérateurs d'Aiguillage (Demultiplexeurs)

 Le démultiplexeur est un circuit possédant une ou plusieurs entrées et plusieurs sorties. Suivant la valeur de l'adresse, une entrée est transmise vers l'une des sorties.



# Demultiplexeur (1 entrée 2 sorties)



- Suivant la valeur de l'adresse A, l'entrée E est transmise vers l'une des deux sorties S<sub>0</sub> et S<sub>1</sub>.
- Supposons: si A=0 alors  $S_0=E$ si A=1 alors  $S_1=E$

| E | A | $S_0$ | $\mathbf{s}_1$ |
|---|---|-------|----------------|
| 0 | 0 | 0     | 0              |
| 0 | 1 | 0     | 0              |
| 1 | 0 | 1     | 0              |
| 1 | 1 | 0     | 1              |



# Demultiplexeur (1 entrée 2 sorties)

#### • Logigramme :

$$S_0 = E \bullet \overline{A}$$
$$S_1 = E \bullet A$$





Un opérateur de transcodage est un circuit transformant une information présente en entrée sous une forme donnée (code 1) en la même information en sortie mais sous une autre forme (code 2)

#### Les trois types de transcodeurs



# Opérateurs Transcodeurs (Codeur)

#### Codeur

Lorsqu'une entrée (sur les M) est activée, les sorties affichent le numéro de l'entrée active dans le code binaire choisi (sur n bits)

Exemple: codeur décimal vers binaire (10 entrées vers 4 sorties)



Ex: si E5=1 et Ei=0 pour toutes les autres entrées, alors les sorties affichent (A3,A2,A1,A0)=(0,1,0,1).



### Opérateurs Transcodeurs (Codeur)

#### Codeur

C'est un circuit qui traduit les valeurs d'une entrée dans un code choisi. Un codeur (ou encodeur) est un circuit logique qui possède 2<sup>n</sup> voies d'entrées dont une seule est activée et N voies de sorties.



| Table de vérité |                       |                       | <b>Equation des sorties</b> | Logigramme            |                                  |                        |
|-----------------|-----------------------|-----------------------|-----------------------------|-----------------------|----------------------------------|------------------------|
| Entrées         | <b>a</b> <sub>3</sub> | Sol<br>a <sub>2</sub> | rties<br>a <sub>1</sub>     | <b>a</b> <sub>0</sub> |                                  | 0 — — a <sub>3</sub>   |
| 0               | 0                     | 0                     | 0                           | 0                     |                                  |                        |
| 1               | 0                     | 0                     | 0                           | 1                     | $a_0=1+3+5+7+9$                  | Codeur                 |
| 2               | 0                     | 0                     | 1                           | 0                     | $a_0=1+3+5+7+9$<br>$a_1=2+3+6+7$ | : DCB - a <sub>1</sub> |
| 3               | 0                     | 0                     | 1                           | 1                     |                                  | $-a_0$                 |
| 4               | 0                     | 1                     | 0                           | 0                     | a <sub>2</sub> =4+5+6+7          | 9 —                    |
| 5               | 0                     | 1                     | 0                           | 1                     | $a_3 = 8 + 9$                    |                        |
| 6               | 0                     | 1                     | 1                           | 0                     |                                  |                        |
| 7               | 0                     | 1                     | 1                           | 1                     | \                                | Circuit intégré :      |
| 8               | 1                     | 0                     | 0                           | 0                     |                                  | 74LS147                |
| 9               | 1                     | 0                     | 0                           | 1                     | ·                                |                        |
|                 |                       |                       |                             |                       | ·                                |                        |

#### Codeurs





# Opérateurs Transcodeurs (Decodeur)

- n entrées de données
- N sorties avec  $N = 2^n$
- Une seule sortie est active à la fois
- Quand un nombre est codé en binaire pur à l'entrée, c'est la sortie correspondante qui est activée.



#### Exemple de décodeur binaire "1 parmi 8"



#### Equations de sortie

$$S_{0} = \overline{e_{2}} \overline{e_{1}} \overline{e_{0}}$$

$$S_{1} = \overline{e_{2}} \overline{e_{1}} \overline{e_{0}}$$

$$S_{2} = \overline{e_{2}} \overline{e_{1}} \overline{e_{0}}$$

$$etc.$$



#### Exemple: transcodeur BCD / 7 segments



Il est souvent nécessaire de visualiser une information codée en binaire sur des afficheurs (7 segments) => convertisseur BCD (*Binary-Coded Decimal*) / 7 segments => convertisseur binaire pur / 7 segments





#### DCB 7 segments

| Table de vérité |         |   |   |   |         |   |   |   |   |   |   |
|-----------------|---------|---|---|---|---------|---|---|---|---|---|---|
| Nombre BCD      | Entrées |   |   |   | Sorties |   |   |   |   |   |   |
|                 | D       | C | В | Α | a       | Ь | c | d | e | f | 9 |
| 0               | 0       | 0 | 0 | 0 | 1       | 1 | 1 | 1 | 1 | 1 | 0 |
| 1               | 0       | 0 | 0 | 1 | 0       | 1 | 1 | 0 | 0 | 0 | 0 |
| 2               | 0       | 0 | 1 | 0 | 1       | 1 | 0 | 1 | 1 | 0 | 1 |
| 3               | 0       | 0 | 1 | 1 | 1       | 1 | 1 | 1 | 0 | 0 | 1 |
| 4               | 0       | 1 | 0 | 0 | 0       | 1 | 1 | 0 | 0 | 1 | 1 |
| 5               | 0       | 1 | 0 | 1 | 1       | 0 | 1 | 1 | 0 | 1 | 1 |
| 6               | 0       | 1 | 1 | 0 | 1       | 0 | 1 | 1 | 1 | 1 | 1 |
| 7               | 0       | 1 | 1 | 1 | 1       | 1 | 1 | 0 | 0 | 0 | 0 |
| 8               | 1       | 0 | 0 | 0 | 1       | 1 | 1 | 1 | 1 | 1 | 1 |
| 9               | 1       | 0 | 0 | 1 | 1       | 1 | 1 | 1 | 0 | 1 | 1 |



NB: Il y a 6 combinaisons 10, 11, 12, 13, 14, 15 sans sortie definies



#### DCB 7 segments





| d CD | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| 00   | 1  | 1  | X  | 0  |
| 01   | 1  | Х  | X  | 1  |
| 11   | 1  | X  | X  | 0  |
| 10   | 0  | 1  | X  | 1  |

| Equations logiques |              |  |  |  |  |  |  |
|--------------------|--------------|--|--|--|--|--|--|
| a=B+D+AC+ĀC        | e=ĀB+ĀĈ      |  |  |  |  |  |  |
| b=C+AB+AB          | f=D+AB+BC+CA |  |  |  |  |  |  |
| c=A+C+B            | g=D+ĀC+CĒ+BĒ |  |  |  |  |  |  |
| d=D+AB+BC+CA+ABC   |              |  |  |  |  |  |  |

| (b) CD | 00 | 01 | 11 | 10 |
|--------|----|----|----|----|
| 00     | 1  | 1  | X  | 1  |
| 01     | 1  | X  | X  | 0  |
| 11     | 1  | X  | X  | 1  |
| 10     | 1  | 1  | X  | 0  |





| 9 CD | 00 | 01 | ,11 | 10, |
|------|----|----|-----|-----|
| 00   | 0  | 1  | X   | 1   |
| 01   | 1  | X  | X   | 1   |
| 11   | 1  | X  | X   | 0   |
| 10   | 0  | 1  | ſΧ  | 1   |

