# **CAPÍTULO 4**

## **Fontes Chaveadas**

Prof. Dr. Sérgio Takeo Kofuji

## 4.1 INTRODUÇÃO

As tecnologias atualmente empregadas na construção de fontes de tensão são basicamente três: ferro-ressonante, linear e chaveada.

#### 4.1.1 FONTES FERRO-RESSONANTES

As fontes ferro-ressonantes se baseiam no princípio de ferro-ressonância e são compostas basicamente por um transformador operando com o secundário saturado. Operando em saturação, a densidade de fluxo no secundário é praticamente constante, fazendo com que a tensão de saída permaneça constante mesmo com variações (tipicamente da ordem de +15%) da tensão de entrada.

Embora a eficiência (parcela da potência total de entrada que é efetivamente transferida à carga) deste tipo de fonte seja elevada (da ordem de 70 a 80%), têm a desvantagem de em geral serem volumosas e pesadas.

#### 4.1.2 FONTES LINEARES

As fontes de tensão linear empregam elementos de controle que, colocados em série ou em paralelo com a carga, fazem a tensão nesta permanecer constante. A figura 1a mostra uma fonte série empregando um transistor como elemento série de controle. Em geral não é possível manter a tensão VCE baixa, fazendo com que haja uma grande perda de potência no transistor.

A figura 1b mostra umas fontes paralelas com transistor, que em geral é utilizada apenas para pequenas correntes de carga.



Figura 1 Tipos de Fontes Lineares

Apesar de proverem excelente regulação, as fontes de tensão lineares vem sendo cada vez menos utilizadas na prática, devido ao fato de apresentarem baixa eficiência. Em fontes lineares é difícil evitar que uma apreciável parte da potência de entrada seja dissipada pelo elemento de regulação, tornando difícil e onerosa sua construção para elevadas potências. Além disso, as fontes lineares ocupam grandes dimensões físicas devido à necessidade de dissipação de potência e provável utilização de um volumoso transformador de entrada para isolação e transformação de tensão da entrada.

#### 4.1.3 FONTES CHAVEADAS

As fontes chaveadas são idealmente não dissipativas e, assim como as fontes ferroressonantes, provem elevada eficiência (70% ou mais).

A figura 2 mostra algumas configurações básicas de fonte chaveada. Neste tipo de circuito, o elemento série funciona como chave. Utilizando-se um transistor bipolar como elemento série, a idéia é que ele opere ora em corte (quando então a corrente  $I_C$  é quase nula), ora em saturação (quando então a tensão  $V_{CE}$  é quase nula).



2 - Tipos Básicos de Fontes Chaveadas

Assim, o produto  $V_{\text{CE}}.I_{\text{C}}$  que corresponde à potência dissipada pelo transistor em condução permanece sempre baixo aumentando a eficiência da fonte. Evidentemente, na prática a potência no elemento série não é totalmente nula, mas através de técnicas de circuito e adequada escolha de componentes esta potência pode ser reduzida a valores relativamente baixos em comparação com a dissipada nas fontes lineares.

É importante destacar, entretanto, que a ondulação de saída em fontes chaveadas é muito maior em relação às fontes lineares (quase uma ordem de grandeza).

Nas três configurações da figura 2, o indutor atua como elemento de armazenamento de energia, transferindo energia da fonte de entrada para a carga de saída.

A configuração *Buck* é empregada regulada menor do que a de entrada. A configuração Boost em contrapartida é utilizada para se obter aumento de tensão. Já a configuração Buck-Boost é utilizada para se obter inversão de tensão.

Nas três configurações, o capacitor não é propriamente parte essencial do circuito é utilizado apenas para filtrar as componentes alternadas de tensão na saída.

#### 4.2 FONTE BUCK

### 4.2.1 OPERAÇÃO BÁSICA

Na figura 3 temos um circuito Buck e as formas de onda típicas de corrente e tensão. Quando o transistor conduz, no ponto A temos uma tensão (V<sub>E</sub> -V<sub>CEsat</sub>) e temos o diodo reversamente polarizado. Há circulação de corrente pelo transistor e pelo indutor. A corrente no indutor cresce de um valor inicial não nulo até um valor superior, repondo a energia perdida durante o período em que o transistor esteve cortado (corrente de magnetização). Admitindo-se que a tensão de saída é constante, as correntes isso lineares e, portanto a variação de corrente no período é dada por:

$$\Delta I_L = I_{mg} \cong \frac{(V_E - V_S)Ton}{L} = \frac{V_e \mathbf{d}(1 - \mathbf{d})}{Lf}$$
(1)

Quando o transistor é colocado em corte, para não haver interrupção na corrente pelo circuito, o indutor força a condução do diodo (conhecido como diodo de retorno, pois tem a função de prover caminho de corrente para o indutor durante o período de corte do transistor), fazendo a tensão no ponto A ficar fixa em -0,6 Volt. Neste trecho a corrente no indutor decresce fornecendo energia à carga de saída (corrente de desmagnetização). A variação de corrente é dada por:

$$\Delta I_L = I_{dmg} \cong \frac{V_E - T_{OFF}}{L} = \frac{V_S (1 - \boldsymbol{d})}{Lf}$$
 (2)

Observe que estas correntes dependem apenas da tensão de entrada e da tensão de saída, sendo completamente independentes da corrente média no indutor ou corrente de carga de saída. Ou seja, a ondulação de corrente no indutor não depende da corrente de carga de saída. Se reduzirmos a corrente de carga, a corrente média no indutor deverá cair, mas a ondulação de corrente no indutor deverá se manter inalterada.

Supondo que a resistência série do indutor é desprezível, temos que a tensão CC no resistor de carga será dada pelo valor médio da tensão de entrada.



Figura 3 - Corrente e tensões em uma Fonte BUCK

$$V_S = \frac{1}{T} \int_0^T V_A(t) dt \tag{3}$$

$$\begin{array}{lll} Sendo \ V_A = V_E - V_{CEsat} & Para & 0 < \tau \leq \delta T \\ \\ V_A = -V_D & Para & \delta T < t \leq T \\ & e & 0 < \delta \leq t \end{array}$$

$$V_{S} = \frac{1}{T} \int_{0}^{dT} (V_{E} - V_{CESa}t) dt - \frac{1}{T} \int_{dT}^{T} V_{D} dt$$

$$V_{S} = \mathbf{d} (V_{E} - V_{CESat}) - V_{D} (1 - \mathbf{d})$$
(5)

$$V_{S} = \boldsymbol{d} \left( V_{E} - V_{CEsat} \right) - V_{D} \left( 1 - \boldsymbol{d} \right) \tag{5}$$

Se considerarma<br/>os  $\,V_{Cesat}\,$  despresóvel em relação a  $V_E$  e  $V_D$  despresível em realação a  $V_S$ , teremos

$$V_{\scriptscriptstyle S} = dV_{\scriptscriptstyle E} \tag{6}$$

Esta expressão, conhecida como *função de transferência de conversão*, mostra que a relação entre a tensão de saída não depende, pelo menos em princípio, da corrente de saída, e nos sugere um procedimento simples para manter a tensão de saída constante, independente de variações da tensão de entrada: basta ajustar o coeficiente  $\delta$  (onde  $\delta$ T é a largura do pulso de controle do transistor) para compensar variações da tensão de entrada.

#### 4.2.2 CÁLCULO DO INDUTOR

Como já vimos, as correntes de magnetização e desmagnetização do indutor são dadas respectivamente por:

$$I_{mg} \cong \frac{(V_E - V_S)Ton}{L} \cong \frac{V_E \mathbf{d}(1 - \mathbf{d})}{Lf}$$

$$I_{dmg} \cong \frac{V_S T_{OFF}}{L} = \frac{V_S (1 - \mathbf{d})}{Lf}$$

Se reduzirmos excessivamente a corrente de carga de saída, a corrente no indutor poderá chegar a se anular. Esta situação, que corresponde ao limiar do modo de operação contínuo, corresponde a:

$$I_{S \min} = \frac{d(1-d)V_E}{2Lf} \tag{7}$$

Para evitar que a corrente de saída caia abaixo de  $I_{Smin}$ ; em geral é colocado um resistor "shunt" interno à fonte, em paralelo com o capacitor.

O valor do indutor que fornece I<sub>Smin</sub> é dado por:



$$L_{\min} = \frac{\boldsymbol{d}_{\min} (1 - \boldsymbol{d}_{\min}) V_{E \max}}{2I_{S \min} f}$$
 (8)

Figura 4 - Corrente Ismir

#### 4.2.3 CÁLCULO DO CAPACITOR

A escolha do capacitor deve levar em consideração o comportamento em regime permanente e a resposta a transientes de corrente de saída da fonte.

#### 4.2.3.1 REGIME PERMANENTE

Podemos calcular a ondulação de saída fazendo a integral da corrente no capacitor mostrada na figura 3. Assim:

$$\Delta V_C = \frac{d(1-d)V_E}{8LCf^2} \tag{9}$$

Esta expressão permite, para um dado valor de  $\Delta Vc$ , calcular o valor do capacitor a ser colocado em paralelo com a carga:

$$C \ge \frac{\boldsymbol{d}_{\min} (1 - \boldsymbol{d}_{\min}) V_{E \max}}{8L\Delta V_C f^2}$$
 (10)

Na prática, o valor de ondulação de saída é muito maior do que o estimado pela expressão [9] devido ao fato dos capacitares apresentarem uma resistência série ESR (*Equivalent Serie Resistance*), que faz somar à ondulação da expressão [9] uma ondulação triangular que acompanha a corrente de magnetização e desmagnetização do indutor. Esta ondulação é dada por:

$$\Delta V_{ESR} = I_{m_{\theta}} .ESR \qquad \left(V_{p-p}\right) \tag{11}$$

Como veremos a seguir, para melhorar a resposta da fonte a transitórios de corrente de saída, normalmente utilizamos um capacitor de valor muito mais elevado do que o calculado pela expressão [10]. Logo, a ondulação de saída será dada predominantemente pela resistência série do capacitor e podemos estimar seu valor máximo pela seguinte equação:

$$\Delta V_{ESR\,\text{max}} = 2.I_{S\,\text{min}}.ESR \tag{12}$$

#### 4.2.3.2 RESPOSTA A TRANSIENTES DE CORRENTE

Na determinação da função de transferência de conversor, supôs-se que eventuais variações da corrente de saída fossem absorvidas pelo indutor e capacitor de modo a manter a tensão de saída constante. No entanto, se analisarmos o que ocorre no instante da variação da corrente de saída, observaremos pequenas perturbações na tensão de saída, conforme ilustrado na figura 5.



Figura 5 - Resposta a Transientes de Corrente

A subtensão  $AV_{S1}$  e a sobretensão  $AV_{S2}$  podem ser calculadas a partir das seguintes expressões:

$$\Delta V_{S1} = \frac{\boldsymbol{d}_{\text{max}} L \Delta I_S^2}{(1 - \boldsymbol{d}_{\text{max}})CV_S}$$
(13)

$$\Delta V_{S2} = \frac{L\Delta I_S^2}{CV_S} \tag{14}$$

Em ambas as equações fica claro que para reduzirmos a perturbação da tensão de saída, ou reduzimos a indutância ou elevamos a capacitância. Como a indutância não pode ser reduzida abaixo do valor  $L_{\min}$ , o procedimento usual é elevar a capacitância.

#### 2.4 - ESCOLHA DO TRANSISTOR

a) tensão V<sub>CEmáxima</sub>

$$BV_{CEO} > 1,2(V_{E(max)} + V_D)$$
 (15)

b) Corrente I<sub>C</sub>

$$I_{C(\text{max})} > 2I_{S(\text{max})} \tag{16}$$

c) Potência

A potência dissipada no transistor é dada pela soma da potência dissipada no período de condução e da potência dissipada no chaveamento (comutação).

$$P_T = P_{Tcond} + P_{Tchav} \tag{17}$$

A potência dissipada na condução pode ser calculada pela seguinte expressão:

$$P_{Tcond} = V_{CEsa} t. I_{S} . \mathbf{d}$$
 (18)

Para calcular a potência dissipada na comutação, vamos nos reportar às curvas de corrente  $I_C$  e tensão  $V_{CE}$  mostrados na figura 6. Na comutação do corte para a saturação do transistor, inicialmente a corrente  $I_C$  sobe quase linearmente até atingir o valor Is, mas a tensão  $V_{CE}$  permanece em  $V_E$  pois o diodo permanece conduzindo suprindo corrente ao indutor. Após a corrente  $I_C$  atingir  $I_C$ , a tensão  $V_{CE}$  cai até o valor  $V_{ceSat}$ . Fazendo uma aproximação triangular (figura 7), temos:

$$P_{TCH(on)} = V_E I_S \frac{t_S}{2T}$$

Na comutação para o corte podemos também utilizar a aproximação triangular (figura 6), pois inicialmente a corrente  $I_C$  permanece constante em  $I_S$  enquanto a tensão  $V_{CE}$  sobe quase linearmente até atingir  $V_E$ . Depois a corrente  $I_C$  cai até zero.

Temos:

$$P_{TCH(off)} = V_E I_S \frac{t_q}{2T}$$

Finalmente, temos:

$$P_{TCH} = V_E I_S \frac{\left(t_s + t_q\right)}{2T} \tag{19}$$

Na figura 6, considera-se:

 $t_{si}$  = tempo de subida da corrente IC

t<sub>s</sub> = tempo total da comutação do transistor para o estado de saturação

t<sub>qi</sub> = tempo de queda da corrente IC

t<sub>q</sub> = tempo total da comutação do transistor para o estado de corte



Figura 6 - Formas de onda de  $I_{C}$  e  $V_{CE}$  no chaveamento

O transistor deverá ainda apresentar tempos de comutação reduzidos de forma a minimizar a potência dissipada na comutação

$$t_{s} + t_{q} \leq 2T\mathbf{y}$$
 (20) 
$$\mathbf{y} = \frac{P_{TCH}}{P_{S}}$$
 Onde  $\psi$ 

#### 4.3 ESCOLHA DO DIODO

Os diodos utilizados em fontes chaveadas devam ter duas características principais: baixa tensão direta de condução e baixo tempo de recuperação.

A tensão direta de condução é um parâmetro importante na construção de fontes chaveadas pois quanto maior for V<sub>D</sub>, maior será a potência dissipada pelo diodo e consequentemente menor será o rendimento da fonte. Em geral são empregados *diodos Schotty* pois apresentam tensão de condução inferior ao dos diodos de silício convencionais.

O tempo de recuperação  $t_{rr}$  (reverse recovery time) é o tempo necessário para levar um diodo da condução ao estado de corte. Se este tempo for muito elevado em relação ao tempo de subida  $t_s$  do transistor, poderemos ter o transistor e o diodo conduzindo simultaneamente, acarretando sério risco ao transistor. Em geral o tempo  $t_{rr}$  é tomado como sendo um terço do tempo de comutação t. (tempo de subida de corrente) do transistor.

$$t_{rr} \le \frac{t_s}{3} \tag{21}$$

A tensão máxima reversa do diodo deve ser maior do que a máxima tensão de entrada. Uma margem de segurança de 20 % é aceitável.

$$BV_r \ge 1.2V_{E(\text{max})} \tag{22}$$

O diodo deve ser especificado de forma a que a máxima corrente direta seja pelo menos o dobro da corrente máxima de

$$I_F \ge 2I_{S(\max)} \tag{23}$$

#### EXEMPLO 1 (extraído da referência [1])

Especificar os componentes do circuito da figura 7. eficiência da fonte e a ondulação no capacitor. Dados:

$$\begin{split} f_{ch} &= 20 \text{ KHz} & I_{Smin} = 5A \\ V_S &= 12 \text{ V} + 10\% & V_{Emin} = 20 \text{ V} \\ I_{Smin} &= 0,5 \text{AV} & V_{max} = 30 \text{V} \\ \text{Suponha V}_d &= 0,5 \text{ V @ 5} & V_{CEsat} = 1,0 \text{ V @ 5A} \end{split}$$



Figura 7 - Fonte BUCK do Exemplo 1

Solução:

a) Cálculo de  $\delta_{min}$  e  $\delta_{max}$ 

$$V_S = \boldsymbol{d} \left( V_E - VCEsat \right) - V_D \left( 1 - \boldsymbol{d} \right)$$
  
 $V_{E \max} = 30V \Rightarrow \boldsymbol{d}_{\min} = 0,42$   
 $V_{E \min} = 20V \Rightarrow \boldsymbol{d}_{\max} = 0,64$ 

b) Cálculo de indutância

$$L \frac{\boldsymbol{d}_{mi} n.(1 - \boldsymbol{d}_{\min}) V_{E \max} T}{2I_{S \min}}$$

$$L = 365.4 \, \text{mH}$$

c) Cálculo do Capacitor

Inicialmente, vamos estimar o valor do capacitor pela equação [20], supondo a ondulação AVC = 100 mV Assim,

$$C = 61.7 \mu F$$

Vamos utilizar um capacitor cerca de 10x maior, para que só a componente de tensão devido à resistência série do capacitor influa na ondulação. Assim, escolheremos o valor de 680µF para o capacitor.

- d) Verificação da resposta a variações de corrente.
- d.1) Aumento de Corrente

Utilizando a equação [13] com os valores:

$$\delta_{max}$$
= 0,64  
L = 370  $\mu$ H  
 $\Delta$ IS= 5A  
C= 680  $\mu$ F

$$V_{S} = 12 \text{ V}$$

obtemos: AVs = 1,9 Volts

Como está especificado a tolerância da tensão de saída em 10%, este valor encontrado (1,9V) ultrapassa o nível tolerável da tensão de saída (11,2V). Devemos então encontrar qual o valor do capacitor que permita variações de corrente sem que a tensão de saída ultrapasse os valores especificados.

Vamos supor que a variação de tensão no capacitor, devido à variação de corrente, seja de 0,6 Volts (metade do especificado: 1,2 Volts).

Aplicando a equação [13], obtemos o novo valor de capacitor, que é  $C=2284~\mu F.$  O valor comercial é  $2200~\mu F.$ 

#### d.2) Diminuição de corrente

Utilizando a equação [14] com os seguintes valores:

 $L=370~\mu H$   $\Delta I_S=5A$   $C=2200~\mu F$   $V_S=12~V$  obtemos  $AV_S=0,35~Volts$ 

#### e) Cálculo da ondulação

Como o valor da capacitância de saída é muito maior do que o calculado, a componente principal da ondulação será causada pela resistência ESR do capacitor. Supondo que ESR = 0,1 n e aplicando a equação [12], obtemos:

$$\Delta V_{ESR} = 2I_{S \min} ESR = 0.1V_{pp}$$

g) Especificação do diodo (diodo schottky)

IF > 10 AV<sub>r</sub> > 36 Volts

h) Especificação do transistor

$$t_s + t_q \leq \frac{P_{TCH}}{P_S}.2T$$
 $I_{Cmax} > 1OA$ 
 $BV_{CEO} > 36 \text{ Volts}$ 
supondo  $P_{TCH} = 1W$  e sendo  $T = 50 \,\mu\text{s}$ , temos ts + tq  $\leq$  1,67  $\mu\text{s}$ 

#### 4.4 CIRCUITO DE CONTROLE

Até agora vimos que para manter a tensão de saída estável, basta que se varie à largura de pulso AT para compensar variações da tensão de entrada. O circuito que gera os pulsos de controle do transistor é conhecido como circuito de controle da fonte chaveada.

O circuito de controle é basicamente um oscilador tipo PWM (Pulse Widht Modulator), no qual a largura dos pulsos de saída é controlada por um sinal de controle. Este sinal é gerado por um amplificador de erro a partir da diferença entre uma tensão de referência constante e uma amostra da tensão de saída. Há portanto um processo de realimentação negativa que faz com que variações na tensão de saída sejam compensados através da variação da largura de pulso do sinal de controle do transistor.

Na figura 8 temos o diagrama de blocos de um circuito de controle PWM. A parcela da tensão de saída  $\alpha Vs$  é comparada com a tensão de referência VREF para obter o sinal de erro  $V_{erro}$  que por sua vez controla a largura de pulsos  $\delta T$  do oscilador PWM. No caso da tensão de saída desejada ser igual à tensão VREF,  $\alpha$  é igual a 1.



Figura 8 - Diagrama de Blocos de uma Fonte Buck

## 4.5 DESCRIÇÃO DO TL494

Atualmente são disponíveis comercialmente diversos circuitos integrados de controle PWM, facilitando enormemente a construção de fontes chaveadas. Na figura 10 temos o diagrama de blocos do CI TL494 (ou μA494) que é um dos CIs mais utilizados para a construção de fontes chaveadas e é o que será utilizado neste experimento.



Figura 9 - Diagrama de Blocos do CITL494

#### 4.6 OSCILADOR DENTE-DE-SERRA

O oscilador dente-de-serra interno do TL494 e programável, sendo a freqüência determinada por um capacitor CT e um resistor RT externos. A escolha de CT e RT para uma dada freqüência de chaveamento é feita de um gráfico fornecido pelo fabricante. Para o Motorola TL494 a freqüência é dada aproximadamente por:

$$f_{OSC} = \frac{1,1}{R_T C_T} \tag{24}$$

A modulação PWM é realizada através da comparação do sinal dente-de-serra com o sinal de erro. No inicio da varredura do dente-de-serra, o sinal de saída que controla a condução do transistor de chaveamento é disposto em nível baixo, mantendo-se neste nível enquanto o nível do sinal dente-de-serra estiver abaixo do sinal de erro. Quando o sinal dente-de-serra ultrapassar o sinal de erro, o sinal de saída é disposto em nível alto fazendo conduzir o transistor de chaveamento.

#### 4.7 MPLIFICADOR DE ERRO

O amplificador de erro amplia a diferença entre a tensão de saída e a tensão de referência interna (5 Volts  $\pm$  5%) para gerar o sinal de erro. Um segundo amplificador de erro é provido no CI tipicamente para a detecção de sobrecorrente de saída.

#### 4.8 CONTROLE DE SAÍDA

O pino de controle OC de saída permite que sejam gerados sinais de controle para transistores operando em configuração push-pull, ou seja, sinais não superpostos no tempo e em oposição de fase. Se o pino estiver aterrado, isso gerados sinais para operação com um único transistor de chaveamento (single-ended).

#### 4.9 GERADOR DE TEMPO MORTO

Para possibilitar que o(s) transistor(es) tenham tempo suficiente para cortar e saturar, o ciclo útil (duty cycle) é limitado através da inserção de um tempo morto (dead time). O tempo morto é aproximadamente 3 a 5% se o controle de tempo morto estiver aterrado. Podemos variar o tempo morto ajustando a tensão do terminal de controle de tempo morto.

#### 4.10 EXEMPLO DE IR CIRCUITO BUCK COM O TL494

A figura 10 ilustra um típico circuito Buck com o TL494, onde  $V_S = V_{ref} = 5volt$ 



A figura 10 circuito Buck com TL494

A tensão de erro Vc é dada por:

$$V_C = \left[ 1 \frac{R_2}{R_1} \right] V_S - \frac{R_2}{R_1} V_{ref} \tag{25}$$

$$V_C = \frac{R_2}{R_1} \left[ V_S - V_{ref} \right] \tag{26}$$

A resistência R<sub>3</sub> é dada por:

$$R_3 = R_2 // R_1$$
 (27)

A resistência  $R_4$  e o capacitor  $C_2$  formam um *circuito de compensação de freqüência da fonte chaveada*. Ele tem por função evitar que ocorram oscilações ou sobretenções exageradas na saída devido a pólos e zeros do circuito de conversão e filtragem.

Como o sinal de controle de saída OC está aterrado, o circuito está configurado para operar no modo single-ended, com os dois transistores internos  $T_1$  e  $T_2$  interligados em paralelo.

Quando a tensão da rampa for maior do que a tensão de controle  $V_c$ ,  $T_1$  e  $T_2$  estão em condução. Como os emissores estão aterrados, o transistor T3PNP externo é colocado em estado de saturação através dos resistores  $R_4$  e  $R_5$ .

Quando a tensão da rampa estiver menor do que a tensão de erro  $V_c$ , os transistores  $T_1$  e  $T_2$  estarão em corte. O resistor  $R_4$  deve neste caso forçar o corte do transistor externo PNP  $T_3$ , e deve ser suficientemente baixo para retirar rapidamente as cargas armazenadas em saturação na base de  $T_3$  e reduzir o tempo de queda de corrente  $I_c$ .

#### Detalhamento da operação da fonte Buch com o TL494:

O circuito pode ser representado através da oscilação de 3 blocos, como mostra a figura abaixo:



O bloco B1 é o amplificador de erro, sendC sua salda dada por:

$$V_C \cong \frac{R_2}{R_1} \left( V_S - V_{ref} \right)$$

O bloco  $B_2$  e o gerador PWM, que consiste basicamente de um comparador em cujas entradas temos aplicado o sinal de erro  $V_c$  e a rampa gerada pelo oscilador deslocado de 0,7 Volt. Como mostra a figura abaixo. Enquanto a tensão da rampa for menor do que a tensão do sinal de erro a saída do comparador permanecera em 0. Quando a rampa atingir um nível maior ou igual à tensão de erro, a saída do comparador vai para o nível alto, permanecendo neste estado ate o reinicio do ciclo.



Portanto, podemos escrever que:

$$(1-\boldsymbol{d}) = \frac{V_C}{V_{CM}}$$

O Bloco  $B_3$  é o conversor CC-CC e como já vimos anteriormente, a tensão de saída é relacionada com o fator  $\delta$  pela seguinte expressão.

$$V_{\scriptscriptstyle S} = dV_{\scriptscriptstyle E}$$

Portanto, podemos escrever que:

$$\begin{split} V_S &= \mathbf{d}V_E \\ V_S &= V_E \Bigg[ 1 + \frac{V_C}{V_{CM}} \Bigg] \\ V_S &= V_E \Bigg[ 1 - \frac{R_2}{R_1} \Big( V_S - V_{ref} \Big) \frac{1}{V_{CM}} \Bigg] \\ V_S &= \Bigg[ 1 + \frac{V_E}{V_{CM}} \frac{R_2}{R_1} \Bigg] = V_E \Bigg[ 1 + \frac{V_{ref}}{V_{CM}} \frac{R_2}{R_1} \Bigg] \end{split}$$

$$\begin{array}{l} \text{considerando} \ \frac{V_E}{V_{CM}} \frac{R_2}{R_1} >> 1 \cdots \\ \\ \text{e} \qquad \qquad \frac{R_2}{R_1} \frac{V_{ref}}{V_{CM}} >> 1 \cdots \\ \\ \text{temos finalmente} \ \boxed{V_S = V_{ref}} \end{array}$$