# گزارش تمرین سوم طراحی سیستمهای دیجیتال

# طراحى پردازندهٔ چندچرخهای

ریحانه خیاطزاده ماهانی ٤٠٢١٠٥٩٦٥

#### ما رول CPU:

ماژول CPU ماژول top level و اصلى است كه تمام submodule ها و بخشهاى مختلف پردازنده يعنى حافظهٔ اصلى، رجيستر فايل، واحد كنترلى و ALU را در آن instantiate و ايجاد كرديم و اتصالات لازم را هم برقرار كردهايم.

### ماژول ALU:

در این ماژول دو ورودی ۱۸ signed بیتی گرفته شده و خروجی ۱۸ signed بیتی داده میشود. همچنین ۱۸ بیت بالا برای باقی مانده و قسمت بالای عملیات ضرب نیز تولید میشود ولی در دستورات استفادهای از آن نداریم. Submodule های مختلف برای عملیاتهای جمع، ضرب و تقسیم در این ماژول instantiate میشوند و اتصالات هم برقرار میشود. چند state هم برای روند اجرای محاسبات وجود دارد که برای ضرب و تقسیم که چند کلاک نیاز دارند استفاده میشوند ولی عمل جمع در یک کلاک انجام میشود که حالا به بررسی روند پیاده سازی عملیاتهای مختلف میپردازیم.

# ١. عمليات جمع و تفريق:

برای عملیات تفریق کافیست ورودی دوم را نات کرده و رقم نقلی ورودی را ۱ دهیم تا two's complement آن وارد شود.

### \* ماژول Carry Select Adder ماژول

در این ماژول ورودی های ۱۳ بیتی به ٤ تا بلوک ٤ بیتی تقسیم شده و بجز بلوک اول که با carry اولیه درست شروع به جمع می کند سایر ۳ بلوک دیگر هرکدام دو جمع ٤ بیتی انجام میدهند یکبار با carry صفر و یکبار با یک، و درنهایت پس از بهدست آمدن مقدار درست carry از بلوک اول تا آخر، مقدار خروجی نهایی sum و sum هر بلوک مشخص میشود.

#### \* ماژول Ripple Carry Adder ماژول

هر كدام از جمعهای بلوکهای ماژول CSA، با استفاده از instantiate كردن این ماژول انجام میشوند كه یک جمع كنندهٔ كلاسیک ٤ بیتی شامل ٤ تا full adder است كه رقم نقلی را به صورت موج از بیت اول تا آخر انتقال میدهد.

### \* ماژول Full Adder :

جمع کنندهٔ سادهٔ دو بیت و یک بیت نقلی برای ماژول Ripple Carry Adder است.

### ٢. عمليات ضرب:

این عملیات در ۸ کلاک انجام میشود پس ALU با مشاهدهٔ این opcode سیگنال start ماژول ضربکننده را result فعال میکند، تا زمانیکه ضربکننده خروجی done بدهد یعنی عملیات تمام شده و خروجیها داخل ریخته میشوند.

### \* ماژول Karatsuba

این ماژول مطابق الگوریتم داده شده، نیاز به ۳ ضرب ۸ بیتی دارد که برای این کار ۳ ماژول ۸ shift & add بیتی ایجاد کرده ایم که به صورت موازی باهم کار میکنند و در ابتدای الگوریتم سیگنال start شان فعال میشود و صبر میکنیم تا done همه فعال شود تا خروجی نهایی را تولید کنیم. برای این کار نیاز به ٤ تا حالت داریم.

### \* ماژول Shift and Add \*

هر کدام از ضربهای  $\Lambda$  بیتی بخش های بالا و پایین دو عدد با استفاده از این ماژول در  $\Lambda$  کلاک و  $\delta$  حالت انجام میشوند. در هر کلاک، اگر بیت صفر عدد دوم  $\delta$  باشد، عدد اول به حاصل ضرب اضافه میشود و سپس هر دو عدد شیفت داده میشوند.

# ٣. عمليات تقسيم:

عملیات تقسیم در ۱۶ کلاک انجام شده و مشابه ضرب، ALU پس از مشاهدهٔ این opcode منتظر میماند تا عملیات تمام شود.

### \* ماژول Restoring Division \*

مطابق الگوریتم توضیح داده شده در داک، در هر سایکل باقی ماندهٔ فعلی یکی به چپ شیفت داده شده و یک بیت از مقسوم وارد میشود، سپس اگر نتیجه مثبت بودم مقسوم علیه از باقی مانده کم میشود. این روند ۱٦ بار تکرار شده تا خارج قسمت و باقی ماندهٔ نهایی در به ترتیب در ۱٦ بیت پایین و بالای result قرار بگیرد.

### alfe Main Memory ماژول

برای ایجاد حافظه از یک آرایه ۲ بعدی با ۱۰۲۵ خانهٔ ۱۹ بیتی استفاده کردیم (در داک ۲ توان ۱۹ خانه گفته شده بود که برای راحتی ۱۰۲۶ خانه گرفتیم) که در ابتدا مقدار همهٔ خانه هایش را صفر میکنیم و دو سیگنال کنترلی برای خواندن و نوشتن نیز در نظر میگیریم که برای load و store استفاده کنیم.

### اژول Register File ماژول

مطابق داک ٤ رجیستر ١٦ بیتی ایجاد میکنیم که در ابتدا مقدارشان صفر است و در لبهٔ پایینروندهٔ هر کلاک ۲ رجیستر خوانده شده در خروجی رجیسترفایل قرار گرفته و در صورت فعال بودن سیگنال write enable در لبهٔ بالاروندهٔ هر کلاک در یک رجیستر نوشته میشود.

### alt ول Control Unit:

این ماژول روند اجرای دستورات را با استفاده از حالت های اصلی دروند اجرای دستورات را با استفاده و روند کنترل میکند و در هر مرحله، سیگنال های مربوط به enable خواندن و نوشتن، هدایت دیتای خوانده و نوشته شده و روند مراحل را تنظیم میکند. همچنین برای عملکرد صحیح دسترسی به حافظه و رجیسترفایل، حالتهای میانی RF Access و Memory Access هم داریم که مقادیر درستی خوانده شوند، برای اجرای درست مرحلهٔ Execute نیز از آنجایی که محاسبات ALU Wait ممکن است بیش از یک کلاک زمان ببرند حالت میانی ALU Wait را هم قرار داده ایم که حالتها ساده تر شوند.

## ما ژول تستبنچ

برای تست این کد مجموعهای از دستورات را در حافظه نوشتهایم و در رجیستر فایل نیز مقدار اولیهای برای رجیسترها ایجاد کرده و سپس اجرای دستورات را تست کرده و خروجی را در ترمینال با display چاپ کرده و همچنین خروجی waveform را در فایل VCD با اسم cpu\_waveform قرار دادهایم.

### خروجي تستبنچ:

```
VCD info: dumpfile cpu_waveform.vcd opened for output.
                              -3, Mem[10]=
                                             123, Mem[12]=
                    7, x3 =
x1=
        4, x2=
                                                               0
        7, x2=
                              -3, Mem[10]=
                                             123, Mem[12]=
                    7, x3=
x1=
                                                               0
                                             123, Mem[12]=
        7, x2=
                  -21, x3=
                              -3, Mem[10]=
x1=
                                                               0
x1=
        7, x2=
                  -21, x3=
                              -3, Mem[10]=
                                             123, Mem[12]=
                                                               0
                                               7, Mem[12] =
                  -21, x3=
                              -3, Mem[10]=
x1=
        7, x2=
                                                               0
        7, x2=
                  -21, x3=
                              7, Mem[10]=
                                               7, Mem[12]=
                                                               0
x1=
                              7, Mem[10]=
                  -21, x3=
                                               7, Mem[12]=
x1=
      -14, x2=
                                                               0
      -14, x2=
                               7, Mem[10]=
                                               7, Mem[12]=
                  -21, x3=
x1=
                                                             -21
TEST COMPLETE
```

#### : Waveform



#### سنت

برای سنتز نیز از ابزار Quartus استفاده کردیم و فایل های

### كاميايل:



فایل های vo. و sft. و xrf. خروجی در پوشهٔ synth قرار گرفته اند. همچنین فایل پیدیاف شماتیک بخش های مختلف مدار هم که توسط کوارتوس تولید کردیم در این پوشه قرار دارد که اینجا هم ماژول اصلی را قرار دادهام.

