- 一、填空题(10分,每空2分)
- ①逻辑函数 Y=AB+BC+CA 的与非-与非式为(
- ②图1所示的卡诺图, 化简后的结果是(



③ 如图 2, 当 AB 的值为( ) 时, 当输入变量 C 发生变化时, 可能产生错误的"o"。





图 3

⑤如图 4(图中为上升沿 Jk 触发器),触发器当前状态 Q<sub>3</sub> Q<sub>2</sub> Q<sub>1</sub> 为 "100",请问在时钟作用下,触发器下一状态 (Q<sub>3</sub><sup>n-1</sup> Q<sub>2</sub> <sup>n-1</sup> ) 为 ( )。



## 二、多项选择题(10分,每小题2分)

- ①已知逻辑表达式为=AB+AC+BC,与它功能相等的函数表达式()。
- A) F = AB B) F = AB + C C)  $F = AB + \overline{AC}$  D)  $F = AB + \overline{BC}$  E) 以上都不是
- ②对于如图 5 所示波形,其反映的逻辑关系是()



- A)异或关系 B)与关系 C)同或关系 D) 或关系 E)以上都不是
- ③已知某的波形如 CP,异步置 0 端为 RD,异步对 发为 SD,控制输入端 Vi 和输出 Q 的波形如

A)异或关系 B)与关系 C)同或关系 D)或关系 E)以上都不是 ③已知某触发器的时钟 CP, 异步置 0 增为 RD, 异步置 1 增为 SD, 控制输入端 Vi 和输出 Q 的波形如图 6 所示,根据波形可判断这个触发器是 ( )。





A) 上升沿 D 触发器

C) 下降沿 T 触发器

E) 以上都不是

B) 下降沿 D 触发器 D) 上升沿 T 触发器



三、分析題。(40分)
①分析图 8 所示电路, 写出逻辑表达式, 列出真值表, 并说明该电路具有何逻辑功能? (10分析图 8 所示电路, 写出逻辑表达式, 列出真值表, 并说明该电路具有何逻辑功能? (10分)





- ②一个同步时序电路如图 9 所示。设触发器的初态  $Q_1 = Q_0 = 0$ 。 (15 分)
- (1) 面出 Qo 、Q1和 F相对于 CP的波形:
- (2) 从F与CP的关系看,该电路实现何种功能?





③分析图 10 电路的逻辑功能,要求写清楚分析过程。 (15分)

四、设计题。(40分) ①设计一组合电路, 其输入端为 A, B, C, 输出端为 Y, 要求其功能为: (10 分) 当 A=1 时, Y=B: 当 A=0 时, Y=C。设计内容包括: a) 列出真值表: b) 写出 Y 的最简与或表达式;

鐵门设计实现某同步时序电路, 状态图如下, 初始状态为 101, 要求产生一个输出标志 Z。(注:写清楚设计过程, 不用画出逻辑图。)(15分) 触发器功能表 时钟 A B Qr-1 功能说明 101 /0 111 /0 110

② 某触发器(下降沿工作)有两个输入端 A 和 B,功能如下表所示。现利用该触发器及最少的逻



③使用 T 触发器设计一个同步串行数据检测电路。当连续出现四个和四个以上的 1 时,检测输 出为1,其余情况输出为0。为简单起见,状态分配依照自然次序给定。例如: 你的最简状态 如果有三个,分别是 S1, S2和 S3,则状态分配为: S1——00, S2——01, S3——11。(注: 写 清楚设计过程,不用画出逻辑图。) (15分)