## 集積回路設計

### 4. CMOSインバータのスイッチング特性

#### 一色 剛

工学院情報通信系

isshiki@ict.e.titech.ac.jp

## 4. CMOSインバータのスイッチング特性

- MOSトランジスタの簡易スイッチングモデル
  - 寄生容量
  - · RC等価回路、時定数
- MOS直流特性に基づくスイッチング動作
  - オン抵抗、飽和抵抗
  - スイッチング遅延
- CMOSインバータ消費電力

# CMOSインバータの直流特性と スイッチング特性の違い

- $\blacksquare$  直流動作:  $V_{in}$ ,  $V_{out}$ の時間的変化率がない場合
  - ❖出力端子 Voutには定常的電流は流れない
  - $I_{DSn} = -I_{DSp} \rightarrow I_{DSn} + I_{DSp} = 0$
- ❖ スイッチング動作: V<sub>in</sub>, V<sub>out</sub>の時間的変化率を考慮
  - 出力端子  $V_{out}$ に接続する容量 $C_1$ ,  $C_2$ に過渡電流が流れる

  - ❖ V<sub>out</sub> · V<sub>DD</sub> 間の容量 (C<sub>1</sub>): pMOS寄生容量
  - **❖ Vout GND 間の容量 (C2): nMOS寄生容量**







# MOSトランジスタの寄生容量 (1)



- ❖ 拡散層領域は製造プロセスの過程で多 少ゲート領域直下に入り込むため、ゲート・拡散層間容量での、C<sub>GD</sub>、C<sub>GS</sub>も寄生容量とし て現れる
- ❖ C<sub>GD</sub>, C<sub>GS</sub> はC<sub>GB</sub> に比べて十分小さいので ディジタル回路では無視できるとする
- lacktriangle MOSゲート容量: $C_G\cong C_{GB}=C_{OX}$ ・W・L
  - ❖ Cox:単位面積当りのMOSゲート容量

# MOSトランジスタの寄生容量 (2)





- ❖ 拡散層と基板(バルク)はpn接合容量を 形成
- ❖ 拡散層領域を立方体として近似し、拡散層の側面と底面に分けて容量値を計算
- $lacksymbol{\blacksquare}$  MOS拡散層容量:  $C_{DB}$ ,  $C_{SB}$  =  $C_{depA}$   $\lacksymbol{\blacksquare}$  W  $\lacksymbol{\blacksquare}$  P +  $C_{depS}$   $\lacksymbol{\blacksquare}$  (2W+2P)
- ❖ C<sub>depA</sub>: 拡散層底面の<u>単位面積当り</u>のpn接合容量
- ❖ C<sub>depS</sub>: 拡散層側面の<u>単位長さ当り</u>のpn接合容量

# pn接合容量(復習)

❖  $\varphi_B$ : pn接合電位(拡散電位)

❖  $N_n$ ,  $N_p$ :不純物濃度

**❖** *D<sub>n</sub>*, *D<sub>p</sub>*: 空乏層の深さ

riangle pn接合容量の電圧 :  $V_C$  =  $V_i$  +  $\varphi_B$ 

 $\rightarrow$  空乏層の深さは電圧  $V_i$  によって変化

 $\rightarrow$  pn接合容量値はバイアス電圧  $V_i$  によって変化する

pn接合容量:

$$C_{dep} = \sqrt{\frac{q\varepsilon N_p N_n}{2(N_p + N_n)}} \frac{1}{\sqrt{V_j + \varphi_B}}$$

零バイアス (V<sub>j</sub> = 0時の) : pn接合容量

$$C_{dep0} = C_{dep} \Big|_{V_j=0} = \sqrt{\frac{q \varepsilon N_p N_n}{2 \varphi_B (N_p + N_n)}}$$



電圧依存の容量値は解析が複雑なため、 $零バイアス時の容量値(<math>C_{dep0}$ )を用いる。

# MOSトランジスタの寄生容量 (3)





D(深さ:プロセス依存)

- ightharpoonup n型拡散層の不純物濃度 $(N_n)$ はp型バルクの不純物濃度 $(N_p)$ に比べ十分高い
- $\rightarrow : N_p << N_n$

$$C_{dep0} = \sqrt{\frac{q\varepsilon N_p N_n}{2\varphi_B (N_p + N_n)}} \approx \sqrt{\frac{q\varepsilon N_p}{2\varphi_B}}$$

- $lacksymbol{\blacksquare}$  MOS拡散層容量:  $C_{DB}$ ,  $C_{SB}$  =  $C_{depA}$   $\lacksymbol{\blacksquare}$  W  $\lacksymbol{\blacksquare}$  P +  $C_{depS}$   $\lacksymbol{\blacksquare}$  (2W+2P)
- $C_{depS} = C_{dep0} \cdot D$

## 複数の寄生容量値の融合



$$I_{2} = C_{2} \frac{dV_{out}}{dt}$$

$$I_{1} = C_{1} \frac{d(V_{DD} - V_{out})}{dt} = -C_{1} \frac{dV_{out}}{dt}$$

$$I_{out} = I_{2} - I_{1} = (C_{1} + C_{2}) \frac{dV}{dt}$$

## CMOSインバータの出力負荷容量



- $lacksymbol{\blacksquare}$  CMOSインバータの出力負荷容量 :  $C_L$  =  $C_{DBn}$ +  $C_{DBp}$ +  $C_{Gn}$ +  $C_{Gp}$
- ❖ C<sub>DBn</sub>, C<sub>DBp</sub>: インバータのnMOS/pMOSドレイン容量
- ❖ C<sub>Gn</sub>, C<sub>Gp</sub>: インバータの出力端子に接続するnMOS/pMOSゲート容量

# CMOSインバータのRC等価回路

- 基本動作:入力V<sub>in</sub>が瞬時に変化すると仮定(ステップ入力)
- 出力負荷容量の充放電動作をRC等価回路で近似解析する
- ❖ プルダウン動作:変化前はnMOS[OFF], pMOS[ON]
  - $♦ V_{in}: 0 → V_{DD}$  (瞬時に変化: nMOS[ON], pMOS[OFF])
  - $♦ V_{out} : V_{DD} → 0 (RC回路による放電)$
- ❖ プルアップ動作:変化前はnMOS[ON], pMOS[OFF]
  - $♦ V_{in}: V_{DD} → 0$  (瞬時に変化: nMOS[OFF], pMOS[ON])
  - $♦ V_{out}: 0 → V_{DD}$  (RC回路による充電)



# RC等価回路のプルダウン動作



$$-I_{out} V_{out}: V_{DD} \rightarrow 0$$



$$V_{out}(t) = I_{out}(t) \cdot R_n = -R_n C_L \frac{dV_{out}(t)}{dt}$$





$$ln = log_e$$



 $R_nC_L$ : 時定数

## RC等価回路のプルアップ動作

$$I_{out}(t) = C_L \frac{dV_{out}(t)}{dt}$$

$$V_{out}(0) = 0$$

$$V_{DD} - V_{out}(t) = I_{out}(t) \cdot R_p = R_p C_L \frac{dV_{out}(t)}{dt}$$

$$R_p$$
  $I_{out}$   $V_{out}$ :  $0 \rightarrow V_{DD}$  プルアップ動作

$$V_{out}(t) = V_{DD} - R_p C_L \frac{dV_{out}(t)}{dt}$$

$$V_{out}(t) = V_{DD} \left( 1 - \exp\left( -\frac{t}{R_p C_L} \right) \right)$$



 $R_pC_L$ : 時定数

## MOS直流特性に基づくスイッチング動作 (1)





- ❖ プルダウン動作:変化前はnMOS[OFF], pMOS[ON]
  - $♦ V_{in}: 0 → V_{DD}$  (瞬時に変化: nMOS[ON], pMOS[OFF])
  - $♦ V_{out}: V_{DD} → 0$  (RC回路による放電)
- $\Leftrightarrow$  プルダウン動作時の動作領域( $V_{GS} = V_{in} = V_{DD}$ ,  $V_{DS} = V_{out}$ )
  - $♦ V_{out}: V_{DD} → V_{DD} V_{Tn}$  (飽和領域)
  - $♦ V_{out}: V_{DD} V_{Tn} \rightarrow 0$  (線形領域)

## MOS直流特性に基づくスイッチング動作 (2)



❖  $V_{out}: V_{DD} \rightarrow V_{DD} - V_{Tn}$  (飽和領域)

$$I_{out} = -C_L \frac{dV_{out}}{dt} = \beta_n \frac{V_1^2}{2}$$

$$V_{out} = V_{DD} - \beta_n \frac{V_1^2}{2C_L}t$$



$$V_{out} = V_{DD} - \beta_n \frac{V_1^2}{2C_L} t$$

$$V_{out} = V_{DD} - V_{Tn} = V_1$$
となる時刻

$$t_s = \frac{2C_L V_{Tn}}{\beta_n V_1^2}$$

$$t_s = \frac{0.625C_L}{\beta_n V_{DD}}$$

## MOS直流特性に基づくスイッチング動作(3)

#### ❖ $V_{out}$ : $V_{DD}$ - $V_{Tn}$ → 0 (線形領域)



$$I_{out} = -C_L \frac{dV_{out}}{dt} = \beta_n \left[ V_1 V_{out} - \frac{1}{2} V_{out}^2 \right] = \beta_n \frac{V_{out} (2V_1 - V_{out})}{2}$$

$$\frac{dV_{out}}{dt} = -\beta_n \frac{V_{out} (2V_1 - V_{out})}{2C_L}$$

$$\frac{dt}{dV_{out}} = -\frac{C_L}{\beta_n} \frac{2}{V_{out} (2V_1 - V_{out})} = -\frac{C_L}{\beta_n V_1} \left( \frac{1}{V_{out}} + \frac{1}{2V_1 - V_{out}} \right)$$

### MOS直流特性に基づくスイッチング動作 (4)







$$V_{DD} - V_{Tn}$$
  $V_1 = V_{DD} - V_{Tn}$ とおく



$$t = t_s$$
 のとき  $V_{out} = V_1$ なので

$$t = -\frac{C_L}{\beta_n V_1} \left( \ln V_{out} - \ln (2V_1 - V_{out}) \right) + t_s \qquad t_s = \frac{2C_L V_{Tn}}{\beta_n V_1^2}$$

$$t_s = \frac{2C_L V_{Tn}}{\beta_n V_1^2}$$

$$t = -\frac{C_L}{\beta_n V_1} \left( \ln \frac{V_{out}}{2V_1 - V_{out}} \right) + t_s$$



$$t = -\frac{C_L}{\beta_n V_1} \left( \ln \frac{V_{out}}{2V_1 - V_{out}} \right) + t_s$$

$$V_{out} = \frac{2V_1}{1 + \exp\left(\frac{\beta_n V_1}{C_L}(t - t_s)\right)}$$

## MOS直流特性に基づくスイッチング動作 (5)

**❖** *V<sub>out</sub>*: *V<sub>DD</sub>* - *V<sub>Tn</sub>* → 0 (線形領域)

#### $V_{out} = kV_{DD}$ となる時刻 t:

$$t = -\frac{C_L}{\beta_n V_1} \left( \ln \frac{k V_{DD}}{2 V_1 - k V_{DD}} \right) + \frac{2 C_L V_{Tn}}{\beta_n V_1^2}$$
$$= \frac{C_L}{\beta_n V_1} \left( \ln \left( \frac{2 V_1}{k V_{DD}} - 1 \right) + \frac{2 V_{Tn}}{V_1} \right)$$



$$V_{out}$$
 =  $0.5 V_{DD}$  の時刻  $t$ :

$$V_{out}$$
 =  $0.1 V_{DD}$  の時刻  $t$ :

$$t_s = \frac{0.625C_L}{\beta_n V_{DD}}$$

$$t = \frac{C_L}{0.8\beta_n V_{DD}} \left( \ln \left( \frac{1.6}{0.5} - 1 \right) + \frac{0.4}{0.8} \right) = \frac{1.61C_L}{\beta_n V_{DD}}$$

$$t = \frac{C_L}{0.8\beta_n V_{DD}} \left( \ln \left( \frac{1.6}{0.1} - 1 \right) + \frac{0.4}{0.8} \right) = \frac{4.01C_L}{\beta_n V_{DD}}$$

#### MOSトランジスタのオン抵抗と飽和抵抗

❖ nMOSオン抵抗:線形領域の電流曲線の傾き



❖ nMOS飽和抵抗:飽和領域の電流曲線の傾き

$$I_{DS} = \frac{\beta_n}{2} (V_{GS} - V_{Tn})^2$$

$$R_{SATn} = \frac{2V_{DD}}{\beta_n (V_{DD} - V_{Tn})^2} = R_{ONn} \frac{2}{1 - V_{Tn} / V_{DD}}$$

$$R_{SATp} = R_{ONp} \frac{2}{1 + V_{Tp} / V_{DD}}$$

18

#### MOSトランジスタのスイッチング遅延

 $\Leftrightarrow$  スイッチング遅延  $t_p$ :  $V_{in}$  が  $0.5V_{DD}$ になった時点から出力が

0.5 Vpp になる時点までの時間差





- 実際にはステップ入力ではなく、出力同様に時間をかけて遷移する
- 遅延の近似:入力遷移時間の依存性を無視
  - ❖ プルダウン遅延 :  $t_{pL}$  ≒ 0.75  $R_{SATn}C_{L}$
  - $\Rightarrow$  プルアップ遅延:  $t_{pH} = 0.75 R_{SATp} C_L$

### CMOS回路の消費電力 (1)

#### $V_{in}: V_{DD} \rightarrow 0$

♦ 出力負荷 $C_L(V_{out}: 0 → V_{DD})$ が充電される

#### 電源が供給するエネルギー

$$E_{in} = \int_{0}^{\infty} V_{DD}(-I_{DSp}) dt \qquad -I_{DSp} = C_{L} \frac{dV_{out}}{dt} \qquad V_{in}$$

$$E_{in} = C_{L}V_{DD} \int_{0}^{\infty} \frac{dV_{out}}{dt} dt = C_{L}V_{DD} \int_{0}^{V_{DD}} dV_{out} = C_{L}V_{DD}^{2}$$



#### C<sub>L</sub>に蓄えられるエネルギー

$$E_{C} = \int_{0}^{\infty} V_{out}(-I_{DSp}) dt = C_{L} \int_{0}^{\infty} V_{out} \frac{dV_{out}}{dt} dt = C_{L} \int_{0}^{V_{DD}} V_{out} \cdot dV_{out} = \frac{C_{L} V_{DD}^{2}}{2}$$

#### pMOSが消費するエネルギー

$$E_{p} = \int_{0}^{\infty} (V_{DD} - V_{out})(-I_{DSp}) dt = E_{in} - E_{C} = \frac{C_{L}V_{DD}^{2}}{2}$$

## CMOS回路の消費電力 (2)

#### $V_{in}: 0 \rightarrow V_{DD}$

♦ 出力負荷 $C_L(V_{out}: 0 → V_{DD})$ が放電される



#### nMOSが消費するエネルギー

$$E_n = \int_0^\infty V_{out} \cdot I_{DSn} dt = C_L \int_0^\infty V_{out} \cdot \left( -\frac{dV_{out}}{dt} \right) dt = -C_L \int_{V_{DD}}^0 V_{out} \cdot dV_{out} = \frac{C_L V_{DD}^2}{2}$$

消費電力(1秒当りに消費される平均エネルギー)

$$P = E_{in} \cdot f = C_L V_{DD}^2 f$$

f:1秒当りのスイッチング回数(周波数)

消費電力削減方法:更なる微細化、回路構造の工夫

- 電源電圧V<sub>DD</sub>を低減: 5.0V → 3.3V → 2.5V → 1.8V → 1.2V
- 負荷容量C\_を低減:ゲート面積削減、配線距離削減
- → V<sub>DD</sub>の低減やゲート面積削減は回路遅延増加を招く

### まとめ

- MOSトランジスタの簡易スイッチングモデル
  - 寄生容量
  - RC等価回路、時定数
- MOS直流特性に基づくスイッチング動作
  - オン抵抗、飽和抵抗
  - スイッチング遅延:  $t_{pL}$   $\subseteq$  0.75  $R_{SATn}C_L$ ,  $t_{pH}$   $\cong$  0.75  $R_{SATp}C_L$
- CMOSインバータ消費電力
  - 電源が供給するエネルギー:負荷容量の充放電で消費
  - 消費電力:  $P = C_L V_{DD}^2 f$

## 【課題4】

- 1. RC等価回路によるnMOSトランジスタのプルダウン動作は、出力負荷容量 $C_L$ が $V_{out}$ = $V_{DD}$ に充電された状態からnMOSトランジスタの等価抵抗 $R_n$ によって $V_{out}$ =0[V]に放電する際の、電流 $I_{out}(t)$ と $V_{out}(t)$ に関する方程式 $-I_{out}(t)$ = $C_L$ \*  $dV_{out}(t)/dt$ と $V_{out}(t)$ = $I_{out}(t)$   $R_n$  の解から解析できる。これら2つの方程式から $V_{out}(t)$ に関する微分方程式を導出し、 $V_{out}(t)$ を時間tに関する式で表せ。また、RC等価回路によるpMOSトランジスタのプルアップ動作の解析についても同様に示せ。
- 2.  $nMOShランジスタのオン抵抗<math>R_{ONn}$ は、 $V_{GS} = V_{DD}$ ,  $V_{DS} = 0[V]$ のときの線形領域における等価抵抗であり、飽和抵抗 $R_{SATn}$ は、 $V_{GS} = V_{DS} = V_{DD}$ のときの飽和領域における等価抵抗である。 $R_{ONn}$ と $R_{SATn}$ をそれぞれ求めよ。同様に、 $pMOShランジスタのオン抵抗<math>R_{ONp}$ と飽和抵抗 $R_{SATp}$ をそれぞれ求めよ。

提出 〆切:5/18(月)17時 (ただし〆切後も受け付けます)