# 集積回路設計

# 6. ダイナミック論理回路

#### 一色剛

工学院情報通信系

isshiki@ict.e.titech.ac.jp

## 6. ダイナミック論理回路

- CMOSダイナミック論理回路
  - ・ ダイナミック論理の動作原理
  - ・ドミノ論理回路
- ■順序回路構成
  - 単相論理、2相論理
  - 伝送ゲート、ダイナミックラッチ、クロックドインバータ
- 共有バス結合・マルチプレクサ (MUX)
  - · 多段MUXの論理遅延

### スタティック論理回路とダイナミック論理回路

- スタティック論理回路:pMOSブロック(論理「1」の駆動)と nMOSブロック(論理「0」の駆動)が相補的に動作
  - ❖ 出力V<sub>out</sub>は常にV<sub>DD</sub>またはGNDと導通
- ダイナミック論理回路:pMOSトランジスタによる「プリチャージ」 とnMOSブロックによる論理関数の「評価」



### ダイナミック論理回路の動作原理



- φ:クロック信号
- プリチャージ期間(φ = 0):

♦  $V_{out} → V_{DD}$  ( $C_L$ を充電)

HiZ(ハイインピーダンス): V<sub>DD</sub>やGNDと電流経路がない状態

- 評価期間( $\varphi = 1$ ):
  - ❖  $F(x_1, x_2, ..., x_N) = 1 : nMOSブロックは導通 → V_{out} = 0$
  - ❖  $F(x_1, x_2, ..., x_N) = 0$ : nMOSブロックは絶縁 →  $V_{out}$ はHiZ  $(C_{I}$ に充電された電荷により $V_{out} = V_{DD}$ を保持)

### ダイナミック論理回路の動作例



出力遷移:0→1(1→1)

出力遷移:1→0(1→1)

### ダイナミック論理回路の特長と課題

#### ■ 特長:

- ❖ トランジスタ数が約半分 → 小面積
- ❖ ゲート負荷容量も半減のため、RC時定数も半減 → 高速動作
- 課題:

負荷容量は半減するが、スイッチング確率はスタティック回路よりも 増加する → 消費電力が減るとは限らない

- ❖ ダイナミック論理回路の直列接続が出来ない
- ❖ 動作周波数の「下限値」がある → 低いクロック周波数で誤動作
- ❖ 設計が複雑 → スタティック回路に比べ設計自動化が難しい



# ダイナミック論理回路の信号遷移

- **■** プリチャージ期間( $\varphi = 0$ ):  $V_{out} = 1 (V_{DD})$
- 評価期間(*φ* = 1): 評価開始時に *x*<sub>1</sub> = *x*<sub>2</sub> = *x*<sub>3</sub> = 1とする
  - $x_1:1 \rightarrow 0$ の遷移をした時、 $V_{out}:0 \rightarrow 1$ の遷移ができない
  - ❖ 評価期間中の入力信号の 1 → 0 遷移は禁止



# ドミノ論理回路

- ダイナミック論理回路の評価期間の問題
  - **☆ 評価期間の出力遷移: 1 → 0 (または1のまま)**
  - ❖ 評価期間の入力の禁止遷移:1→0(出力のプルアップができない)



### ダイナミック論理回路のその他の課題

- 低いクロック周波数で誤動作
  - $woheadrightarrow V_{out}$ が HiZ 時に、nMOSブロックが完全な絶縁状態にはならず、 微小な漏れ電流のため  $C_L$ の電荷が時間とともに失われる
  - ❖ DRAMでも同じ現象 → 定期的なリフレッシュが必要
- 設計が複雑
  - ❖ 論理関数を分解するときの制約 : 正論理(ドミノ論理)
  - ❖ チャージ共有問題:出力がHiZ時に、nMOSドレイン容量に負荷容量の電荷が分散することで出力電位が低下
  - ❖ フルカスタム設計が主流 → 論理合成など設計自動化が困難



# 順序回路構成(単相クロック方式)



単相クロック方式: 最も一般的な順序 回路構成 → 設計自 動化技術が成熟

- ❖ DFF(Dフリップフロップ)出力:クロック立上り後、安定した値を保持
- ・ パス遅延: 信号伝搬経路上のゲート遅延の総和 → 組合せ回路の出力が安定するまで時間が掛かる
- ❖ 最大動作周波数:最大パス遅延(クリティカルパス遅延)で決まる



## MOSトランジスタの論理の転送(復習)



CMOS: nMOSは論理「0」を駆動し、pMOSは論理「1」を駆動する論理構造

### CMOS伝送ゲートとダイナミックラッチ

**■ CMOS伝送ゲート (Transmission Gate)** 



pMOSゲートに s を接続: pMOS/nMOSのスイッチング条件を揃える

s: 伝送制御信号(s=0: 絶縁、s=1: 導通)

*V<sub>in</sub>*: 0 → 1 遷移(pMOSプルアップ動作)

V<sub>in</sub>: 1 → 0 遷移(nMOSプルダウン動作)



- CMOS伝送ゲートの用途
  - ❖ 構造可変な配線スイッチ: FPGA内部で使用
  - ❖ パストランジスタ論理:小面積・省電力な論理回路構造
  - ❖ メモリスイッチ:情報を容量に電荷として記憶する
  - → ダイナミックラッチ

## パストランジスタ論理

■ パストランジスタ論理: 伝送ゲートによって少ないトランジスタ数で論理関数を実現



$$y = a \oplus b = (\overline{a} \cdot b + a \cdot \overline{b})$$

$$\overline{b} \leftarrow \overline{a}$$

$$b \leftarrow \overline{a}$$

$$\overline{a}$$

$$\overline{a}$$

$$\overline{b} \leftarrow \overline{a}$$

$$\overline{a}$$

$$\overline{b} \leftarrow \overline{b}$$

### ダイナミックラッチとクロックドインバータ

#### ■ ダイナミックラッチ



■ クロックドインバータ







- ❖ 低いクロック周波数で誤動作
- → ダイナミック論理回路と同じ原因 (漏れ電流による電荷の消失)

# 順序回路構成(2相クロック方式)



| φ | Domino 1 | Latch 1 | φ | Domino 2 | Latch 2 |
|---|----------|---------|---|----------|---------|
| 1 | プリチャージ   | 保持      | 0 | プリチャージ   | 保持      |
| 0 | 評価       | 書込      | 1 | 評価       | 書込      |

# 順序回路構成(2相クロック方式)



| φ | Domino 1 | Latch 1 |
|---|----------|---------|
| 1 | プリチャージ   | 保持      |
| 0 | 評価       | 書込      |

| φ | Domino 2 | Latch 2 |
|---|----------|---------|
| 0 | プリチャージ   | 保持      |
| 1 | 評価       | 書込      |



# クロック方式の比較







#### ■ ダイナミック論理回路:

- スタティック論理回路:
  - ❖ 2つのクロック方式を柔軟 に選択可能
- 単相クロック方式:
  - ❖ 設計が簡単、設計自動化 技術が成熟
- 2相クロック方式:
  - ❖ ピーク電流が分散される ため電源ノイズが低い
  - ❖ 設計が複雑(組合せ回路 の分割)

## 共有バス結合とマルチプレクサ

- 共有バス:複数の信号を共通の信号線で伝送
  - ❖ マイクロプロセッサ:レジスタ、メモリとの接続
  - ❖ 大容量メモリ:複数のメモリのデータ線を共有
- マルチプレクサ(MUX): 複数の入力信号から選択・出力



### 2入力MUXのCMOSスタティック回路



# 8入力MUXのCMOSスタティック回路



# 8入力MUXのCMOS伝送ゲート回路



### 多段MUXの遅延解析(スタティック回路)



#### 多段MUXの遅延解析(伝送ゲート)



### 多段MUXの遅延解析(比較)





- スタティック回路の遅延:
- **◇ 段数***K*とファンアウト数*N*に比例
- 伝送ゲートの遅延:
- ❖ 段数Kの増加に伴い遅延 が顕著に増加する (K²とN⋅Kに比例)

### まとめ

#### ■ CMOSダイナミック論理回路

- ・ 動作原理:pMOSプリチャージ、nMOSブロック評価動作
- ・ 論理「1」出力:出力負荷容量の電荷に頼る → 漏れ電流により電荷消失(低いクロック周波数で誤動作)
- ドミノ論理回路:ダイナミック論理回路+CMOSインバータ

#### ■ 順序回路構造

- 単相論理、2相論理
- 伝送ゲート、ダイナミックラッチ、クロックドインバータ

#### ■ 共有バス結合・マルチプレクサ (MUX)

- スタティック型MUX回路: MUX段数に比例した論理遅延
- パストランジスタ型MUX回路: MUX段数の2乗に比例した論 理遅延

# 【課題6】

提出 〆切: 5/25(月)17時 (ただし〆切後も受け付けます)

- 1. 図(1)のダイナミック論理回路について、 $\varphi = 0$ のプリチャージ期間の動作と  $\varphi = 1$ の評価期間の動作( $x_1 + x_2 + x_3 = 1$ と $x_1 + x_2 + x_3 = 0$ の場合について)を説明し、このダイナミック論理回路が実現する論理式を示せ。
- 2. ダイナミック論理回路のφ = 1の評価期間中に、nMOS論理ブロック内のゲート入力が1→0遷移が起こると正常に動作しない理由を図 (1)の回路を使って説明せよ。また、ダイナミック論理回路の出力を他のダイナミック論理回路のnMOSゲート入力に直接接続出来ない理由を説明せよ。
- 3. 図(2)にドミノ論理回路とダイナミックラッチからなる回路図を示す。 $\varphi$ ,  $x_1$ ,  $x_2$  の波形が(3)で与えられるとき、ドミノ論理回路の出力dとダイナミックラッチの出力qの波形を示せ。

