本テキストや授業のビデオなどの電子ファイルを他人に転送したり、ネットへアップロードすることなどを禁止します。



# 論理設計 東野担当11回目 授業スライド 12月16日4限

基礎工学部情報科学科 東野輝夫





## 授業計画

#### 授業計画:

- 1. ドントケアを含む論理関数の簡単化(6章)
- 2. フリップフロップとレジスタ(10章)
- 3. 同期式順序回路(Mealy型, Moore型順序回路)(11章)
- 4. カルノー図を用いた論理関数の簡単化(1章から5章の復習)
- 5. 組合せ論理回路設計、よく用いられる組み合わせ回路(7章,8章)
- 6. 加減算器とALU、順序回路の簡単化(9章, 12章前半)
- 7. 演習
- 8. 順序回路の簡単化、カウンタ(12章後半,13章)
- 9. 中間試験(1章~11章)
- 10. I Cを用いた順序回路の実現(15章)
- 11. 演習
- 12.CPUの設計(付録)
- 13.CPUの設計, 演習
- 14.乗算器と除算器(14章)





### 質問について

- メールで随時問い合わせや質問にお答えしますので、何かあれば、higashino@ist.osaka-u.ac.jp までメールで質問して下さい。
- また、時間を決めてZoomなどを用いて質問にお答えする ことも可能ですので、まずはメールで疑問点や問い合わ せ事項などを連絡して下さい。





### お願い

本テキストや授業のビデオなどの電子ファイルを他人に転送したり、ネットへアップロードすることなどを禁止します。

### 著作権保護

- この授業のテキスト(教科書)や授業スライド、授業ビデオの著作権保護に努めて下さい.
- この授業のビデオやスナップショットを録画したり、それらを他の人に転送したり、インターネット上で公開したりすることを禁止します。
- この授業で利用するスライドにはオーム社の教科書の図などが含まれているので、著作権保護の観点から、この授業スライドの公開につながる行為は謹んでください。
- 来年度は CLE を使ったメディア授業でなく,対面の授業ができることを期待していますが,今年度の演習課題の解答が事前に公開されたりすると,来年度の授業で同じ演習課題が使えなくなり,授業テキストの大幅な修正が必ずなるため,協力をお願いします.



# 第15章 ICを用いた順序回路の 実現 (演習)



## 第15章 ICを用いた順序回路の実現

演習問題

# 演習問題

- 電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の積を計算する同期式順序回路を設計せよ、
- **2** 与えられた数 n の平方根  $\sqrt{n}$  を求める同期式順序回路を設計せよ.



テキスト Page 208



- 電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)

|   | 1 3   |
|---|-------|
| × | 1 1   |
|   | 1 3   |
|   | 1 3   |
|   | 1 4 3 |

|     |     | 1 1 | 0 | 1 |
|-----|-----|-----|---|---|
| ×   |     | 1 0 | 1 | 1 |
|     |     | 1 1 | 0 | 1 |
|     | 1   | 1 0 | 1 |   |
|     | 0 0 | 0 0 |   |   |
| 1   | 1 0 | 1   |   |   |
| 1 C | 0 0 | 1 1 | 1 | 1 |





- 電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)







- 電卓の回路や自動販売機の制御回路と同様の方法で,二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)





- 電卓の回路や自動販売機の制御回路と同様の方法で,二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)





- 電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)





- 電卓の回路や自動販売機の制御回路と同様の方法で,二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)





- 電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)



レジスタA 1101

A+B の和をレジスタ F-B に代

F-B-C は 9 ビットのレジスタとして。 扱い、右に1ビットシフトできる



- 電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)



 $oldsymbol{\mathsf{MO}}$   $oldsymbol{\mathsf{15}} \cdot oldsymbol{\mathsf{1}}$  非負整数 N,M の積 K を求める同期式順序回路

- A+B の和をレジスタ F-B に代工
- F-B-C は 9 ビットのレジスタとして $\sqrt{14}$ 扱い、右に 1 ビットシフトできる  $\sqrt{14}$



- 電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)



非負整数 N, M の積 K を求める同期式順序 解図 15・1

- (イ) load *A*=1 のとき 外部入力 *N* をレジスタ *A* に格納する(*A*←input(*N*)と書く) load A = 0 のとき レジスタ A の値は不変
- (ロ) RShiftFBC=1, ClearFB=0, loadFB=0, loadC=0 のとき F, B, Cの値を $1 \, \text{ビット右にシフトする}(R \text{Shift}(F, B, C))$ と書く) RShiftFBC=0, ClearFB=1, loadFB=0 のとき F,B の値を 0 にする  $(\langle F,B \rangle \leftarrow 0$  と書く) RShiftFBC=0, ClearFB=0, loadFB=1 のとき 加算器の出力(A+B)を $\langle F,B \rangle$ に格納する  $(\langle F, B \rangle \leftarrow A + B$  と書く)

RShiftFBC=0, loadC=1のとき

外部入力 M をレジスタ C に格納する ( $C \leftarrow input(M)$  と書く)

RShiftFBC=0, ClearFB=0, loadFB=0, loadC=0 のとき F, B, C の値は不変

- (ハ) load P=1. dec P=0 のとき 整数 4 をレジスタ P に格納する ( $P\leftarrow 4$  と書く) loadP=0, decP=1 のとき レジスタ Pの値を 1 減らす  $(P\leftarrow P-1$  と書く) load P=0. dec P=0 のとき レジスタ P の値は不変
- (二) P=0 が真 のときかつそのときのみ  $P_{zero}=1(test(P=0)?$  と書く)
- (ホ) レジスタ C の最下位ピットが 1

のときかつそのときのみ LSB=1(test(LSB=1)? と書く)





- 電卓の回路や自動販売機の制御回路と同様の方法で,二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11=143)





- 電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)



解図  $15 \cdot 5$  非負整数 N, M の積 K を求める同期式順序回路の制御部

V =  $(\mu PC = (0,0,1) \land LSB = 1) \lor (\mu PC = (1 0,0) \land P = 0)$ =  $(\neg p_2 \land \neg p_1 \land p_0 \land LSB) \lor (p_2 \land \neg p_1 \land \neg p_0 \land P\_zero)$ 





- 電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)



loadA =  $(\mu PC = (0,0,0)) = \neg p_2 \wedge \neg p_1 \wedge \neg p_0$ RShiftFBC=  $(\mu PC = (0,1,1)) = \neg p_2 \wedge p_1 \wedge p_0$ ClearFB =  $(\mu PC = (0,0,0)) = \neg p_2 \wedge \neg p_1 \wedge \neg p_0$ loadFB =  $(\mu PC = (0,1,0)) = \neg p_2 \wedge p_1 \wedge \neg p_0$ loadC =  $(\mu PC = (0,0,0)) = \neg p_2 \wedge \neg p_1 \wedge \neg p_0$ 



loadP =  $(\mu PC = (0,0,0)) = \neg p_2 \wedge \neg p_1 \wedge \neg p_0$ decP =  $(\mu PC = (0,1,1)) = \neg p_2 \wedge p_1 \wedge p_0$ 



• 電卓の回路や自動販売機の制御回路と同様の方法で,二つの整数の 積を計算する同期式順序回路を設計せよ





• 電卓の回路や自動販売機の制御回路と同様の方法で,二つの整数の 積を計算する同期式順序回路を設計せよ





電卓の回路や自動販売機の制御回路と同様の方法で、二つの整数の 積を計算する同期式順序回路を設計せよ





# 本日のレポート課題 (演習問題2)



### 与えられた数n の平方根√n を求める同期式順序回路を設計せよ

• 下図のような回路を用いて、外部から入力された 8 ビットの非負整数Xに対して、X の平方根の近似値( $(N+1)^2 > X \ge N^2$  となる 4 ビットの非負整数 N)を求める同期式順序回路を作成したい。図のレジスタA とレジスタC に最初 4 ビットの最大値  $15(1111)_2$  を N の値としてセットし、レジスタP に整数値 4 をセットする。レジスタA とレジスタC の積  $N^2$  を計算し、その値とレジスタX の値を比較する。レジスタX の値が  $N^2$  以上( $X \ge N^2$ )になれば比較器 C のの X geq信号 が 1 になり、その時のレジスタA の値を X の平方根の近似値としてレジスタN にセットする(レジスタN の初期設定は不要)。







### 与えられた数n の平方根√n を求める同期式順序回路を設計せよ

N²の計算の際に1ビットのフリッププロップFとレジスタBを作業用レジスタとして利用する(初期設定必要). 加算器はレジスタAとレジスタBの和を計算し、その値をレジスタBに格納する. レジスタAとレジスタBの和が5ビットになった場合は5ビット目の内容がフリッププロップFに格納される. フリッププロップFとレジスタB、レジスタCはこの順に接続され、RshiftFBC信号を1にすると右に1ビットシフトされ、最上位のフリッププロップFに0がセットされる. レジスタCの最下位ビットがLSB信号として出力される.







### 与えられた数n の平方根√n を求める同期式順序回路を設計せよ

レジスタAとレジスタCの積の計算は、下図のようにAdd(加算), Shift(右に1ビットシフト)を繰り返して行う(LSBが1のときレジスタAの値をレジスタBに加算する). 最終的にレジスタAとレジスタCの積がレジスタB, レジスタCに格納される(レジスタBが上位4ビット, レジスタCが下位4ビットになる). これは演習問題1で説明したかけ算のアルゴリズムと同じです.







- 各部品は次のように動作するものと仮定する.
- (a) loadA=1, decA=0のとき 4ビットの最大値15(1111)<sub>2</sub>をレジスタAに格納(A←15) loadA=0, decA=1のとき レジスタAの値を1減らす(A←A-1) loadA=0, decA=0のとき レジスタAの値は不変
- (b) RshiftFBC=1, clearFB=0, loadFB=0, loadC=0, decC=0 のとき F,B,Cの値を1ビット右にシフトする(Rshift(F,B,C) と書く) RshiftFBC=0, clearFB=1, loadFB=0 のときF,Bの値を0にする(<F,B>←0) RshiftFBC=0, clearFB=0, loadFB=1 のとき(A+B)を<F,B>に格納(<F,B>←A+B) RshiftFBC=0, clearFB=0, loadFB=0, loadC=0, decC=0 のときF,B,Cの値は不変
- (c) loadC=1のとき レジスタAの値をレジスタCに格納する (C←A) loadC=0のとき レジスタCの値は不変
- (d) loadX=1のとき 8ビットの入力XをレジスタXに格納する (X←input(X)) loadX=0のとき レジスタXの値は不変
- (e) loadP=1, decP=0 のとき 整数4をレジスタPに格納する(P←4) loadP=0, decP=1 のとき レジスタPの値を1減らす(P←P-1) loadP=0, decP=0 のとき レジスタPの値は不変
- (f) loadN=1のとき レジスタAの値をレジスタNに格納する (N←A) loadN=0のとき レジスタNの値は不変
- (g) P=0 が真のときかつそのときのみ P\_zero=1 (test(P=0)? と書く)
- (h) X≥A\*C(=<B,C>) が真のときかつそのときのみ X\_geq=1 (test(X≥A\*C)? と書く
- (i) レジスタCの最下位ビットが1のとき かつそのときのみ LSB=1 (test(LSB=1)? と書く)



• (a) $\sim$ (i)の動作仕様をもとに、非負整数Xの平方根の近似値((N+1) $^2$  > X $\geq$ N $^2$ となるN)を求めるアルゴリズムのフローチャートを考え、下図のフローチャートの条件分岐( $\diamondsuit$ )と処理( $\square$ )の空白を埋めよ.







- 電卓の回路や自動販売機の制御回路と同様の方法で,二つの整数の 積を計算する同期式順序回路を設計せよ
  - 2進数の掛け算(1101 \* 1011 = 10001111 = 13\*11 = 143)





### (問題1)

 $- (a) \sim (i) の動作仕様をもとに,非負整数Xの平方根の近似値 <math>((N+1)^2>X \ge N^2$ となるN) を求めるアルゴリズムのフローチャートを考え,下図のフローチャートの空白を埋めよ.







• 左下図の順序回路の制御部を右下図のような制御回路で実現したい. 右下図のマイクロプログラムカウンタ $\mu$ PCの値  $p_3p_2p_1p_0$ ( $p_0$ が最下位 ビット)は上記で作成したフローチャートの条件分岐や処理に対応す るアドレスを表す.  $\mu$ P-ROM の $a_3a_2a_1a_0$ ,  $b_3b_2b_1b_0$  はそれぞれ次に実 行するアドレスを表す( $a_0$ , $b_0$  が最下位ビット).





• マルチプレクサ MPX は選択信号 V の値が 0 のとき  $a_3a_2a_1a_0$  を出力し、V の値が 1 のとき  $b_3b_2b_1b_0$  を出力する. また、制御信号 loadA, decA, RshiftFBC, clearFB, loadFB, loadC, loadX, loadP, decP, loadN の値は、マイクロプログラムカウンタ  $\mu$ PC の値  $p_3$ , $p_2$ , $p_1$ , $p_0$  をアドレスとして $\mu$ P-ROMにその信号値を保存することで実現する.





- (問題2-1) 制御信号 loadA, decA, RshiftFBC の値をそれぞれ  $p_3$ , $p_2$ , $p_1$ , $p_0$  を引数とする論理式で表せ.
- (問題2-2) 選択信号 V の値を  $T_{p2}$ ,  $T_{p5}$ ,  $T_{p6}$ , LSB,  $P_zero$ ,  $X_geq$  の論理式で表せ(条件分岐 ②, ⑤, ⑥ に対応して  $T_{p2}$ ,  $T_{p5}$ ,  $T_{p6}$  を用いよ).
- (問題2-3) この回路のµP-ROM の内容とその 0 番地から Z 番地 (Z≤9) の内容を定めよ. ドント・ケアでよい部分は×印を付けよ.





- µP-ROMの内容は下記の表を埋めて下さい
- 解答はCLEにアップした解答用紙に記入して下さい

|      | p3 p2 p1 p0 | loadA | decA | RshiftFBC | clearFB | loadFB | loadC | loadX | loadP | decP | loadN | Tp2 | Tp5 | Трб | a3 | a2 | a1 | a0 | b3 | b2 | b1 | b0 |
|------|-------------|-------|------|-----------|---------|--------|-------|-------|-------|------|-------|-----|-----|-----|----|----|----|----|----|----|----|----|
| 0 番地 | 0000        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 1 番地 | 0001        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 2 番地 | 0010        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 3 番地 | 0011        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 4 番地 | 0100        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 5 番地 | 0101        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 6 番地 | 0110        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 7 番地 | 0111        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 8 番地 | 1000        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 9 番地 | 1001        |       |      |           |         |        |       |       |       |      |       |     |     |     |    | -  |    |    |    |    |    |    |



## 演習問題2解答用紙

論理設計演習課題解答用紙

(1) アルゴリズム (フローチャートの条件分岐 (◇) と処理 (□) の空白部分を埋めよ.



(2-1) 制御信号

loadA=

decA=

RshiftFBC=

(2-2) 選択信号

V =

(2-3) μ P-ROM の内容

|      | p3 p2 p1 p0 | loadA | decA | RshiftFBC | clearFB | loadFB | loadC | loadX | loadP | decP | loadN | Tp2 | Tp5 | Tp6 | a3 | a2 | al | a0 | b3 | b2 | b1 | b0 |
|------|-------------|-------|------|-----------|---------|--------|-------|-------|-------|------|-------|-----|-----|-----|----|----|----|----|----|----|----|----|
| 0 番地 | 0000        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 1番地  | 0001        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 2 番地 | 0010        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 3 番地 | 0011        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 4 番地 | 0100        |       |      |           |         |        |       | ì     |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 5番地  | 0101        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 6 番地 | 0110        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 7 番地 | 0111        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 8番地  | 1000        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |
| 9 番地 | 1001        |       |      |           |         |        |       |       |       |      |       |     |     |     |    |    |    |    |    |    |    |    |





### かけ算回路と平方根の回路

- かけ算回路
  - 今回紹介したかけ算回路は,加算とシフトでかけ算を実現している.計算機ではかけ算を加算とシフトで実現するのが一般的
- 平方根の回路
  - 今回紹介した平方根の回路の考え方で√2を小数点以下3桁で計算しようとすると,2.000から1.999,1.998,… と順に小さくしていき,1.414にたどり着くことになる(計算効率が悪い).
  - √2は1と2の間に答があるので,1と2の中点の1.5と予想して,1.5<sup>2</sup>を計算すると2.25となり2を超えるので,答は1と1.5の間にあると考え,1と1.5の中点の1.25の2乗1.5625を計算.1.25<sup>2</sup>は2より小さいので,答は1.25と1.5の間にある.このような二分法を用いて,順に範囲を狭めていけば上記の方法より効率的に1.414にたどり着く.
  - いずれの場合も平方根の計算はかけ算と減算,大小比較しか使っていない。そのかけ算も加算とシフト,減算, = 判定しか使っていない。これはソフトで数値計算する場合も同じ. 3



# 11回目の授業終了



## 授業終了

皆さん レポート提出してくださいね!