No.

Date



U) 木構造をもろいたソート→ヒープソート

概等: O N.のデータで現大となるものを モープ特性(親は左右の子もリ大)を 用いて、根に持っていく。

- ◎ 根(0番) と N=B(N-1番だんれかえ
- の 0~ N-2 の N-13でもで物性で用いて最大値を根に持っていく
- 田根(0名)~ N-10目(1-2名) 王入41月之

すかっないまと ソーティングブラ

[21 le8. uph. (d.i): 満日のデータ(仮にX)と親をはかて、親か小まければ入めかえ → 次にまたるのメと親をにかる。



「1=1 current 12 30. 親10 40 - 入かかえなし

(40)

「1:2, current 12 50 积13 80 y 入水村之



水の根はなし 一終了





対 downhによりでするのは、大に与えた番号以下のヒープ特性をみたりこと 11. ヒープの内限ウトトの教(ソートか終わるかの合めない)

(4) uph: 木の高まいで"-タハニタして [bg2h] (L」の存門数(小牧切はをと))
Noのでりを高いしまって (ファブの定数時間を理) - O(nらn)

downh : upha 17 1/2 11 - 7 2 2 4 2 4 1/2 h 10 27-7 - 0 (ulan)

: O(ulyn)

(ち) (ちー) ループロ教をがらす。

downhid. 葉ノードに別して実行しても意味かない(葉には子かいない)

葉ノードを持つトトの看号は「N/2-1、でわかる ("/"は高(in)のみばぬる)



n=5 子をもっ着号最大のトト:1

(n/2)-1:2-1:1

N-6 子をもつ省号指スのトド:2

5>2 (t) = n/2-1

downhis mit a toy

(11) = d

(う) N (また。すか、このようはままれたいはり) (な) 1 (対象1-ド、は ()



データ数の、不はた回、名1-ドスペープする最大回数はそのトドの高さと木の高さ。差。 (程度はなべてのトトが茶にいてなけりにかしていている)

 $\begin{pmatrix} k \circ \rightarrow k \\ d h \rightarrow \circ \end{pmatrix} = 2^{h} \sum_{d=0}^{h} \frac{d}{2^{d}}$ 

問題入のから

T(n) = 2h (1- 2t)

13/1 h

(6) 四年11月1-可3

一 データに枝で 親かたるのどうちの子かもりもりせいように変えるだけ

child+1<n

(イ) データでは、たちの内小ない方をとるので不等方反性 d(child) > d(child+1)

(か) 同いくでつりに接入等る反対 d[current] > d[child]

[2] 同 (" C 下 - 9 + C 校 " d(parent ] > d(current ]

「食和工年度の了いゴリスなとプログウミングラッカ、

過去をされのは"中は"中かるように、10年間マージソトとセーブソートかはでいるかったため子想はではた。(二分とープロ出たか、ソーティングでながった(板は3年度)) 次はマージから、??

問題の難局度的には、すり難と思いれる。uphie downh、動作や不構造などですこしゃとこい、落ケッけい、解けるか、本番は緊張するので低らないこと。

2. 計算機システムとシステムプログラム <文責: 寺井>

近藤

(1)

(1-1)

a: エ (表現できる数の範囲が広い)

b: イ (浮動小数点)

c: ウ (演算回路が簡素になる)

d: ア (固定小数点)

e: ク (0.1)

(1-2)

e = 15,0はそれぞれ∞扱いになるので、そこは注意して浮動小数点について考えていく

(1-2-1)

正の整数より s = 0

最大値は e = 14 ··· 2^7

したがって、最大の正の整数は (0 1110 11111111) で2ビット表現できる 1.11111111 \* 2^7 = 111111111.11 = 255.75

(1-2-2)

正の整数より s=0

最小値は e = 1 ··· 2^(-6)

したがって、最小の正の整数は (0 0001 00000000) で2ビット表現できる 1.000000000 \* 2^(-6) = 1/2^6 = 1/64 = 0.015625

(1-2-3)

負の整数より s = 1

36 = 100100= 1.00100 \* 2^5

0.66 = 0.10101000...

 $e - 7 = 5 \rightarrow e = 12$ 

したがって (1 1100 001001010)

(2)

(2-1)

a: キ (アドレス空間)

b: カ (仮想アドレス)

c: オ (実アドレス)

d: ア (主記憶)

e: コ (ページング)

f: サ (セグメント)

g: シ (外部断片化) h: ウ (内部断片化)

i: イ (ページ)

(2-2)

<LRU>

000 000 0 0 0
0120314323124

0000004444111 111333333334 22211122222

#### <FIFO>

000 0 0 00 0120314323124

\_\_\_\_\_

000033333322

#### (2-3)

性能低下を10%以内に抑える

→アクセス時間がページフォールトがない時と比較して最大でも10%以下の増加に 抑える

1命令で主記憶に2回アクセスするため、最大で2回のページフォールトが発生するページフォールトが起きる確率をPとすると、起きない確率は(1-P)となるしたがって

 $2*2*(1-P)^2 + 2*(P*(1-P))*(2+(2+8*10^3)) + 2*(2+8*10^3)*P^2 = (2+2)*1.1$  $4*(2+8*10^3)*P^2 = (2+2)*1.1$ 

### (2-4)

ページ枠を増やすことで時間的参照局所性を多く持たせることで、ページフォールトを削減する

<所感>

今年度は計算機システムの問題が他の大問と比べて比較的に解きやすいものだった と思われる。

(アルゴリズムや電子論理回路の問題が難易度が高め…)

問われたこともそこまで突飛なものは少ないと思われるため、ここを落ち着いて解いて得点源にしていきたい。

これは違う研究室の人が言っていたが、もしかしたら来年はパイプラインが出るかもしれない。。。???

文責:寺井

(1)

(1-1) (A) (a,0)/00

(B)  $(\varepsilon,0)/0$  もしくは  $(b,0)/\varepsilon$  (C)  $(b,0)/\varepsilon$ 

(1-2)

(1-2-1)





## (1-2-2) あまり自信ない・・・

aをi個読み終えた時点での状態数はk-i個である。しかし残っている文字列は2k-i個であり、一つの 文字数に対して1つの状態が必要である。よって状態数が不足しているため、このオートマトンは Labを認識できない。



# (2) いわゆるCYKアルゴリズムについての問題

## (2-1)

表を埋める前に、G1から $\omega1$  = aaab が導出できるか自分で試してみると良いかもしれない 初期条件より、最初の表は下のようになる

| M[i,j] | j = 1 | j = 2 | j = 3 | j = 4 |
|--------|-------|-------|-------|-------|
| i = 1  | {A,C} |       |       |       |
| i = 2  | -     | {A,C} |       |       |
| i = 3  | -     | -     | {A,C} |       |
| i = 4  | -     | -     | -     | {B,D} |

# I = 2の時を例に考える n-l+1=3 より、6行目のfor文はi = 1からi = 3 までループする

・i = 1 の時 j = i+l-1 = 2 よって8行目のfor文はk = 1の時のみ動作する この時、 M[1,1] とM[2,2]を参照し、 $X\to AA$ 、 $X\to AC$ 、 $X\to CC$ を満たす全てのXをM[1,2]に追加する。すなわちM[1,2]に $A\to AA$ を満たすAを追加し、M[1,2] =  $\{A\}$ となる以上の操作を繰り返すと、I = 2に対して以下の表が得られる

| M[i,j] | j = 1 | j = 2 | j = 3 | j = 4 |
|--------|-------|-------|-------|-------|
| i = 1  | {A,C} | {A}   |       |       |
| i = 2  | -     | {A,C} | {A}   |       |
| i = 3  | -     | -     | {A,C} | {S}   |
| i = 4  | -     | -     | -     | {B,D} |

#### よって最終的な表は下のようになる

| M[i,j] | j = 1 | j = 2 | j = 3 | j = 4 |
|--------|-------|-------|-------|-------|
| i = 1  | {A,C} | {A}   | {A}   | {S}   |
| i = 2  | -     | {A,C} | {A}   | {S}   |
| i = 3  | -     | -     | {A,C} | {S}   |
| i = 4  | -     | -     | -     | {B,D} |

(2-2)

文字列 aa は以下のようにするとG2から生成される S→SA→SAA→AA→aA→<del>AA</del> aa

しかし、文字列 aa に対して上記アルゴリズムを実行すると、下の表が作成される

| M[i,j] | j = 1 | j = 2 |
|--------|-------|-------|
| i = 1  | {A}   | Ø     |
| i = 2  | -     | {A}   |

これは間違った判定をしている

#### (所感)

難しかった大問1や大問6に比べて簡単だったので得点したいところ。 あまり勉強してなかったCYKアルゴリズムが出て驚いたが、問題文を読んでソースコードをひとつ ずつ辿れば正解できるので焦らなければ大丈夫。

# 大問6 電子回路と論理設計

(1)

(1-1)

図1を等価回路に変換して考える.



電流iについて,

$$0-Ri-\alpha Ri=V_{out}$$
 かつ  $0+V_{in}-\alpha Ri=V_{out}$  より  $A=V_{out}/V_{in}=\mathbf{1}+\mathbf{\alpha}$  となる.

(1-2)

直列および並列に繋がれたキャパシタと抵抗をそれぞれまとめ, それぞれのインピーダンスを考えると比較的楽に進む.



$$Z_1 = \frac{1}{j\omega c} + R$$
,  $\frac{1}{Z_2} = \frac{1}{1/j\omega c} + \frac{1}{R}$  より,  $Z_1 = \frac{1+j\omega CR}{j\omega c}$ ,  $Z_2 = \frac{R}{1+j\omega CR}$  となる.  $v_0 - Z_1 i - Z_2 i = 0$ ,  $v_0 - Z_1 i = v_{fbk}$  より,  $\beta = \frac{v_{fbk}}{v_0}$   $= 1 - \frac{Z_1 i}{v_0}$   $= \frac{Z_2}{Z_1 + Z_2}$ 

$$\beta = \frac{Z_2}{Z_1 + Z_2} = \frac{\frac{R}{1 + j\omega CR}}{\frac{1 + j\omega CR}{j\omega C} + \frac{R}{1 + j\omega CR}} = \frac{j\omega CR}{(1 + j\omega CR)^2 + j\omega CR}$$
$$= \frac{j\omega CR}{\{1 - (\omega CR)^2\} + 3j\omega CR}$$

ここで、 $|1/\beta|$  を考える.  $\omega CR = x$ とおくと、

$$|1/\beta|^2 = \left|\frac{(1-x^2)+3xj}{xj}\right|^2 = 9 + \frac{(1-x^2)^2}{x^2} = \frac{1+7x^2+x^4}{x^2}$$

 $(|1/\beta|^2)' = 2x - rac{2}{x^3}$  より,  $|1/\beta|$  はx = 1 で最小値を取る.

すなわち, $|m{eta}|^2$  は x=1 で最大化され,その値は1/9となる.このとき, $x=\omega_c CR$ より $\omega_c=rac{1}{CR}$ .これを $m{eta}$ に代入すると $m{eta}=rac{1}{3}$ となり,位相差は $m{0}$  となる.

#### (1-3)

図3の回路を分割して考える(図3の回路は図1の回路に図2の回路を印加したものであることから).



#### 正帰還(バンドパスフィルタ)側



この回路は、(1-2)より、角周波数 $\omega_c$ のもとで(かつ位相差 0 となるため)、 $\frac{V_+}{V_{out}}=\frac{1}{3}$  が成り立つ。 すなわち、オペアンプの入力 $V_+$ には最大で $\frac{1}{3}V_{out}$ が入力される。  $V_+=\frac{1}{3}V_{out}$ 

#### 負帰還(非反転增幅回路)側



この回路では、(1-1)より, $\frac{V_{out}}{V_+}=1+\alpha$  が成り立つ. 負帰還側の回路における出力  $V_+=rac{1}{3}V_{out}$ と併せて, $1+\alpha=3$  すなわち  $\alpha=2$  が導かれる.  $\omega_c=rac{1}{CR}=2\pi f$  より,この時の発振周波数fは  $f=rac{1}{2\pi CR}$  となる.

(2)

(2-1)

初期状態の明示を忘れないように.



(2-2)

状態遷移表からカルノ一図を作成する.

| $k_0$ | $k_1$ | $x_0$ | $k_0^+ k_1^+$ |   | $y_0$ |
|-------|-------|-------|---------------|---|-------|
| 0     | 0     | 0     | 0             | 0 | 0     |
| 0     | 1     | 0     | 0             | 1 | 0     |
| 1     | 0     | 0     | 1             | 0 | 0     |
| 1     | 1     | 0     | d             | d | d     |
| 0     | 0     | 1     | 0             | 1 | 0     |
| 0     | 1     | 1     | 1             | 0 | 0     |
| 1     | 0     | 1     | 0             | 0 | 0     |
| 1     | 1     | 1     | d             | d | 1     |

#### (2-3)

図 4 の回路図より、入力 $x_0$ 、 $x_1$ , $k_0$ , $k_1$ をリテラルとする出力 $y_0$ 、 $y_1$ , $k_0^+$ , $k_1^+$  の最簡積和形がわかる. 最簡積和形 $\rightarrow$ カルノ-図 $\rightarrow$ 状態遷移表の順で変換することにより、以下の状態遷移図が得られる. なお、問題文より、未定義の状態 $D=(k_0,k_1)=(1,1)$ から、あるいはD への遷移を考える必要はない.



#### (2-4)

状態遷移表を参照すると、入力信号 $x_1=0$ のときは(2-1)の制御回路と同じ挙動を示すこと、また、 $x_1=1$ のとき、出力 $y_0$ は常に $0,y_1$ は常に1となり、状態は常にAとなることがわかる.

したがって、(2-3)の制御回路は(2-1)の回路の持つ機能に加え、入力信号 $x_1=1$ のときにチケットを発券せず $(y_0=0$ であるため)、硬貨の投入を受け付けない((9)0付けた硬貨を返却するしないにかかわらず)投入金額を(1,0)0円とする((1,0)1分割であるため)機能をもつ制御回路であると考えられる。

(参考): (2-3)で求めた最簡積和形,カルノー図,状態遷移表は以下の通り.

### 最簡積和形:

$$k_0^+ = x_0 \overline{x_1} k_1 \wedge \overline{x_0} \overline{x_1} k_0, \quad k_1^+ = x_0 \overline{x_1} \overline{k_0} \ \overline{k_1} \wedge \overline{x_0} \overline{x_1} k_1, \quad y_0 = x_0 \overline{x_1} k_0, \quad y_1 = x_1$$

# カルノー図:

|                                                                           | $k_0 k_1$ |    |    |    |  |  |
|---------------------------------------------------------------------------|-----------|----|----|----|--|--|
| $x_0x_1$                                                                  | 00        | 01 | 11 | 10 |  |  |
| 00                                                                        | 0         | 0  | d  | 1  |  |  |
| 01                                                                        | 0         | 0  | d  | 0  |  |  |
| 11                                                                        | 0         | 0  | d  | 0  |  |  |
| 10                                                                        | 0         | 1  | d  | 0  |  |  |
| $k_0^+ = x_0 \overline{x_1} k_1 \wedge \overline{x_0} \overline{x_1} k_0$ |           |    |    |    |  |  |

| $k_{0}^{+}$ | $= x_0 \overline{x_1} k_1$ | $\wedge \overline{x_0} \overline{x_1} k_0$ |
|-------------|----------------------------|--------------------------------------------|
| 0           |                            |                                            |

|                                                                                                           | $k_0k_1$ |    |    |    |  |  |
|-----------------------------------------------------------------------------------------------------------|----------|----|----|----|--|--|
| $x_0x_1$                                                                                                  | 00       | 01 | 11 | 10 |  |  |
| 00                                                                                                        | 0        | 1  | d  | 0  |  |  |
| 01                                                                                                        | 0        | 0  | d  | 0  |  |  |
| 11                                                                                                        | 0        | 0  | d  | 0  |  |  |
| 10                                                                                                        | 1        | 0  | d  | 0  |  |  |
| $k_1^+ = \overline{x_0}\overline{x_1}\overline{k_0}\overline{k_1} \wedge \overline{x_0}\overline{x_1}k_1$ |          |    |    |    |  |  |

|                                | $k_0k_1$ |    |    |    |  |  |  |
|--------------------------------|----------|----|----|----|--|--|--|
| $x_0x_1$                       | 00       | 01 | 11 | 10 |  |  |  |
| 00                             | 0        | 0  | d  | 0  |  |  |  |
| 01                             | 0        | 0  | d  | 0  |  |  |  |
| 11                             | 0        | 0  | d  | 0  |  |  |  |
| 10                             | 0        | 0  | d  | 1  |  |  |  |
| $y_0 = x_0 \overline{x_1} k_0$ |          |    |    |    |  |  |  |

|             | $k_0k_1$ |    |    |    |  |  |  |
|-------------|----------|----|----|----|--|--|--|
| $x_0x_1$    | 00       | 01 | 11 | 10 |  |  |  |
| 00          | 0        | 0  | d  | 0  |  |  |  |
| 01          | 1        | 1  | d  | 1  |  |  |  |
| 11          | 1        | 1  | d  | 1  |  |  |  |
| 10          | 0        | 0  | d  | 0  |  |  |  |
| $y_1 = x_1$ |          |    |    |    |  |  |  |

#### 状態遷移表:

| $k_0$ | $k_1$ | $x_0$ | $x_1$ | $k_0^+ k_1^+$ |   | $y_0$ | $y_1$ |
|-------|-------|-------|-------|---------------|---|-------|-------|
| 0     | 0     | 0     | 0     | 0             | 0 | 0     | 0     |
| 0     | 1     | 0     | 0     | 0             | 1 | 0     | 0     |
| 1     | 0     | 0     | 0     | 1             | 0 | 0     | 0     |
| 0     | 0     | 1     | 0     | 0             | 1 | 0     | 0     |
| 0     | 1     | 1     | 0     | 1             | 0 | 0     | 0     |
| 1     | 0     | 1     | 0     | 0             | 0 | 1     | 0     |

| $k_0$ | $k_1$ | $x_0$ | $x_1$ | $k_0^+$ | $k_{1}^{+}$ | $y_0$ | $y_1$ |
|-------|-------|-------|-------|---------|-------------|-------|-------|
| 0     | 0     | 0     | 1     | 0       | 0           | 0     | 1     |
| 0     | 1     | 0     | 1     | 0       | 0           | 0     | 1     |
| 1     | 0     | 0     | 1     | 0       | 0           | 0     | 1     |
| 0     | 0     | 1     | 1     | 0       | 0           | 0     | 1     |
| 0     | 1     | 1     | 1     | 0       | 0           | 0     | 1     |
| 1     | 0     | 1     | 1     | 0       | 0           | 0     | 1     |

#### 所感:

MOSFET や NAND だいすき!から脱却したと思ったらなんと(形式の変わった H24 以降今まで出題されていなかった)交流回路の解析が出題. (僕もそうでしたが)全くのノーマークだった人が多かったそうで、試験前に「オペアンプも試験範囲入ってる」って言ってた弊研の H 君には頭が上がりません. H 君は「来年はマルチバイブレータが出るとみた」と言っていたのでヤマを張ってもいいかもしれません(責任は取りません).

論理設計は、いつもどおりの流れの後にその逆手順の作業をさせるという変わり種な感じの問題でしたが、愚直にやっても解けるめんどくさいだけの問題だと思います。うまくやればもっと楽に解けるかもしれませんね。

(文責:塚越)