## 計算機アーキテクチャ レポート2

(2007年11月19日課題)

提出様式:回答はA4用紙で、様式は自由。下記の内容を1ページ目の最初に書く。

## \*\* 計算機アーキテクチャレポート2 学籍番号 氏名 \*\*

提出方法:課題を配布した講義の次週の講義時に提出。二重聴講など講義を欠席する場合は、 情報事務室(G棟4階)に提出。

その他:解答を後に配布するので、提出する前に解答をコピーして保管しておくこと。解答はWebに表示する。

- [問1] 4ビットの直列演算回路を構成する機能ブロックであるシフトレジスタおよび加算回路を Dフリップフロップ、論理和ゲート、論理積ゲート、否定を用いて構成せよ。詳細につい ては、計算機アーキテクチャ講義ノート2の5頁を参照すること。
- [問2]  $A \times B = -a_{n-1}B2^{n-1} + a_{n-2}B2^{n-2}$  ……  $a_1B2^1 + a_0B2^0$ となることを証明せよ。(講義ノート2 13頁を参照。)
- [問3] 通常の加算器 CPA(桁上げ伝播加算器 carry propagate adder)が 2 入力 1 出力であるのに対して、桁上げ保存加算器 CSA(carry save adder)は 3 つの 2 進数 A=(a<sub>n-1</sub>,a<sub>n-2</sub>,....a<sub>1</sub>,a<sub>0</sub>), B=(b<sub>n-1</sub>,b<sub>n-2</sub>,....b<sub>1</sub>,b<sub>0</sub>), C=(c<sub>n-1</sub>,c<sub>n-2</sub>,....c<sub>1</sub>,c<sub>0</sub>) を入力として 2 つの 2 進数 S=(s<sub>n-1</sub>,s<sub>n-2</sub>,....s<sub>1</sub>,s<sub>0</sub>), C=(c<sub>n-1</sub>,c<sub>n-2</sub>,....c<sub>1</sub>,0)を出力する。

ただし、 $s_i=x_i \times y_i \times z_i$   $c_{i+1}=x_i \cdot y_i + (x_i+y_i) \cdot z_i$ 

(※は排他的論理和、+は倫理和、・は論理積を示す)。

[問 3-2] 9個の 2進数 A,B,....,H,I の和を計算する回路を、CPA と CSA を組み合わせて構成せよ。ただし、計算時間が最少となるように構成せよ。また、その時の計算時間はいくらか。ただし、CSA と CPA の計算時間は、それぞれ 10nsec と 50nsec とする。

[問4] 図1は、4ビット桁上げ先見加算器の構成図である。

[問 4·1] p<sub>10</sub>、g<sub>10</sub>について p<sub>0</sub>、g<sub>0</sub>、p<sub>1</sub>、g<sub>1</sub>を用いた論理式で示せ。

[問 4-2]  $c_1$  を  $p_0$ 、 $g_0$ 、 $c_0$  を用いた論理式で示せ。また、 $c_2$  を  $p_{10}$ 、 $g_{10}$ 、 $c_0$  を用いた論理式で示せ。

[問 4-3] -5+5を計算する時のすべての入出力 (ai,bi,ci,pi,gi,si(i=0 $\sim$ 3) と  $p_{10,p_{32},g_{10},g_{32}}$ ) の値を示せ。



図1 4ビット桁上げ先見加算器