# Universidade Federal do Paraná

CI1212 - Arquitetura de Computadores

### PROCESSADOR SAGUI EM BANDO 8-Bits

Aluno: Ruibin Mei Professor: Marco Zanata

# Sumário

| 1 | DESCRIÇÃO DO TRABALHO            | 2        |
|---|----------------------------------|----------|
|   | IMPLEMENTAÇÃO DO CIRCUITO LÓGICO | <b>2</b> |
|   | 2.1 DataPath                     |          |
|   | 2.2 UNIDADE LÓGICA E ARITMÉTICA  | 4        |
|   | 2.2.1 ALU Control                | 4        |
|   | 2.3 MEMÓRIA DE INSTRUÇÕES        | 4        |
|   | 2.4 BANCO DE REGISTRADOR         |          |
|   | 2.5 MEMÓRIA DE CONTROLE          | 8        |
| 3 | ASSEMBLY                         | 10       |

## 1 DESCRIÇÃO DO TRABALHO

No trabalho desenvolvido, utiliza-se um software chamado "Logisim-Evolution" para implementar uma microarquitetura monociclo seguindo as instruções da arquitetura Sagui SIMD (Single Instruction Multiple Data), com objetivo de testar se o circuito lógico foi elaborada de forma correta. Testando a soma dos elementos de dois vetores da memória RAM.

# 2 IMPLEMENTAÇÃO DO CIRCUITO LÓGICO

A implementação do circuito lógico foi guiado pela arquitetura Sagui SIMD, mostrado na imagem abaixo (Figura 1), formato das instruções (Figura 2):

#### Sagui em Bando (Vetorial) Vector Architecture Tip Menemo 0 nico Nome Operação Scalar - SPE 0000 R SR[ra] = M[SR[rb]]ld Load 0001 st Store M[SR[rb]] = SR[ra]0010 ı movh Move High $SR[1] = \{Imm., SR[1](3:0)\}$ 0011 1 $SR[1] = {SR[1](7:4), Imm.}$ Move Low movl 0100 R add Add SR[ra] = SR[ra] + SR[rb]SR[ra] = SR[ra] - SR[rb]0101 R sub Sub SR[ra] = SR[ra] & SR[rb]0110 R And and if (SR[ra] == 0)R 0111 Branch On Zero Register brzr PC = SR[rb]Vector - VPE 1000 R ld Load VR[ra] = M[VR[rb]]1001 st M[VR[rb]] = VR[ra]1010 1 movh Move High $VR[1] = \{Imm., VR[1](3:0)\}$ 1011 $VR[1] = {VR[1](7:4), Imm.}$ 1 Move Low movl 1100 R add Add VR[ra] = VR[ra] + VR[rb]VR[ra] = VR[ra] - VR[rb]1101 R sub Sub 1110 R And VR[ra] = VR[ra] & VR[rb]and 1111 R VR[ra] = VR[ra] | VR[rb]Or 4x Vector PE Scalar PE SR -> Scalar register 4 Regs por PE 4 Regs Sendo o 1º é o ID {0,1,2,3} do PE - Sendo o 1º igual a ZERO hardwired ele é hardwired (não muda) Outros 3x de propósito geral (GP) Os outros 3x são de propósito geral (GP) VR -> Vectorial register VR0 = {0,1,2,3} dependendo do PE SR0 = 0 1 Memória por PE 1 Memória exclusiva Considere que o vetor estará distribuído entre as memórias Em um dado ciclo apenas 1 dos PEs atuam, ou VPE ou SPE. Não existem instruções que atuem de forma escalar e vetorial ao mesmo tempo. Enquanto um atua o outro recebe NOP

Figura 1: A arquitetura Sagui SIMD

| Tipo R   |     |   |   |    |   |    |    |  |  |
|----------|-----|---|---|----|---|----|----|--|--|
| 7        | 6   | 5 | 4 | 3  | 2 | 1  | 0  |  |  |
| opo      | ode |   |   | Ra |   | Rb | Rb |  |  |
|          |     |   |   |    |   |    |    |  |  |
| Tip      |     |   |   |    |   |    |    |  |  |
| Tip<br>7 |     | 5 | 4 | 3  | 2 | 1  | 0  |  |  |

Figura 2: Formato das Instruções

#### 2.1 DataPath

Inicialmente foi projetado o circuito baseado na versão 1 do Sagui (Sagui Monociclo), ou seja, sendo uma base para o circuito atual. Mais tarde o desenvolvimento de alguns detalhes foram modificados diretamente no circuito (Figura 3):



Figura 3: Datapath

### 2.2 UNIDADE LÓGICA E ARITMÉTICA

A ALU (arithmetic logic unit), conhecida também como ULA (Unidade lógica e aritmética), foi a primeira parte feita neste trabalho. No nome ficará notável que fará operações lógicas e aritméticas do processador, seguida da arquitetura Sagui (Figura 1).



Figura 4: Circuito da ULA no Logisim

#### 2.2.1 ALU Control

A função ALU Control, que na verdade é a função/entrada, ou seja, ele será o seletor do MUX, para indicar qual operação será feito na ULA.

Os sinais de controle:

| ALUControl | Function |
|------------|----------|
| 00         | ADD      |
| 01         | SUB      |
| 10         | AND      |
| 11         | OR       |

# 2.3 MEMÓRIA DE INSTRUÇÕES

A memória de instruções é uma das partes mais importantes do processador, pois é ela que manda sinais para o processador, o que é feito em todo seu processamento. Ela trabalha junto com um PC ou IP, conhecido como *Program Counter* ou *Instruction Pointer*, sendo um registrador que mantém o endereço da próxima instrução a ser executada, em outras palavras, ela controla o fluxo do programa (Figura 5).



Figura 5: PC

Na implementação do todo o controle do fluxo, foi analisado o que acontece em cada uma das situações das instruções que ocorre. O PC elaborado, é um registrador junto com uma ROM (*Read-Only Memory*, memória que pode ser apenas para leitura) e CLK (*Clock*) usada para atualizar o registrador e sincronização do circuito todo.

A ideia da implementação, foi iniciado primeiramente para que execute a próxima instrução, ou seja, fazendo PC = PC + 1 para próxima instrução o que pode ser notado na parte superior do circuito, foi utilizado um somador e uma constante 1 para fazer PC + 1. Depois disso, como outras operações segundo a Figura 1, do tipo Branch, que faz PC = R[rb], então necessitou utilizar um MUX para receber o PC novo vindo ou do PC + 1 ou do caso citado anteriormente.

O controle principal do PC é o MUX, é o sinal da porta lógica AND, comparando se a instrução é do tipo Branch e a saída da ULA para se o R[ra] é igual a 0 ou não, para controlar o PC vindo de PC = R[rb] ou PC = PC + 1.

Depois da memória de instruções é notável que possui vários distribuidores de sinais, como: Opcode, IMM, S\_Ra, S\_Rb, V\_Ra, V\_Rb, esses são os sinais que será necessário para memória de controle, banco de registradores.

Legenda:

- Opcode código da instrução
- $\bullet$  IMM imediato
- S\_Ra registrador A do escalar
- S\_Rb registrador B do escalar
- V<sub>-Ra</sub> registrador A do vetorial
- V\_Rb registrador B do vetorial

#### 2.4 BANCO DE REGISTRADOR

O Banco de registrador é uma peça importante para que podemos olhar nele alguns dados armazenados que é utilizado no processador quando algum programa é executado. Nele possui as entradas dos registradores, do dado, clock, seletores e um WriteEnable (RegisterEnable, um sinal de 1 bit vinda da memória de controle), para verificar se escreve ou não em algum registrador do banco de registradores (Figura 6).



Figura 6: Banco de Registrador do Escalar

Fica notavél que o MUX seleciona apenas os registradores 1, 2 e 3, pois isso é devido as instruções da arquitetura Sagui SIMD, na qual, o registrador 0 deve ser um registrador hardwired (não muda o valor, ou valor constante) e o seu write enable sempre estará desabilitador.

E isso acontece também para a parte vetorial do processador, ou seja, no registrador 0 dos bancos de registradores dos PEs (*Processing Elements*), como especificado no trabalho, as constantes são respectivamente 0, 1, 2 e 3. Mostrado como exemplo o R0 do banco de registrador vetorial 1 (Figura 7):



Figura 7: Banco de Registrador do Vetorial 1

#### 2.5 MEMÓRIA DE CONTROLE

Com todas os componentes citadas acima, a memória de controle também é uma parte importante do processador, sem ela como no nome já indica, não terá controle de cada uma das componentes.



Figura 8: Memória de Controle

Na memória de controle ela recebe a entrada do opcode: E foi usada uma ROM para memória de controle.

|           |        | 1       | 2             | 1    | 1     | 2              | 1      | 1       | 2             | 1    | 1     | 2              |             |
|-----------|--------|---------|---------------|------|-------|----------------|--------|---------|---------------|------|-------|----------------|-------------|
| Inst      | Opcode | S_Reg_D | S_ALU_Control | S_WE | S_RWE | Reg_Src_Scalar | Branch | V_Reg_D | V_ALU_Control | V_WE | V_RWE | Reg_Src_Vector | Hexadecimal |
| Load      | "0000" | 0       | "00"          | 0    | 1     | "00"           | 0      | ×       | xx            | x    | x     | xx             | 400         |
| Store     | "0001" | 0       | "00"          | 1    | 0     | XX             | 0      | ×       | xx            | x    | x     | xx             | 800         |
| Move High | "0010" | 1       | xx            | 0    | 1     | "11"           | 0      | ×       | xx            | x    | x     | xx             | 4700        |
| Move Low  | "0011" | 1       | xx            | 0    | 1     | "10"           | 0      | x       | xx            | x    | x     | xx             | 4600        |
| Add       | "0100" | 0       | "00"          | 0    | 1     | "01"           | 0      | x       | xx            | x    | x     | xx             | 500         |
| Sub       | "0101" | 0       | "01"          | 0    | 1     | "01"           | 0      | ×       | xx            | x    | x     | xx             | 1500        |
| And       | "0110" | 0       | "10"          | 0    | 1     | "01"           | 0      | ×       | xx            | х    | x     | xx             | 2500        |
| Brzr      | "0111" | 0       | xx            | 0    | 0     | xx             | 1      | x       | xx            | х    | x     | xx             | 80          |
| Load      | "1000" | x       | xx            | x    | х     | xx             | x      | 0       | "00"          | 0    | 1     | "00"           | 4           |
| Store     | "1001" | x       | xx            | x    | х     | xx             | x      | 0       | "00"          | 1    | 0     | xx             | 8           |
| Move High | "1010" | x       | xx            | x    | х     | xx             | х      | 1       | хх            | 0    | 1     | "11"           | 47          |
| Move Low  | "1011" | x       | xx            | x    | х     | xx             | х      | 1       | хх            | 0    | 1     | "10"           | 46          |
| Add       | "1100" | x       | xx            | х    | х     | xx             | х      | 0       | "00"          | 0    | 1     | "01"           | 5           |
| Sub       | "1101" | x       | хх            | х    | х     | xx             | х      | 0       | "01"          | 0    | 1     | "01"           | 15          |
| And       | "1110" | x       | ХX            | х    | х     | xx             | х      | 0       | "10"          | 0    | 1     | "01"           | 25          |
| Or        | "1111" | x       | хх            | х    | х     | xx             | х      | 0       | "11"          | 0    | 1     | "01"           | 35          |

Figura 9: Sinais da ROM

- 1 bit de controle S\_Reg\_D (Registrador destino do escalar)
- 2 bits de controle S\_ALU\_Control (Controle da ULA escalar)
- 1 bit de controle S\_WE (Write Enable da RAM escalar)

- 1 bit de controle S\_RWE (Write Enable do Banco de Registradore do escalar)
- 2 bits de controles Reg\_Src\_Scalar (Escolha do dado de saída do escalar)
- 1 bit de controle Branch
- 1 bit de controle V\_Reg\_D (Registrador destino do vetorial)
- 2 bits de controle V\_ALU\_Control (Controle da ULA vetorial)
- 1 bit de controle V\_WE (Write Enable da RAM vetorial)
- 1 bit de controle V\_RWE (Write Enable do Banco de Registradore do vetorial)
- 2 bits de controles Reg\_Src\_Vector (Escolha do dado de saída do escalar)

### 3 ASSEMBLY

O algoritmo em assembly que faz teste de cada instrução, com suas operações em binário e hexadecimal para ROM da memória de instruções:

```
// Bloco de teste do escalar
                   // r1 = 16
movh
       1
                                          00100001
                                                      21
movl
        1
                   // r1 = 17
                                          00110001
                                                      31
       01 01
                   // r1 = 0
                                          01010101
                                                      55
sub
                   // r1 = 10
movl
       10
                                          00111010
                                                      3a
add
       10 01
                   // r2 = 10
                                          01001001
                                                      49
                   // r3 = 0
and
       11 01
                                          01101101
                                                      6d
                   // M[0] = 10
st
       01 00
                                          00010100
                                                      14
       11 00
                   // r3 = 10
ld
                                          00001100
                                                      С
brzr
       00 01
                   // jump -> 10
                                          01110001
                                                      71
// linha dentro do if que deve ser saltado
add
        10 10
                   // r2 = 20 (teste)
                                          01001010
                                                      4a
// Bloco de teste do vetorial
                   // r1 = 16
movh
                                          10100001
                                                      a1
                   // r1 = 17
movl
       1
                                          10110001
                                                      b1
       01 01
                   // r1 = 0
                                          11010101
                                                      d5
sub
       3
                   // r1 = 3
                                          10110010
                                                      b3
movl
add
       01 00
                   // r1 = 3 + \{0,1,2,3\} 11000100
                                                      c4
                   // r3 = r1|r3
        11 01
                                          11111101
                                                      fd
or
       11 00
                   // r3 = r0 && r3
                                          11101100
and
                                                      ec
                   // M[R[r0]] = R[r1]
st
       01 00
                                          10010100
                                                      94
load
       10 00
                   // R[r2] = M[R[r0]]
                                          10001000
                                                      88
// Aqui faz o HALT
       01 01
                   // r1 = 20
                                          01000101
add
                                                      45
       00 01
                   // jump -> 20
                                          01110001
                                                      71
brzr
```

O algoritmo em assembly que faz o armazenamento dos dados na memória RAM e faz a soma dos elementos de cada vetor:

A instrução com S na frente são instruções do tipo escalar e as instruções com V na frente são do tipo vetorial.

```
// Aqui inicializa os dados no processador escalar para fazer o loop
                   // S_R1 = 1
                                                         31
S_movl 1
                                          00110001
                   // S_R1 = 17
                                                         21
S_movh 1
                                          00100001
S_st
       01 00
                   // M[S_R0] = 17
                                          00010100
                                                         14
S_sub
       01 01
                   // S_R1 = 0
                                          01010101
                                                         55
S_movl 1
                   // S_R1 = 1
                                          00110001
                                                         31
                   // S_R3 = 1
S_add
       11 01
                                          01001101
                                                         4d
S_movl 3
                   // S_R1 = 3
                                          00110011
                                                         33
                   // S_R1 = 35
                                                         22
S_movh 2
                                          00100010
S_st
       01 11
                   // M[S_R3] = S_R1
                                          00010111
                                                         17
                   // S_R1 = 0
S_sub
       01 01
                                          01010101
                                                         55
                   // S_R1 = 4
S_movl 4
                                          00110100
                                                         33
// Aqui inicializa os valores dos registradores vetoriais
                   // V_R1 = 4
                                          10110100
V_movl 4
                                                         b4
V_movh 1
                   // V_R1 = 20
                                          10100001
                                                         a1
V_add
       10 01
                   // V_R2 = 20
                                                          с9
                                          11001001
V_sub
       01 01
                   // V_R1 = 0
                                          11010101
                                                         d5
       11 00
                   // V_R3 = 0...
V_add
                                          11001100
                                                          СС
       10 00
                   // V_R2 = 20..
V_add
                                          11001000
                                                          с8
// Aqui e o primeiro loop
// Loop para inicializar os valores dos vetores na RAM
S_ld
       10 11
                   // S_R2 = M[S_R3]
                                          00001011
                                                         b
V_st
       11 11
                   // M[V_R3] = V_R3
                                          10011111
                                                         9f
V_movl 12
                   // V_R1 = 12
                                          10111100
                                                         bc
V_{add}
       11 01
                   // V_R3 = 12..
                                          11001101
                                                         cd
                   // M[V_R3] = V_R2
V_st
        10 11
                                          10011011
                                                         9b
V_add
       11 01
                   // V_R3 = 24..
                                          11001101
                                                         cd
                   // V_R1 = 0
V_movl
        0
                                          10110000
                                                         b0
V_st
       01 11
                   // M[V_R3] = V_R1
                                                         97
                                          10010111
                   // V_R1 = 12
V_movl 12
                                          10111100
                                                         bc
V_sub
                   // V_R3 = 12..
       11 01
                                          11011101
                                                         dd
                   // V_R3 = 0..
V_sub
       11 01
                                          11011101
                                                         dd
V_{movl} 4
                   // V_R1 = 4
                                          10110100
                                                         b4
                   // V_R3 = 4...
V_add
       11 01
                                          11001101
                                                          cd
                   // V_R2 = 24..
V_add
       10 01
                                          11001001
                                                          с9
S_sub
       01 11
                   // S_R1=S_R1-S_R3
                                                         57
                                          01010111
S_brzr 01 10
                   // Se R1=0, jump r2
                                          01110110
                                                         76
                   // S_R2 = M[S_R0]
S_1d
       10 00
                                          00001000
                                                         8
S_brzr 00 10
                   // Senao jump r2
                                          01110010
                                                         72
// Aqui e fora depois do loop
// Faz a inicializacao dos valores no processador escalar para outro loop
                   // S_R1 = 11
                                                         3b
S_movl 11
                                          00111011
S_add
      10 01
                   // S_R2 = 46
                                          01001001
                                                         49
```

```
S_st
       10 00
                   // M[S_R0] = S_R2
                                          00011000
                                                         18
                   // S_R1 = 2
                                                          32
S_movl 2
                                          00110010
S_{movh} 1
                   // S_R1 = 18
                                          00100001
                                                         21
S_add
       10 01
                   // S_R2 = 58
                                          01001001
                                                         49
S_st
                   // M[S_R3] = S_R2
        10 11
                                          00011011
                                                         1b
S_sub
       01 01
                   // S_R1 = 0
                                          01010101
                                                         55
S_movl 3
                   // S_R1 = 3
                                          00110011
                                                         33
// Inicializacao dos valores do processador vetorial
                   // V_R3 = 0
       11 11
                                          11011111
                                                         df
V_{add}
       11 00
                   // V_R3 = 0..
                                          11001100
                                                         СС
// Aqui comeca o loop para fazer soma entre o Vetor A e Vetor B e armazena em R \,
S_ld
       10 11
                   // S_R2 = M[S_R3]
                                          00001011
                                                         b
V_ld
       10 11
                   // V_R2 = M[V_R3]
                                          10001011
                                                         8b
                   // V_R1 = 12
V_movl 12
                                          10111100
                                                         bc
                   // V_R3 = 12..
V_{add}
       11 01
                                          11001101
                                                          cd
V_ld
       01 11
                   // V_R1 = M[V_R3]
                                                         87
                                          10000111
V_add
       10 01
                   // V_R2 += V_R1
                                          11001001
                                                         с9
       01 01
V_sub
                   // V_R1 = 0
                                          11010101
                                                         d5
V_movl 12
                   // V_R1 = 12
                                          10111100
                                                         bc
V_add
       11 01
                   // V_R3 = 24...
                                          11001101
                                                          cd
V_st
       10 11
                   // M[V_R3] = V_R2
                                                         9b
                                          10011011
V_sub
       11 01
                   // V_R3 = 12...
                                                         dd
                                          11011101
V_sub
       11 01
                   // V_R3 = 0..
                                          11011101
                                                         dd
V_movl 4
                   // V_R1 = 4
                                          10110100
                                                         b4
V_add
       11 01
                   // V_R3 = 4..
                                          11001101
                                                          cd
S_sub
       01 11
                   // V_R1 -= S_R3
                                                         57
                                          01010111
S_brzr 01 10
                   // Se R1=0, jump r2
                                                         76
                                          01110110
S_1d
        10 00
                   // S_R2 = M[S_R0]
                                                         8
                                          00001000
S_brzr 00 10
                                                         72
                   //Senao jump r2
                                          01110010
// HALT
S_brzr 00 10
                   // Halt
                                                         72
                                          01110010
```