## Registro Contador de 3 bits

Una Mirada Lógica De Un Circuito Secuencial

Savinelli Roberto Nicolás rsavinelli@est.frba.utn.edu.ar

4 de Julio de 2020

## 1. Introducción

Partiendo del circuito esquemático de un registro contador de 3 bits representado en la figura 1, se procede a deducir el modelo matemático que explica el comportamiento del mismo, con el fin de poder calcular los valores de  $Q_0$ ,  $Q_1$  y  $Q_2$  para CLK = 0 y CLK = 1 cuando DIN = 0 y DIN = 1.



Figura 1: Registro contador de 3 bits

Para lograr tal fin, fue necesario el conocimiento de de herramientas tales como el álgebra de Boole y la lógica digital, los circuitos secuenciales, los sistemas de representación numéricos, y el marco teórico que la representación esquemática de circuitos implica.

Con el propósito de que este documento no sea de una extensión irrisoria para su cometido, se omitirán las definiciones de los conceptos anteriormente mencionados, y se hará la asunción de que el lector ha visto, estudiado, o está familiarizado con los mismos.

Sin más preámbulo, se procede al desarrollo del modelo.

## 2. Caso CLK = 0

Denomínense, los valores anteriores de los registros, como  $Q_0$  anterior,  $Q_1$  anterior, y  $Q_2$  anterior. Y, los valores nuevos de los registros, como  $Q_0$ ,  $Q_1$  y  $Q_2$ .

Independientemente del valor de DIN, para CLK = 0, se mantienen los valores de  $Q_0$  anterior,  $Q_1$  anterior, y  $Q_2$  anterior, previamente almacenados en los registros.

Esto es, si previo a pasar de CLK = 1 a CLK = 0, los valores de los registros fueran:

$$Q_{0 \text{ anterior}} = a$$
  $Q_{1 \text{ anterior}} = b$   $Q_{2 \text{ anterior}} = c$  (1)

Entonces, los valores de  $Q_0$ ,  $Q_1$ , y  $Q_2$ , sería a, b, y c respectivamente.

$$Q_0 = a \qquad Q_1 = b \qquad Q_2 = c \tag{2}$$

¿Cómo se llegó a esta conclusión?

Tomando como segmento ejemplar de la lógica detrás del circuito al biestable inferior que  $Q_0$  comprende, y nombrando a cada componente del mismo de la siguiente manera:



Figura 2: Flip-Flop JK sincrónico

Se procede a explicar la lógica detrás de este razonamiento.

#### 2.1. Compuertas Lógicas A y B

Con el fin de simplificar el circuito, analicemos primero, de forma genérica, cómo se comporta una compuerta lógica AND de tres entradas apoyándonos en el esquema de la compuerta *B*:



Figura 3: Compuerta Lógica AND B

Sabemos que, la función producto lógico, o función AND, es verdadera sólo cuando todas las variables de entrada son iguales a 1. Siendo que, en el circuito, las compuertas que toman como valor de entrada a CLK son de este tipo (con tres valores de entrada), vemos que, el único caso en que  $CLK \cdot DIN \cdot a$  es distinto de cero es cuando CLK = DIN = a = 1 (véase tabla I en el apéndice B para más detalle).

Podemos afirmar, entonces, que con CLK = 0 los valores de salida tanto de A como de B van a ser iguales a cero sin importar qué valores tomen las otras entradas.

$$A = 0 \qquad B = 0 \tag{3}$$

#### 2.2. Compuerta Lógica C

Obtenidos A y B podemos proceder a calcular el valor de la compuerta lógica C.

Partiendo de la misma premisa que el caso anterior analicemos, primero, cómo se comporta una compuerta lógica OR de dos entradas utilizando la nomenclatura del circuito para con C.



Figura 4: Compuerta Lógica OR C

Sabemos que, la función suma lógica, o función OR, es verdadera cuando alguna de las variables de entrada es verdadera (vale 1).

Entonces, siendo los valores de interés para esta operación

$$A = 0 Q_{0 anterior} = a (4)$$

por ser, los mismos, los valores que la compuerta C toma como valores de entrada. Entonces:

$$C = A \mid\mid Q_{0 \text{ anterior}}$$

$$C = 0 \mid\mid a$$

$$C = a$$
(5)

#### 2.3. Compuerta Lógica D

La compuerta *D* toma como valores de entrada el valor de salida de *C*, y el valor negado de la salida de *B*, ergo, los valores de carácter necesario para llevar a cabo esta operación son:

$$C = a \qquad B = 0 \tag{6}$$

Planteando, entonces, la propoción lógica de *D*:

$$D = C &\& \sim B$$
$$D = a &\& \sim 0$$
$$D = a &\& 1$$

Observamos en este último paso que, el valor de D, dependerá únicamente de qué valor tome a. Separando los dos casos posibles tenemos i) para a=0 entonces, D=0 y, ii) para a=1 entonces, D=1.

$$D = a \tag{7}$$

Como 
$$Q_0$$
 anterior =  $a$ ,

$$Q_0 = D = Q_{0 \ anterior} = a \tag{8}$$

Comprobando así que, extendiendo esta demostración a los tres Flip-Flop JK sincrónicos, los valores nuevos de los registros se mantienen iguales a los previamente almacenados.

## 3. Caso CLK = 1

¿Qué pasaría si, en este escenario, emitiésemos la señal CLK = 1 con DIN = 0?

Para esta interrogante, se propone al lector emular el procedimiento utilizado para el caso en que CLK = 0 pero, en esta ocasión, utilizando DIN = 0.

¿Y si DIN fuera igual a 1?

Para la resolución de este caso, y para la confección del cuadro 1 se decidió continuar con el enfoque utilizado para el caso CLK = 0, y tomar los valores desconocidos de  $Q_0$  anterior,  $Q_1$  anterior y  $Q_2$  anterior como a, b y c, y en base a ello se calcularon los valores para DIN = 1.

Tomando a los valores nuevos de los registros como  $Q_0$ ,  $Q_1$ , y  $Q_2$ , entonces, los valores de las incógnitas de cada biestable, en forma genérica, se calculan según las operaciones lógicas presentes en el siguiente cuadro:

| Registro | Operación lógica para la obtención de su valor                                                                                                                        |
|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| $Q_0$    | $(\sim Q_0 \ anterior)$                                                                                                                                               |
| $Q_1$    | $[(\sim Q_0) \mid \mid (Q_1 \text{ anterior})] \&\& [(Q_0) \mid \mid (\sim Q_1 \text{ anterior})]$                                                                    |
| $Q_2$    | $[(\sim Q_0) \mid \mid (Q_2 \text{ anterior})]$ && $[(\sim Q_1) \mid \mid (Q_2 \text{ anterior})]$ && $[(Q_0) \mid \mid (Q_1) \mid \mid (\sim Q_2 \text{ anterior})]$ |

**Cuadro 1:** Operaciones lógicas para obtener  $Q_0$ ,  $Q_1$  y  $Q_2$ 

Nótese como, al igual que lo realiza el circuito, se utiliza el valor actualizado de las variables  $Q_0$ ,  $Q_1$ , y  $Q_2$  para realizar las operaciones, y no siempre los iniciales.

Un ejemplo de cómo aplicar las fórmulas presentes en el cuadro 1, y del paso a paso para la obtención del valor de los registros pueden verse en el Apéndice A al final del presente documento.

Para explicar y dar fundamento a los resultados obtenidos, se procederá a calcular, de manera segmentada, el resultado de salida de cada uno de los Flip-Flop JK sincrónicos.

#### 3.1. Primer segmento

Tomando como segmento inicial el inferior, denominando los resultados de salida de cada componente del circuito esquemático como *A*, *B*, *C* y *D* (véase figura 5), y siendo los valores de carácter necesarios para este primer segmento:

$$DIN = 1$$
  $CLK = 1$   $Q_{0 \ anterior} = a$  (1)

Se detalla, entonces, el proceso aritmético llevado a cabo.



Figura 5: Flip-Flop JK sincrónico primero

#### 3.1.1. Compuerta lógica A

Siendo la misma una compuerta lógica AND de 3 entradas, DIN, CLK, y  $\sim Q_0$  anterior, obtenemos que el valor de salida de A va ser igual a:

$$A = (DIN) \&\& (CLK) \&\& (\sim Q_{0 \ anterior})$$

$$A = (1) \&\& (1) \&\& (\sim a)$$

$$A = (\sim a)$$
(2)

#### 3.1.2. Compuerta lógica B

Mismo caso para la compuerta B. Esta es una compuerta lógica AND de 3 entradas, DIN, CLK, y  $Q_{0\ anterior}$ . Representando los datos en forma analítica, obtenemos que el valor de salida de B será:

$$B = (DIN) \&\& (CLK) \&\& (Q_{0 \ anterior})$$

$$B = (1) \&\& (1) \&\& (a)$$

$$B = (a)$$
(3)

#### 3.1.3. Compuerta lógica C

Calculado el valor de salida de la compuerta A, y conocido el valor de  $Q_0$  anterior, se procede a calcular el valor de salida de la compuerta lógica OR C, que toma a los mismos como valores de entrada:

$$C = (Q_0 \text{ anterior}) \mid\mid (A)$$

$$C = (a) \mid\mid (\sim a)$$

$$C = (1)$$
(4)

#### 3.1.4. Compuerta lógica D

Finalmente, obtenidos los valores de B y C, podemos calcular el valor de salida de la compuerta lógica AND que representa D.

Esto es,

$$D = (C) \&\& (\sim B)$$
  
 $D = (1) \&\& (\sim a)$   
 $D = (\sim a)$  (5)

Quedando como resultado de esta operatoria:

$$Q_0 = D = (\sim Q_0 \text{ anterior}) \tag{6}$$

#### 3.2. Segundo segmento

Para este segundo segmento se denominaron, los resultados de salida de cada componente del circuito esquemático, *E*, *F*, *G* y *H* (véase figura 6), y siendo los valores de carácter necesarios para este segundo segmento:

$$CLK = 1$$
  $Q_{0 \ anterior} = a$   $Q_{1 \ anterior} = b$  (7)

Se detalla, entonces, el proceso aritmético llevado a cabo.



Figura 6: Flip-Flop JK sincrónico segundo

#### 3.2.1. Compuerta lógica E

Siendo la misma una compuerta lógica AND de 3 entradas,  $\sim Q_1$  anterior, CLK, y  $Q_0$  anterior, obtenemos que el valor de salida de E va ser igual a:

$$E = (\sim Q_{1 \ anterior}) \&\& (CLK) \&\& (Q_{0 \ anterior})$$

$$E = (\sim b) \&\& (1) \&\& (a)$$

$$E = (\sim b) \&\& (a)$$
(8)

#### 3.2.2. Compuerta lógica F

Compuerta lógica AND de 3 entradas, CLK, Q<sub>0 anterior</sub>, y Q<sub>1 anterior</sub>, esto es:

$$F = (CLK) \&\& (Q_{0 \ anterior}) \&\& (Q_{1 \ anterior})$$

$$F = (1) \&\& (a) \&\& (b)$$

$$F = (a) \&\& (b)$$
(9)

#### 3.2.3. Compuerta lógica G

Habiendo sido E calculado previamente, se procede a calcular el valor de G para la compuerta lógica OR de 2 entradas,  $Q_1$  anterior y E:

$$G = (E) \mid\mid (Q_{1 \ anterior})$$

$$G = [(\sim b) \&\& (a)] \mid\mid b$$

$$G = [(\sim b) \mid\mid b] \&\& [(a)] \mid\mid b]$$

$$G = (1) \&\& [(a)] \mid\mid b]$$

$$G = (a) \mid\mid b$$
(10)

#### 3.2.4. Compuerta lógica H

Finalmente, obtenidos los valores de F y G, podemos proceder a calcular el valor de salida de la compuerta lógica AND que H representa:

$$H = (G) \&\& (\sim F)$$

$$H = [(a) || b] \&\& \sim [(a) \&\& (b)]$$

$$H = [(a) || b] \&\& [(\sim a) || (\sim b)]$$
(11)

Ahora bien, volviendo a la premisa de que:

$$Q_0$$
 anterior =  $a$ 

Y que, como se ha calculado anteriomente:

$$Q_0 = \sim Q_0$$
 anterior:

**Entonces:** 

$$\sim Q_0 = \sim \sim Q_0$$
 anterior  $\sim Q_0 = Q_0$  anterior  $\sim Q_0 = a$ 

Además, siendo b representativo de Q<sub>1 anterior</sub>, entonces, queda como resultado de esta operatoria:

$$Q_1 = H = [(\sim Q_0)||(Q_{1 \text{ anterior}})] \&\&[(Q_0)||(\sim Q_{1 \text{ anterior}})]$$
(12)

Este cambio en la notación nos permite utilizar el valor, previamente calculado como valor de salida  $Q_0$ , para la obtención del valor nuevo del registro  $Q_1$ .

## 3.3. Tercer Segmento

Tomando como segmento final el superior, denominando los resultados de salida de cada componente del circuito esquemático como I, J, K, L y M (véase figura 7), y siendo los valores de carácter necesarios para este primer segmento:

$$CLK = 1$$
  $Q_{2 \ anterior} = c$   $Q_{1 \ anterior} = b$   $Q_{0 \ anterior} = a$  (13)

Se detalla, entonces, el proceso aritmético llevado a cabo.



Figura 7: Flip-Flop JK sincrónico tercero

#### 3.3.1. Compuerta Lógica I

Tomando como valores de entrada los valores de  $Q_0$  anterior y  $Q_1$  anterior, el valor de salida de la compuerta lógica que I representa es:

$$I = (Q_{0 \ anterior}) \&\& (Q_{1 \ anterior})$$
 $I = (a) \&\& (b)$  (14)

#### 3.3.2. Compuerta Lógica J

Ahora bien, siendo J una compuerta lógica AND con parametros de entrada  $\sim Q_{2\ anterior}$ , I, y CLK, entonces:

$$J = (\sim Q_{2 \ anterior}) \&\& (I) \&\& (CLK)$$

$$J = (\sim c) \&\& (a) \&\& (b) \&\& (1)$$

$$J = (\sim c) \&\& (a) \&\& (b)$$
(15)

#### 3.3.3. Compuerta Lógica K

Para K, compuerta lógica AND, con parametros de entrada CLK, I, y Q<sub>2 anterior</sub>, obtenemos:

$$K = (Q_{2 \ anterior}) \&\& (I) \&\& (CLK)$$
 $K = (c) \&\& (a) \&\& (b) \&\& (1)$ 
 $K = (c) \&\& (a) \&\& (b)$  (16)

#### 3.3.4. Compuerta Lógica L

Resuelta la compuerta J y conociendo  $Q_{2\ anterior}$ , para la compuerta lógica OR L, que toma los parámetros ya mencionados, entonces:

$$L = (J) \mid\mid (Q_{2 \ anterior})$$

$$L = [(\sim c) \&\& (a) \&\& (b)] \mid\mid (c)$$

$$L = [(\sim c) \mid\mid (c)] \&\& [(a) \mid\mid (c)] \&\& [(b) \mid\mid (c)]$$

$$L = (1) \&\& [(a) \mid\mid (c)] \&\& [(b) \mid\mid (c)]$$

$$L = [(a) \mid\mid (c)] \&\& [(b) \mid\mid (c)]$$

$$L = [(a) \&\& (b)] \mid\mid (c)$$
(17)

#### 3.3.5. Compuerta Lógica M

Tomando como parámetros los valores de salida de L y  $\sim K$  como entrada, el valor de salida de la compuerta lógica AND M deviene:

$$M = (L) \&\& (\sim K)$$

$$M = [[(a) \&\& (b)] \mid\mid (c)] \&\& \sim [(c) \&\& (a) \&\& (b)]$$

$$M = [[(a) \mid\mid (c)] \&\& [(b) \mid\mid (c)]] \&\& [(\sim c) \mid\mid (\sim a) \mid\mid (\sim b)]$$

$$M = [(a) \mid\mid (c)] \&\& [(b) \mid\mid (c)] \&\& [(\sim a) \mid\mid (\sim b) \mid\mid (\sim c)]$$
(18)

Resultando finalmente de aplicar un procedimiento análogo al utilizado para calcular a en función de  $Q_0$  en el segundo segmento, y sabiendo que  $c = Q_2$  anterior:

$$Q_2 = M = [(\sim Q_0) \mid\mid (Q_{2 \ anterior})] \&\&[(\sim Q_1) \mid\mid (Q_{2 \ anterior})] \&\&[(Q_0) \mid\mid (Q_1) \mid\mid (\sim Q_{2 \ anterior})]$$
(19)

Nótese que para este caso se optó por no expandir  $Q_1$  en su forma

$$Q_1 = H = [(\sim Q_0)||(Q_1 \text{ anterior})] \&\&[(Q_0)||(\sim Q_1 \text{ anterior})]$$

con el objetivo de no hacer ininteligible la fórmula respectiva a  $Q_2$  ya que, del mismo modo que la fórmula despejada para  $Q_1$  utiliza el valor obtenido de  $Q_0$ , esta notación nos permite utilizar los valores nuevos calculados de los registros que preceden a  $Q_2$  para este mismo fin.

Véase además cómo, para el caso de  $Q_1$ , se emuló el despeje realizado para utilizar  $\sim Q_0$  en remplazo de a en el segundo segmento. Esto es posible debido a que, cada Flip-Flop JK sincrónico respeta el mismo modelo matemático, y persigue el mismo comportamiento lógico. La diferencia radica en que, al estar conectadas las salidas de unos a las entradas otros, la expresión del valor del registro evaluado, además, estará condicionado por la lógica del precedente.

## Apéndice A

## Ejemplo aplicado

Tomemos el valor decimal 5, cuya representación en binario utilizando sólo 3 bits es 101. En este caso, al introducir el número en los registros obtendríamos que, como punto de partida, tenemos:

$$Q_0$$
 anterior = 1  $Q_1$  anterior = 0  $Q_2$  anterior = 1

Analicemos el primer registro, tenemos:

$$CLK = 1$$
  $DIN = 1$   $Q_0$  anterior  $= 1$ 

Por lo tanto, utilizando el cuadro 1 provisto para el caso CLK = 1, obtenemos que el valor de  $Q_0$  es:

| $Q_0$ | $(\sim Q_0 \ anterior)$ |
|-------|-------------------------|
| $Q_0$ | (~1)                    |
| $Q_0$ | (0)                     |

Con el valor obtenido podemos proceder a calcular  $Q_1$ :

| $Q_1$ | $[(\sim Q_0) \mid \mid (Q_1 \text{ anterior})] \&\& [(Q_0) \mid \mid (\sim Q_1 \text{ anterior})]$ |
|-------|----------------------------------------------------------------------------------------------------|
| $Q_1$ | $[(\sim 0) \mid \mid (0)] \&\& [(0) \mid \mid (\sim 0)]$                                           |
| $Q_1$ | $[(1) \mid   (0)] \&\& [(0) \mid   (1)]$                                                           |
| $Q_1$ | (1) && (1)                                                                                         |
| $Q_1$ | (1)                                                                                                |

Y con este,  $Q_2$ :

| $Q_2$ | $[(\sim Q_0) \mid   (Q_2 \text{ anterior})] \&\& [(\sim Q_1) \mid   (Q_2 \text{ anterior})] \&\& [(Q_0) \mid   (Q_1) \mid   (\sim Q_2 \text{ anterior})]$ |
|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| $Q_2$ | $[(\sim 0) \mid \mid (1)] \&\& [(\sim 1) \mid \mid (1)] \&\& [(0) \mid \mid (1) \mid \mid (\sim 1)]$                                                      |
| $Q_2$ | [(1)     (1)] && [(0)     (1)] && [(0)     (1)     (0)]                                                                                                   |
| $Q_2$ | (1) && (1) && (1)                                                                                                                                         |
| $Q_2$ | (1)                                                                                                                                                       |

De aquí que los valores de salida sean:

$$Q_0 = 0$$
  $Q_1 = 1$   $Q_2 = 1$ 

Finalmente, colocamos cada valor de registro en su posición correspondiente para la representación binaria de 3 bits. Esto es, de derecha a izquierda,  $Q_0$  en la primera posición,  $Q_1$  en la segunda y  $Q_2$  en la tercera:

$$Q_2$$
  $Q_1$   $Q_0$   
1 1 0

Siendo, el número obtenido en binario 110 (número 6 en decimal) que inmediatamente precede al 101.

Con esto, queda ejemplificado y modelizado el funcionamiento del registro contador de 3 bits para el caso en el que los valores iniciales, de dichos registros, sean los dados al principio de esta demostración y, los valores de entrada *CLK* y *DIN*, sean iguales a 1.

De manera análoga puede describirse el comportamiento del circuito con el resto de los números que el registro 3 bits permite.

## Análisis del límite superior

¿Qué pasaría en el caso en que todos los valores anteriores de los registros fuesen iguales a 1 y se reciban las señales CLK = DIN = 1?

Para este caso, los valores iniciales de los registro son:

$$Q_0$$
 anterior = 1  $Q_1$  anterior = 1  $Q_2$  anterior = 1

Y los valores de interés para calcular  $Q_0$  son:

$$CLK = 1$$
  $DIN = 1$   $Q_0$  anterior  $= 1$ 

Aplicando el mismo método utilizado en el ejemplo anterior:

| $Q_0$ | $(\sim Q_0 \ anterior)$ |
|-------|-------------------------|
| $Q_0$ | (∼1)                    |
| $Q_0$ | (o)                     |

Obtenido  $Q_0$ , se procede a calcular  $Q_1$ :

| $Q_1$ | $[(\sim Q_0) \mid \mid (Q_1 \text{ anterior})] \&\& [(Q_0) \mid \mid (\sim Q_1 \text{ anterior})]$ |
|-------|----------------------------------------------------------------------------------------------------|
| $Q_1$ | $[(\sim_0) \mid \mid (_1) \ ] \&\& [(_0) \mid \mid (\sim_1)]$                                      |
| $Q_1$ | $[(1) \mid (1)] \&\& [(0) \mid (0)]$                                                               |
| $Q_1$ | (1) && (o)                                                                                         |
| $Q_1$ | (o)                                                                                                |

Y, con los valores de  $Q_0$  y  $Q_1$ ,  $Q_2$ :

| $Q_2$ | $[(\sim Q_0) \mid (Q_2 \text{ anterior})] \&\& [(\sim Q_1) \mid (Q_2 \text{ anterior})] \&\& [(Q_0) \mid (Q_1) \mid (\sim Q_2 \text{ anterior})]$ |
|-------|---------------------------------------------------------------------------------------------------------------------------------------------------|
| $Q_2$ | $[(\sim 0) \mid \mid (1)] \&\& [(\sim 0) \mid \mid (1)] \&\& [(0) \mid \mid (0) \mid \mid (\sim 1)]$                                              |
| $Q_2$ | [(1)     (1)] && [(1)     (1)] && [(0)     (0)     (0)]                                                                                           |
| $Q_2$ | (1) && (1) && (0)                                                                                                                                 |
| $Q_2$ | (o)                                                                                                                                               |

Los valores de salida son, entonces:

$$Q_0 = 0$$
  $Q_1 = 0$   $Q_2 = 0$ 

Quedando demostrado que, en el caso límite en que los registros almacenen el número máximo permitido por 3 bits, los mismos, vuelve al caso base donde  $Q_0=Q_1=Q_2=0$ .

# Apéndice B

Cuadro I: Tabla de verdad para la compuerta lógica AND B

| CLK | DIN | a | CLK && DIN && a |
|-----|-----|---|-----------------|
| О   | О   | О | 0               |
| О   | О   | 1 | 0               |
| О   | 1   | О | 0               |
| О   | 1   | 1 | 0               |
| 1   | О   | О | 0               |
| 1   | О   | 1 | 0               |
| 1   | 1   | 0 | 0               |
| 1   | 1   | 1 | 1               |

Cuadro II: Tabla de verdad para la compuerta lógica OR C

| A | a | Alla |
|---|---|------|
| 0 | О | О    |
| О | 1 | 1    |
| 1 | О | 1    |
| 1 | 1 | 1    |

## Acerca de este documento

Copyright © 2020 por Roberto Nicolás Savinelli.

Distribuido bajo una licencia Creative Commons Atribución/Reconocimiento - NoComercial - CompartirIgual 4.0 Internacional (BY-NC-SA). Para más información acerca de los permisos y restricciones de la mismas considere visitar: https://creativecommons.org/licenses/by-nc-sa/4.0/

La información contenida en este documento fue desarrollada persiguiendo fines meramente académicos para el curso K1001 de Arquitectura de Computadoras de UTN FRBA (Universidad Tecnológica Nacional Facultad Regional Buenos Aires) como se dictó en su formato anual en 2020 por el Ingeniero Gonzalo Vilanova.

Para más información sobre el autor visite: https://rnsavinelli.github.io/

Fuentes de información y/o bibliografía consultada:

STALLINGS William. Organización y Arquitectura de Computadores (Quinta Edición). PRENTICE HALL IBERIA, Madrid, 2000. ISBN: 84-205-2993-1

QUIROGA Irma Patricia, Arquitectura de Computadoras (Primera Edición). Alfaomega Grupo Editor Argentino, Buenos Aires, 2010. ISBN 978-987-1609-06-2

Aspnes James, 2020, Notes on Discrete Mathematics for the Fall 2017 semester version of the Yale course CPSC 202a, Mathematical Tools for Computer Science.

http://www.cs.yale.edu/homes/aspnes/classes/202/notes.pdf.