# Tarea 2: Descripción conductual en Verilog de un circuito digital basado en Muxes

Roberto Sánchez Cárdenas - B77059

San José, 27 de agosto de 2020 Circuitos Digitales II

### Índice

| 1. | Introducción           | 1 |
|----|------------------------|---|
| 2. | Descripción conductual | 2 |
| 3. | Resultados             | 6 |
| 4. | Diagrama obtenido      | 7 |
| 5. | Resultados             | 7 |
| 6. | Tiempo empleado        | 7 |

#### 1. Introducción

Este documento tiene como fin presentar la descripción conductual de un circuito digital basado en Muxes en el lenguaje de descripción de hardware iVerilog. En circuito digital fue provisto por el profesor, por lo que la tarea tenía como único fin implementar la lógica del mismo en Verilog por medio de comandos como always, if, else, etc.



Figura 1: Circuito digital a implementar

Para compilar el archivo de Verilog y mostrar las señales generadas junto con sus resultados, basta con correr el comando **\$make** en la dirección de memoria en la que se tienen los documentos de la tarea.

## 2. Descripción conductual

Como se mencionó previamente, una descripción conductual es describir el comportamiento del circuito que se desea implementar por medio de comandos básicos de un lenguaje de programación. La lógica utilizada para la descripción de este circuito se dividió en dos, una para el mux selector y otra para el elemento de reset y almacenamiento, esto debido a que se desea que el primer mux esté leyendo todo el tiempo y el segundo únicamente cuando llega un flanco positivo de reloj.

El primer mux toma los datos de la data\_in0 o data\_in1 dependiendo del valor del selector, estos datos se pasaron a una conexión reg, puesto que el dato se debe mantener mientras llega el flanco de reloj.

La segunda parte debe mantener el dato almacenado y solo se realiza un cambio al llegar un flanco de reloj, para ello se usa lógica bloqueante. Si la entrada reset\_L está en 0, la salida data\_out se hace 0. En el siguiente cuadro se presenta la descripción conductual del circuito mostrado en la Figura 1.

```
module mux(input clk,
              input
                                 reset_L,
2
                                 selector,
              input
3
              input [1:0]
                                 data_in0,
4
              input [1:0]
                                 data_in1,
5
              output reg [1:0]
                                 data_out);
6
      reg [1:0] salMux1; //se genera un elemento para conexi n capaz de
8
          almacenar datos
9
10
      always @(*) begin
11
         salMux1 = 1'b0; //se inicializa el valor de conexi n a 0
12
         if (selector == 0)
13
           salMux1 = data_in0; //Dependiendo del valor del selector, se
14
              pasa a la salida del mux
         else
15
           salMux1 = data_in1;
16
      end
17
18
      always @(posedge clk) begin //Se hace otro elemento que lee
                      en el flanco positivo de reloj, este elemento
         resetea o deja pasar el dato y lo guarda
20
```

Para probar el correcto funcionamiento de la descripción realizada se utilizan las señales brindadas en el enunciado de la tarea. Para generar estas señales se diseña un probador, donde se pone el estado al que cambia cada señal en cada flanco. Se hizo de esta manera puesto que no se logró observar un patrón de comportamiento. Es códido de esta sección se muestra en el siguiente cuadro.

```
module probador_mux(input [0:1] data_out,
                        output reg reset_L,
2
                        output reg [0:1] data_in0,
3
                        output reg [0:1] data_in1,
4
                        output reg selector,
5
                        output reg clk);
      initial begin
         $dumpfile("mux.vcd"); //Se depositan los datos en este archivo
            para leerlo en gtkwave
         $dumpvars;
9
         $display ("\t\tclk,\tdata_in0,\tdata_in1,\tdata_out,\treset_L
10
            ⊔,\tselector");
11
         $monitor($time, "\t%b\t%b\t\t%b\t\t%b\t\t%b\t\t%b\t\t%b", clk,
12
            data_in0, data_in1, data_out, reset_L, selector); //Datos a
            mostar
13
         {selector, reset_L} <= 'b0; //Se inicializan estas entradas a 0
14
         {data_in0, data_in1} <= 2'b00; //Se inicializan entradas en 00
15
16
17
18
         @(posedge clk); //Como los pulsos no siguen una secuencia, se
19
            deben generar uno por uno en cada flanco
         reset L <= 1;
20
21
         @(posedge clk);
22
```

3

```
data_in0 <= 2'b11;
23
          data_in1 <= 2'b10;
24
25
          @(posedge clk);
26
          selector <= 1;
27
          data_in0 <= 2'b01;
28
          data_in1 <= 2'b00;
30
          @(posedge clk);
31
          data_in0 <= 2'b00;
32
          data_in1 <= 2'b10;
          @(posedge clk);
          selector <= 0;
          data_in0 <= 2'b11;
          data_in1 <= 2'b11;
38
39
          @(posedge clk);
40
          selector <= 1;
41
          data_in0 <= 2'b00;
42
          data_in1 <= 2'b01;
43
44
          @(posedge clk);
45
          selector <= 0;
46
          data_in0 <= 2'b10;
47
          data_in1 <= 2'b00;
48
49
          @(posedge clk);
50
51
          @(posedge clk); //Para mostrar dos ciclo m s
52
53
54
   $finish;
55
56
      end // initial begin
57
58
      initial clk <= 0;</pre>
59
      always #2 clk <= ~clk;</pre>
60
   endmodule // probador_mux
```

Por último, se diseña lo que se llama un banco de pruebas. Esta sección es muy sencilla puesto que el comando AUTOINST hace todo el trabajo si el modulo descriptivo y de probador están bien. En este banco se conecta la descripción con el probador. El código se presenta en el siguiente cuadro.

```
'timescale 1s / 1ms
2
   'include "mux.v"
3
   'include "probador_mux.v"
5
  module BancoPruebas;
6
      wire [1:0] data_in0, data_in1, data_out; //Se generan los cables
7
         de entrada (buses)
                  clk, salMux1, reset_L, selector;
      wire
10
11
      mux p_cond(/*AUTOINST*/
12
                  // Outputs
13
                   .data_out
                                                (data_out[1:0]),
14
                   // Inputs
15
                   .clk
                                                (clk),
16
                                                (reset_L),
                   .reset_L
                   .selector
                                                (selector),
18
                                                (data_in0[1:0]),
                   .data_in0
                                                (data_in1[1:0]));
                   .data_in1
21
22
      probador_mux probador(/*AUTOINST*/
23
                               // Outputs
24
                               .reset_L
                                                          (reset_L),
25
                                                          (data_in0[1:0]),
                               .data_in0
26
                               .data_in1
                                                          (data_in1[1:0]),
27
                                                          (selector),
                               .selector
28
                                                          (clk),
                               .clk
29
                               // Inputs
30
                               .data_out
                                                          (data_out[1:0]));
31
32
33
```

```
endmodule
```

Para compilar todo el sistema completo basta con compilar el banco de pruebas, puesto que esta es la unión de ambos códigos. Para simplificar este proceso se diseño un makefile, al estar en la dirección del makefile solo se corre el comando **make**. El código del makefile se adjunta en el siguiente cuadro.

```
all: iverilog gtkwave

iverilog:

iverilog BancoPruebaConductual_mux.v -o prueba

vvp prueba

gtkwave:

gtkwave mux.vcd
```

### 3. Resultados

Para comprobar los resultados en el enunciado de la tarea de proporcionaron una serie de señales y lo que se esperaba obtener. En la siguiente imagen se muestra lo que se esperaba de la descripción.



Figura 2: Respuesta esperada



Figura 3: Respuesta obtenida al correr el makefile

Como se puede observar, la descripción obtenida concuerda con las respuestas esperadas, por lo que la descripción propuesta es correcta.

Se realizó una segunda prueba en la que el comando reset\_L pasa a 0 en el 4to flanco de reloj.



Figura 4: Cambio de señal de reset\_L

# 4. Diagrama obtenido

A partir de la descripción realizada en el archivo mux, se obtuvo un diagrama generado por yosys, el cual se presenta en la siguiente figura.



Figura 5: Diagrama del circuito obtenido con yosys

#### 5. Resultados

Se puede observar el correcto funcionamiento de circuito puesto que, siempre y cuando el reset esté en 1, cuando el selector es leído en 1 en un flanco, cuando llega el siguiente flanco de reloj se pasa el valor de la señal correspondiente. Por ejemplo, cuando el selector está en 0 en el primer flanco, no ocurre un cambio. Cuando llega el segundo flanco positivo, la señal de data\_in0, pasa a data\_out.

Se observa que el comando de reset\_L funciona de manera correcta puesto que al pasar a 0 en el cuarto flanco, la salida se resetea.

#### 6. Tiempo empleado

Descripción conductual: 1 hora y 20 minutos

Probador: 50 minutos

Banco de pruebas: 8 minutos

Makefile: 4 minutos Pruebas: 10 minutos

Redacción de documento escrito: 1 hora