## ハードウエア設計論

講義内容

Verilogシミュレーション環境の設定 VerilogHDLの基本構文 代入、条件分岐、時間の表現

池田 誠

TA3名:田村、池田、松川が担当します

分からないという心の叫びは #EEHWDesign にてどうぞ

#### 使用する環境 / 本日の課題

- Ubuntu??.?? + iVerilog + gtkwave
- 困った場合には、、ファイルは
  http://www.mos.t.u-tokyo.ac.jp/~ikeda/HWDesign/
  にあります
- 本日の課題
  - Verilogのインストールと動作確認
  - 簡単なVerilogの入力と動作確認
  - 結果のUPLOAD(出欠を兼ねる)

#### Verilogのインストール

- Linux(Ubuntu)を起動してログインしターミナルを開く
  - % sudo apt-get install verilog
    % sudo apt-get install nvidia-settings
    % sudo apt-get install gtkwave
- パスワードを聞かれるので、自分のパスワードを入力
- インストールの実施の有無を聞かれるので y

### Verilogの実行確認

- http://www.mos.t.u-tokyo.ac.jp/~ikeda/HWDesign/test.v をダウンロード % iverilog test.v % ./a.out
- 以下のように表示されればOK

```
0 0000 + 0000 = 00000 (0 + 0 = 0)

40 0001 + 0001 = 00010 (1 + 1 = 2)

80 0100 + 1000 = 01100 (4 + 8 = 12)

120 0100 + 0001 = 00101 (4 + 1 = 5)

160 1001 + 0011 = 01100 (9 + 3 = 12)

200 1101 + 1101 = 11010 (13 + 13 = 26)
```

#### Verilogの実行結果のGUIでの確認

% gtkwave test.vcd



# ハードウエア記述言語

| 言語       | VHDL                     | VerilogHDL         | UDL/I | SFL  |
|----------|--------------------------|--------------------|-------|------|
| 開発開始時期   | 1981                     | 1984               | 1987  | 1981 |
| 開発組織     | IEEE                     | Cadence            | 電子協   | NTT  |
| 言語仕様公表   | 1987                     | 1985               | 1990  | 1985 |
| 論理シミュレータ | 有                        | 有                  | 有     | 有    |
| 論理合成系    | 有                        | 有                  | 有     | 有    |
| 規格の見直し   | 1993,2000,<br>2002, 2008 | 1995,2001,<br>2005 | 1992  | なし   |

#### HDLによる設計



- 抽象度の高い記述による記述量の 削減と設計効率向上
- ゲートレベル設計 の自動化
- 設計の早期からの シミュレーションに よる検証
- 制御回路の自動 生成

# 階層設計とインターフェース



#### VerilogHDLの基本構文

```
module モジュール名 (ポート名, ポート名, · · · );
モジュールの入出力の宣言(全ポート名を宣言する);
モジュール内信号の宣言(暗黙の定義は出来るだけ避ける);
回路・機能の定義:
endmodule
全ての記述は module ~ endmoduleで囲う。
構文は セミコロン ; により閉じる
複数構文にまたがる場合には begin ~ endで囲う。
入出力の定義は、入力 input, 出力 output, 双方向 inoutにより定義
例:
 module test (inA, inB, outC);
  input inA, inB;
  output outC;
 endmodule
```

#### VerilogHDLの基本構文

add4.v



| 名称                  | 記号 | 定義          | 優先<br>順位 | 名称        | 記号  | 定義                        | 優先<br>順位 |
|---------------------|----|-------------|----------|-----------|-----|---------------------------|----------|
| 算術                  | +  | 加算          | 3        | 論理        | !   | 論理値のNOT                   | 1        |
| 演算                  | -  | 減算          | 3        | 演算        | &&  | 論理値のAND                   | 9        |
|                     | *  | 乗算          | 2        |           | П   | 論理値のOR                    | 10       |
|                     | /  | 除算          | 2        | 等号<br>演算  | ==  | 論理等号                      | 6        |
|                     | %  | 剰余          | 2        |           | !=  | 論理不等号                     | 6        |
| ビット                 | ~  | ビット毎の反転     | 1        |           | === | ケース等号(X,Zも一致)             | 6        |
| 演算                  | &  | ビット毎のAND    | 7        |           | !== | ケース不等号(X,Zも不一致)           | 6        |
|                     | 1  | ビット毎のOR     | 8        | 関係<br>演算  | <   | 小なり                       | 5        |
|                     | ٨  | ビット毎のExOR   | 7        |           | <=  | 小なりイコール                   | 5        |
|                     | ~^ | ビット毎のExNOR  | 7        |           | >   | 大なり                       | 5        |
| リダ &                | &  | 各桁ビットのAND   | 1        |           | =>  | 大なりイコール                   | 5        |
| クショ<br>ン演           | ~& | 各桁ビットのNAND  | 1        | シフト<br>演算 | <<  | 右オペランド分左シフト(空いたビットは<br>0) | 4        |
| 算<br>(単<br>項演<br>算) | I  | 各桁ビットのOR    | 1        |           | >>  | 右オペランド分右シフト(空いたビットは<br>0) | 4        |
|                     | ~  | 各桁ビットのNOR   | 1        | 条件<br>演算  | ?:  | 条件?真の場合:偽の場合              | 11       |
|                     | ٨  | 各桁ビットのExOR  | 1        |           |     |                           |          |
|                     | ~^ | 各桁ビットのExNOR | 1        |           |     |                           |          |

#### 簡単な論理式を実現してみよう



### Verilogで定義される論理値と定数

#### 取りうる値:

O: Low (論理 0)

1: High(論理 1)

x: 不定値:0か1か不定であるがどちらかの値を取る

z: High Impedance:0でも1でもない(定義されない値)

#### 定数:

<ビット幅>'<基数><数値>として表す

<基数>: b, B: 2進数、o,O: 8進数, d,D: 10進数, h,H: 16進数

(例)

| 表記        | 基数 | ビット幅  | 二進数表記            |
|-----------|----|-------|------------------|
| 8         | 10 | 32bit | 000001000        |
| 4'd5      | 10 | 4bit  | 0101             |
| 1'b0      | 2  | 1bit  | 0                |
| 16'h 0f0f | 16 | 16bit | 0000111100001111 |
| 4'bx      | 2  | 4bit  | xxxx             |

### Verilogで定義される型

ネット型: 配線を表す。信号の論理値は接続されるノードの値として決定される

→ 単なる配線であるため、何らかの演算結果が「接続」されているだけであり、代入操作としては接続、つまり assign 文のみが使用可能

レジスタ型: レジスタ(記憶素子:いわゆるプログラミング的な変数)。信号の論理値が保持される

→ レベルを保持するラッチやフリップフロップに相当。always文, initial 文, function, taskの中での手続き代入操作のみが可能。(assignは出来ない)

## 定義可能な型の種類

- wire型
  - 継続的代入されているときのみ値を保持する型。一般の配線と同様。通常は組み合わせ論理部を表現するのに使用
  - 1bitのwire型は定義を省略可能:ただしこの暗黙の定義は使わない方が賢明
- reg型
  - 任意ビット、記憶保持が可能な型(通常はFFなど状態、データを保存したいノードに対して使用), signedを指定しない場合には符号なし
- signed指定
  - reg signed [7:0] a; aを符号付きレジスタ型として定義
  - wire signed [7:0] a; aを符号付きwire型として定義
- integer型
  - 32bit幅の符号付き整数型
- real型(実数), time型(符号無し64ビット), realtime型(実数表記での時間)
- バス幅の定義
  - reg [7:0] aなど。a[0] からa[7]の8ビット幅として定義。降順
- アレイの定義
  - reg a[0:31]など。0から31番地までを確保。昇順

## VerilogHDLの基本構文:構造記述

#### 回路の定義:

他のモジュールを呼び出す記述:構造記述 (ちょうど回路図を書いているようなもの)

モジュール名 インスタンス名 (ポート) モジュール名:呼び出すモジュールの名前 インスタンス名:任意(呼び出しの名前):変数 や他のインスタンス名と重複してはならない ポート:

#### 定義順呼び出し:

ポート定義順に信号を記述

名前呼び出し: module (a, b, c); の場合

.a(sigA), .b(sigB), .c(sigC) と記述すること

で記述順は関係なくなる

module and 2 (x, y, o); input x, y; output o; and a1 (o, x, y);

endmodule



### Verilogで定義されるプリミティブゲート

Verilog-HDLにあらかじめ組み込まれているゲートで、module定義をすることなく使用することが可能。通常、ポートは出力、入力、イネーブルの順となっている

| 種別                  | ゲート名                                                                                              | 出力  | 入力       | イネーブル   | 機能                                                               |
|---------------------|---------------------------------------------------------------------------------------------------|-----|----------|---------|------------------------------------------------------------------|
| 1入力<br>ゲート          | buf, not                                                                                          | OUT | IN       |         |                                                                  |
| 2入力<br>ゲート          | and, nand, nor, or, xor, xnor                                                                     | OUT | IN1, IN2 |         |                                                                  |
| 3state              | bufif0, bufif1, notif0, notif1                                                                    | OUT | DATA     | CONTROL | buf: バッファ, not: 論理反転,<br>if0: control=0で出力,<br>if1: CONTROL=1で出力 |
| switch              | nmos, pmos, cmos,<br>rnmos, rpmos, rcmos,<br>tran, tranif0, tranif1,<br>rtran, rtranif0, rtranif1 |     |          |         |                                                                  |
| pullup,<br>pulldown | pullup, pulldown                                                                                  |     |          |         |                                                                  |

#### 簡単な回路図を実現してみよう



左図の全加算器を構造記述により実現してみる:

C<sub>out</sub> FullAdderStructure.v

module FullAdderStructure (x, y, cin, cout, s);



endmodule

### 基本構文:手続きと順序機械



## Verilogと時間 • •

```
module count4(out,ck);
                          always構文は@内の
                          条件が満たされるた
output [3:0] out;
                            びに実行される
input
                ck;
                 [3:0] q;
reg
                                                                  時間
always @(posedge ck) begin
                                       ck
   q \le q+1;
end
                                       q
assign out = q;
                                       out
                                                   out=q
                                                        ( out=q X out=q )
endmodule
                     継続的に代入が実施さ
                     れる(つまりqが変化す
                     るごとにoutが変化する
```

#### VerilogHDLの基本構文:プロセス文

- always(イベント)ブロック
   イベントが発生した場合にブロック内を1回実行、 次のイベントが発生するまで待つ
  - 1. always #10 ck <= -ck;
    - 1. クロックの定義
  - 2. always @(posedge ck)
    - 1. 順序機械の定義: エッジセンシティブ posedge: 立ち上がりエッジ、negedge: 立下りエッジ
  - 3. always (reset)
    - 1. 組み合わせ回路の定義:レベルセンシティブ
- 2. Initial (イベント)ブロック
  - 1. ブロック内を1回実行し終了

## VerilogHDLの基本構文:手続き文

#### • 条件分岐

```
if 条件式
文
else
文

case文: casez: zも条件に入れられる、casex: x, zも条件に入れられる case 条件式
値1: 文
値2: 文
default: 文
endcase
```

#### • ループ

- for:「文1」を実行し、「条件式」が真の場合、「文2」、「文3」を実行、その後「条件式」が真の間、「文2」、「文3¥を繰り返すfor(文1;条件式;文3)
   文2
- while:「条件式」が真の間「文」を繰り返し実行するwhile(条件式)文
- forever:繰り返し「文」を実行する。ループから脱出には disable文を用いる forever文
- wait:「条件式」が真になるまで実行をストップする wait(条件式)

#### 順序機械の構成の原則

always文を使用する場合、原則としてリセット(初期化)を必ず実装しておく

```
同期リセット:クロックに同期してリセット実行
always (@(posedge ck)) begin
 if(rst) リセットの実行
 else
            順序機械の記述
end
非同期リセット: リセット信号入力で直ちにリセット実行
always (@(posedge ck) or rst ) begin
 if(rst) リセットの実行
 else
            順序機械の記述
```

end

#### count4r.v

#### VerilogHDLの基本構文

```
全ての構文は
                                                    全ての構文は
                   module count4r(out,ck,res);
module / endmodule
                                                    セミコロンで区
で囲む
                                                    切る
                      output
                                   [3:0] out;
                                             構文が複数行になる場
                      input
                                   ck, res;
                                             合には
                                             begin / end
                                   [3:0] q;
                      reg
                                             で囲う
if else 構文
                      always @(posedge ck or negedge res) begin
                       if(!res)
                                   q<= 0; <
                        else
                                  q <= q+1;
                                              res=0のとき qに0を代入
                      end
                                               (リセット)
                      assign out = q;
                     endmodule
```

#### テストベンチを作成

- シミュレーションを行うためには設計回路に入 力を与えるためのプログラムが必要
  - テストベンチ
- 同じverilogで記述する

#### テストベンチ

testadd41.v

module testadd4: システムタスク: wire [4:0] s;\$monitor: 変化ごとに表示 [3:0] a, b; reg initial begin \$monitor( "%t %b + %b = %b", \$time, a, b, s); initial手続きブロック  $a \le 0$ ;  $b \le 0$ ; #40  $a \le 1$ ;  $b \le 3$ ; #40  $a \le 4$ ;  $b \le 8$ ; システムタスク: #40 a <= \$random; b <= \$random; \$finish シミュレーション終了 #40 a <= \$random; b <= \$random; #40 インスタンス名 被検証用モジュールの → \$finish; (任意) 呼び出し(インスタンス化宣言) end add4 add (s,a,b); endmodule モジュール名 入出力信号名

#### テストベンチ

#### 再度実行:

- % iverilog testadd41.v add4.v
- % ./a.out

```
0 0000 + 0000 = 00000
40 0001 + 0011 = 00100
80 0100 + 1000 = 01100
120 0100 + 0001 = 00101
160 1001 + 0011 = 01100
```

#### Verilogと時間



```
module add4(s,a,b);
 output [4:0] s;
 input [3:0] a,b;
 assign s=a+b;
endmodule
```

initial構文はプ ログラム言語同 様に逐次実行

module testadd4; [4:0] s; wire [3:0] a, b; reg

initial begin

\$finish;

end

```
monitor( "%t %b + %b = %b", $time, a, b, s);
a \le 0; b \le 0;
#40
       a \le 1; b \le 3;
#40 a \le 4; b \le 8;
#40
       a <= $random; b <= $random;
#40
       a <= $random; b <= $random;
#40
```

時間経過を表示:表 示がない場合には 0(δ時間)

```
add (s,a,b); 0 0000 + 0000 = 00000
add4
endmodule
           40
              0001 + 0011 = 00100
           80 0100
                    + 1000 = 01100
          120 0100 + 0001
                             = 00101
          160\ 1001\ +\ 0011\ =\ 01100
```

#### テストベンチ

testcount4.v

module testcount4;

システムタスク:

\$monitor:変化ごとに表示

initial手続きブロック

システムタスク:

\$finish シミュレーション終了

always構文は条件が満たされるたび に実行される(つまり10単位時間ごと にckが~ck (ckの論理反転)になる →20周期のクロックが生成される wire [3:0] out; reg ck;

initial begin

\$monitor( "%t %b %b", \$time ck, out);

ck <= 0;

#350

\$finish;

end

always #10  $ck <= \sim ck$ ;

count4 cnt (out, ck);

endmodule

テスト対象のモジュールを呼び 出す継続的代入同様に常に実 行(変化が即時に伝搬する

s iverilog testcount4.v count4.v

./a.out

0 0 xxxx

initial構文はプログラム言語同

様に逐次実行

10 1 xxxx

20 0 xxxx

30 1 xxxx

?????? リセットしなくては レジスタ型変数の 値が不定

#### テストベンチ

testcount4r.v

モジュール名

module testcount4r;

[3:0] out; wire ck, res; reg システムタスク: initial begin \$monitor: 変化ごとに表示 → \$monitor( "%t %b %b %b", \$time, ck, res, out); ck <= 0; res<=0; initial手続きブロック #40 res <= 1; #350 \$finish; システムタスク: 入出力信号名 Śfinish シミュレーション終了 end always #10 ck  $\leftarrow$  ~ck; 被検証用モジュールの 呼び出し(インスタンス化宣言) count4r cnt(out, ck, res); インスタンス名

endmodule

(任意)

### いざ実行

% iverilog testcount4r.v count4r.v % ./a.out

```
0 0 0000
 10 1 0 0000
 20 0 0 0000
 30 1 0 0000
 40 0 1 0000
 50 1 1 0001
 60 0 1 0001
 70 1 1 0010
 80 0 1 0010
 90 1 1 0011
100 0 1 0011
110 1 1 0100
370 1 1 0001
380 0 1 0001
```

#### VerilogHDLの基本構文:代入

#### • 代入の時間関係

ブロッキング代入 ノンブロッキング代入 assign C=A; assign C=A; ハードウエアの assign D=B; assign D=B; 記述では必ずブ always @posedge ck always @posedge ck ロッキング代入 A=A+B;  $A \le A + B$ ; を使用する B = A + 1;B <= A + 1;テストベンチの end end 記述にはノンブ 1,2 ロッキング代入 I I Ick ck を用いてもよい  $A_0$  $A_0$   $A_1 = A_0 + B_0$   $A_2 = A_1 + B_1$  $A_1 = A_0 + B_0$   $A_2 = A_1 + B_1$  $B_0$  $B_0$ B<sub>1</sub>=A<sub>0</sub>+1 B<sub>2</sub>=A<sub>1</sub>+1 B<sub>1</sub>=A<sub>1</sub>+1 B<sub>2</sub>=A<sub>2</sub>+1  $A_0$  $A_0$  $A_1$  $A_2$  $A_2$  $A_1$  $B_0$  $B_1$  $B_2$  $B_0$  $B_1$  $B_2$ 

```
module testcount4rgui;
                                            [3:0] out;
                             wire
                                           ck, res;
                             reg
GUI表示用データの出力制御
                             initial begin
                              $dumpfile("count4.vcd");
                               $dumpvars;
システムタスク:
$monitor: 変化ごとに表示
                              \rightarrow $monitor( "%t %b %b %b", $time, ck, res,
                               out);
                               ck<=0;
                               res<=0;
 initial手続きブロック
                               #40
                               res <= 1;
                               #350
システムタスク:
                               $finish;
                                                       入出力信号名
Śfinish シミュレーション終了
                             end
被検証用モジュールの
                             always #10 ck <= ~ck;
呼び出し(インスタンス化宣言)
                            scount4r cnt (out, ck, res);
                                                         インスタンス名
       モジュール名
                                                         (任意)
                            endmodule
```

#### VerilogHDLの基本構文:関数・タスク

```
function: 戻り値は関数名を左辺に指定した代入
function ビット幅 関数名;
     input ビット幅 変数名;
     シーケンシャル文
  endfunction
  関数呼び出しは
  a <= 関数名(引数)
● task: 戻り値はoutputもしくはinout変数として宣言
  task タスク名;
    input ビット幅 変数名;
output ビット幅 変数名;
宣言
     シーケンシャル文
  endtask
  タスク呼び出しは
  タスク名(引数1,引数2・・・)
```

#### その他・・1

#### • 連接

- {式1, 式2}:式1,式2をつなげる {0101,1100} → 01011100
- {定数式 {式, 式} }: {}内を定数式の値だけ繰り返す { 5, {10} } → 1010101010

#### • レンジ式

- [定数1:定数2]:a[6:3] → a[6], a[5], a[4], a[3]
- -[式+:定数]: a[P\*8+:4] → P=0の時a[3:0], P=1の時a[11:8]
- -[式-:定数]:a[P\*8-:4] → P=1の時 a[8:5], P=2の時 a[16:13]

#### 演習1

- add4.v, testadd41.vをダウンロードして実行
- add4.vを修正し減算をするsub4.v, 乗算をするmul4.vを作成し、それらに対応するテストベンチ testsub41.v, testmul41.vを作成して実行し結果を確認

```
module sub4(s,a,b);
                                                                module mul4(s,a,b);
  output
            [4:0] s;
                                                                 output
                                                                          [7:0] s;
                      演習1の答え
                                                                           [3:0] a,b;
                                                                  input
  input
  assign s=a-b;
                                                                 assign s=a*b;
endmodule
                                                                endmodule
module testsub4;
                                                                module testmul4;
                                                                                       [7:0] s;
 wire
                       [4:0] s;
                                                                 wire
            [3:0] a, b;
                                                                           [3:0] a, b;
 reg
                                                                 reg
 initial begin
                                                                 initial begin
     $monitor( "%t %b - %b = %b", $time, a, b, s);
                                                                    $monitor( "%t %b * %b = %b", $time, a, b, s);
     a \le 0; b \le 0;
                                                                    a \le 0; b \le 0;
            a \le 1; b \le 3;
                                                                    #40
                                                                           a \le 1; b \le 3;
     #40
     #40
           a \le 4; b \le 8;
                                                                    #40
                                                                           a \le 4; b \le 8;
            a <= $random; b <= $random;
                                                                           a \le \text{srandom}; b \le \text{srandom};
     #40
                                                                    #40
            a <= $random; b <= $random;
     #40
                                                                    #40
                                                                           a \le \text{srandom}; b \le \text{srandom};
     #40
                                                                    #40
     $finish;
                                                                    $finish;
                                    2の補数表現
 end
                               1,0を反転させて1を足す
                                                                 end
 sub4 sub (s,a,b);
                                                                 mul4 mul (s,a,b);
endmodule
                                                                endmodule
   0 0000^{\circ} - 0000^{\circ} = 00000^{\circ}
                                                                 0\ 0000\ *\ 0000\ =\ 00000000
     0001^{1} - 0011^{3} = 11110^{-1}
                                                                     0001 * 0011 = 00000011
     01004- 10008= 11100-4
                                                                 80
                                                                     0100 * 1000 = 00100000
120 01004- 0001 1= 000113
                                                               120 0100 * 0001 = 00000100
160\ 10019 - 00113 = 001106
                                                               160 1001 * 0011 = 00011011
```

#### 演習2

- count4r.v, testcount4r.vをダウンロードして実行
- count4r.vを修正しデクリメント(クロックごとに ー1)するcount4rs.v, 2づつ加算する count4r2.v, 2倍づつ乗算するcount4r2m.vを 作成し、それらに対応するテストベンチ testcount4rs.v, testcount4r2.v, testcount4r2m.v を作成して実行し結果を確 認

## 演習2の期待される結果

| count4rs.v   | 初期値を1(0以外)に<br>count4r2.v しておく必要あり count4r2m | ı.v |
|--------------|----------------------------------------------|-----|
| 0 0 0 0000   | 0 0 0 0000                                   | 01  |
| 10 1 0 0000  | 10 1 0 0000 10 1 0 000                       | 01  |
| 20 0 0 0000  | 20 0 0 0000 20 0 000                         | 01  |
| 30 1 0 0000  | 30 1 0 0000 30 1 0 000                       | 01  |
| 40 0 1 0000  | 40 0 1 0000 40 0 1 00                        | 01  |
| 50 1 1 1111  | 50 1 1 0010 50 1 1 003                       | 10  |
| 60 0 1 1111  | 60 0 1 0010 60 0 1 003                       | 10  |
| 70 1 1 1110  | 70 1 1 0100 オーバーフローす 70 1 1 010 ると以後0となる     | 00  |
| 80 0 1 1110  | 80 0 1 0100 SCAROCAS 80 0 1 010              | 00  |
| 90 1 1 1101  | 90 1 1 0110 90 1 1 10                        | 00  |
| 100 0 1 1101 | 100 0 1 0110 100 0 1 100                     | O C |
|              | 110 1 1 000                                  | O C |
| 370 1 1 1111 | 370 1 1 0010 120 0 1 000                     | O C |
| 380 0 1 1111 | 380 0 1 0010                                 |     |
| 390 1 1 1110 | 390 1 1 0100 390 1 1 000                     | O C |

#### testadd42.v もう少し洒落たテストベンチ

```
module testadd42:
                         [4:0] s;
 wire
            [3:0] a, b;
 reg
            ck;
 reg
 initial begin
    monitor( "%t %b + %b = %b", $time, a, b, s);
    a \le 0; b \le 0;
    ck \le 0;
    #400
    $finish:
 end
 always #10 \text{ ck} <= \text{-ck};
 always @(posedge ck) begin
    a <= $random:
    b <= $random;
 end
 add4 add (s,a,b);
endmodule
```

% iverilog testadd42.v add4.v
% ./a.out

```
0 0000 + 0000 = 00000
10 0100 + 0001 = 00101
30 1001 + 0011 = 01100
50 1101 + 1101 = 11010
70 0101 + 0010 = 00111
90 0001 + 1101 = 01110
110 0110 + 1101 = 10011

---
350 1010 + 1101 = 10111
370 0110 + 0011 = 01001
390 1101 + 0011 = 10000
```

#### testadd43.v 全数をチェックしたければ

```
module testadd43;
 wire
                 [4:0] s:
                 [3:0] a, b;
 reg
                 ck;
 reg
 reg
                 flag;
 initial begin
      monitor("%t %b + %b = %b", $time, a, b, s)
      a \le 0; b \le 0; flag \le 0;
      ck \le 0:
 end
 always #10 \text{ ck} <= \text{-ck};
 always @(negedge ck) begin
      if(s!=a+b) begin
      flag <= 1;
      $finish;
     end
    if( a == 'h f \&\& b == 'h f ) begin
       $display( "OK¥n" );
      $finish:
     end
 end
 always @(posedge ck) begin
      \{b,a\} <= \{b,a\} + 1;
 end
 add4 add (s,a,b);
endmodule
```

% iverilog testadd43.v add4.v

% ./a.out

```
0 0000 + 0000 = 00000
10 0001 + 0000 = 00001
30 0010 + 0000 = 00010
50 0011 + 0000 = 00011
70 0100 + 0000 = 00100
90 0101 + 0000 = 00101

...

5030 1100 + 1111 = 11011
5050 1101 + 1111 = 11100
5070 1110 + 1111 = 11101
OK
```

#### testadd4.v

#### グラフィカルに見たい

```
module testadd4:
             [4:0] s;
wire
             [3:0] a, b;
 reg
reg
             ck:
                                         % iverilog testadd4.v add4.v
             flag;
reg
initial begin
                                         % ./a.out
    $dumpfile("testadd.vcd");
                                         % gtkwave testadd.vcd
    $dumpvars;
    a \le 0; b \le 0; flag \le 0;
                            クリックすると下位モ
     ck <= 0:
                          ジュール名が表示される
 end
                                                                           GTKWave - test.vcd
                                                                                                                          always #10 \text{ ck} <= \text{-ck}
                                            Edit Search Time Markers View Help
always @(negedge ck) begin
                                        VCD loaded successfully.
                                                               Zoom
                                                                            Page - Fetch - Disc -
                                                                                            Shift
                                                                                                                 Marker Time
     if(s!=a+b) begin
                                        [6] facilities found.
                                                                                                                             Reloa
                                                                            8
                                                                       From: 0 sec
                                        Regions formed on demand.
     flag <= 1;
                                                                                                                              (2)
                                                                                                To: 200 sec
                                                                                                                Current Time
     $finish;
                                                                                                                  189 sec
                                        ▽ ss
                                                                 Signals-
   end
                                                                 Time
   if( a == 'h f \&\& b == 'h f ) begin
                                         由test
                                                                  a[3:0]
     $display( "OK¥n");
                                                                 b[3:0]
                                                                                                          Œ
                                                                  s[4:0]
                                                                                      02
                                                                                                           05
                                                                                                                     0c
     $finish:
                  選択したモジュール内
                                         Signals
    end
                  の信号が表示される
                                         a[3:0]
 end
                                         b[3:0]
always @(posedge ck) begin
                                         s[4:0]
     \{b,a\} <= \{b,a\} + 1;
                                        Filter:
 end
                  信号を選択してAppend
                                                 Insert
                                                        Replace
add4 add (s,a,b);
                  ると右画面に波形が表示
endmodule
```

#### 演習3

- 論理式バージョン
  module FullAdderFunction ()
  を完成させ、simfulladd.vを作成して、シミュレーション結果を確認する
- 構造記述バージョン
  module FullAdderStructure ()
  を完成させ、simfulladd.vを作成して、シミュレーション結果を確認する

### 本日の出欠は・・・

本日正午までに 演習3(テストベンチも含む)と実行結果の画面のコピーを

#### HWDesign2015@vdec.u-tokyo.ac.jp

までメールをしてください。

メールは題名に20150417\_P

本文冒頭に

#StudentID: 学生証番号(03-540から明記すること)

#Name: 氏名(姓\_名): 例 Ikeda\_Makoto

を明記すること。氏名を含めすべて半角英数字のみにすること。機械的に処理をするのでこのフォーマットを守らない場合には出席にはならないことを注意すること。なお、出席登録可否のメールが返送されるので確認しておくこと。後日の登録漏れ申告は原則認めない。出欠一覧は、Webからリアルタイムで確認可能(必ず確認しておくこと)。なお、姓、名とも1文字目のみ大文字、あとは小文字とすること。HTML形式や、base64 encodedは認識しないので必ず平文、JISにて送信すること