# PASSWORD SYSTEM

Trabajo de prácticas de Tecnología de computadores. Realizado de manera individual. Entregado 05/01/2020.

> Rocío Ruiz Ruiz Universidad Antonio de Nebrija

## 1. Introducción

El sistema está formado por una maquina de estados y un sistema de memoria que simulan el funcionamiento de un comprobador de contraseña. La maquina parte de un estado inicial en el que se realiza una copia de los datos de la memoria ROM, en este caso la contraseña inicial, a la memoria RAM. A partir de este momento, el usuario debe introducir una contraseña, y tiene dos opciones. Si pulsa el botón de CHECK, se comprobará si la contraseña introducida es correcta, y habrá hasta 3 intentos. Si acierta la contraseña, se encenderá un led, y luego otro que indica que estas en un estado de bloqueo hasta que pulses el botón de RESET. Esto ultimo también ocurrirá si gastas todos los intentos. La otra opción es que el usuario quiera cambiar la contraseña, en este caso deberá pulsar el botón de WRITE y la contraseña será cambiada en la memoria RAM.

## 2. Descripción del trabajo realizado detallando los pasos seguidos

En primer lugar, elaboré un diseño con los componentes y señales que iba a necesitar. Definí un sistema de copia de memoria ROM a memoria RAM. De esta manera, el usuario solo tendría acceso a la memoria RAM, y la ROM quedaría protegida, y como método de seguridad ante posibles errores.

Por ello, los datos de entrada a la RAM deben ser los previamente seleccionados por un componente selector. Este componente elige si los datos que recibe la RAM son los datos de la ROM(solo ocurre en el estado inicial) o los datos que mete el usuario.

A continuación hay un comparador que comprueba si la constraseña(que hay en la RAM) es correcta. Si es correcta el led de salida se encenderá.

Todo lo mencionado anteriormente está almacenado en un componente llamado MemSys. El cual está conectado con otro componente llamado FSM.

FSM es una maquina de estados que se comporta de la siguiente manera:

Estado S0: Este estado es un estado de inicialización del sistema. Se dedica exclusivamente a realizar la copia de ROM a RAM, y pasar al estado S1.

Estado S1: Consta de dos posibilidades

- CHECK = '1': Comprobación de contraseña, de manera que si esta bien, el estado siguiente será S5, y sino, el estado siguiente será S2.
- WRITE = '1': Se cambiará la contraseña con los datos introducidos.

Estados S2, S3, S4: Estos estados solo constan de la posibilidad de CHECK. No se acepta cambio de contraseña.

**Estado S5**: Cuando se alcanza este estado, se enciende otro led (señal "bomb") y permanece así hasta que se pulsa RESET.

Para definir el comportamiento de la máquina de estados me ayudé un diagrama de estados.

# 2.1 Diagrama de estados



El diagrama nos muestra que hasta que el usuario no pulsa CHECK o WRITE no se realiza ningún cambio de estado, excepto en el estado inicial, que se realiza en primer lugar sin ninguna condición, y su estado siguiente siempre será S1. Además, con el botón de RESET también se retorna al estado S1, ya que si el usuario hubiera cambiado la contraseña, no queremos perderla.

## 2.2 Componentes definidos

El componente System contiene una FSM y un MemSys.



El componente MemSys contiene dos memorias: ROM y RAM, un selector para la entrada de datos a la RAM, ya que en el estado inicial usara datos de la ROM y en el resto estados solo usará datos del usuario. También contiene un comparador para hacer la comprobación de contraseña. Su salida es OK, y sirve a su vez de entrada para FSM.



# 3. Código VHDL

## La maquina de estados:

```
17
         architecture Structural of FSM is
18
             -- Define FSM States
19
             type state_type is (S0, S1, S2, S3, S4, S5);
20
             signal currentState, nextState : state_type;
21
             signal top : integer := 0;
22
             -- Define intern signals
23
24
         begin
25
                 -- State Change Process
26
             process(CLK, RST)
27
            begin
     0
28
                 if (rising edge(CLK)) then
     0
29
                     if (RST = '1') then
30
      0
                         currentState <= S0;
31
                     else
      0
32
                         currentState <= nextState;
33
                     end if;
34
                 end if;
35
             end process;
36
37
             -- FSM Process
38
             process(currentState,CHECK, WRITE, OK)
39
      0
40
                 case currentState is
41
                     -- Transfer Data Content from ROM to RAM
42
                     when 80 =>
43
      0
44
                         R ROM <= '1'; W RAM <= '1'; R RAM <= '0';
      0
45
                         BOMB <= '0';
      0
46
                         DATA_IN <= "ZZZZZZZZ";
      0
47
                         top <= top + 1;
      0
48
                         if (top < 2) then
      0
49
                             nextState <= S0;
50
                         else
51
      0
                            nextState <= S1;
     0
52
                             top <= 0;
53
                         end if;
54
                     when S1 =>
      0
55
                     if (OK = '1') then
56
      0
                         nextState <= S5;
57
                     else
     0
58
                         if (CHECK = '1' and WRITE = '0') then
     0
                             R RAM <= '1'; W RAM <= '0'; R ROM <= '0';
59
     0
60
                             DATA IN <= DATA;
     0
61
                             if (OK = '1') then
     0
62
                                 nextState <= S5;
63
                             else
     0
64
                                nextState <= S2;
65
                             end if;
     0
66
                         elsif(WRITE = '1' and CHECK = '0') then
67
     0
                             R_RAM <= '0'; W_RAM <= '1'; R_ROM <= '0';
68
     0
                             nextState <= S1;
69
                         else
     0
70
                             nextState <= S1;
71
                         end if;
72
                     end if;
```

```
73
                      when S2 =>
 74
       0
                         if(OK = '1') then
      0
 75
                                 nextState <= S5;
 76
      0
 77 :
                              if (WRITE = '0') then
 78
      0
                                  if (CHECK = '1' ) then
      0
 79
                                      R_RAM <= '1'; W_RAM <= '0'; R_ROM <= '0';
      0
 80
                                      DATA IN <= DATA;
      0
                                      if(OK = '1') then
 81
      0
 82
                                          nextState <= S5;
 83
                                      else
 84
                                         nextState <= S3;
 85
                                      end if;
 86
                                  end if;
 87
                              end if;
 88
                          end if;
 89
                      when $3 =>
                      if(OK = '1') then
 90
      0
      0
 91
                                 nextState <= S5;
 92
      0
 93
                          if (WRITE = '0') then
 94
      0
                              if (CHECK = '1' ) then
 95
      0
                                  R_RAM <= '1'; W_RAM <= '0'; R_ROM <= '0';
 96
      0
                                  DATA IN <= DATA;
 97 □ ○
                                  if(OK = '1') then
 98 1
                                    nextState <= S5;
 99
                                else
100
                                   nextState <= S4;
101 🖨
                                end if;
102 !
                            end if:
103
                        end if;
104
                     end if;
105
                     when S4 =>
106
                     if(OK = '1') then
107
     0
                               nextState <= S5;
108
                     else
109
     0
                        if(WRITE = '0') then
110
      0
                            if(CHECK = '1' )then
111
     0
                                R_RAM <= '1'; W_RAM <= '0'; R_ROM <= '0';</pre>
112
     0
                                DATA_IN <= DATA;
113
     0
                                nextState <= S5;
114
                            end if;
115
                        end if;
116
                     end if;
117
                     when $5 =>
118
                     -- Check
119 0
                       BOMB <= '1';
120 0
                       report "Sanity check : OK = " & std logic'image(OK);
     0
121
                       R_RAM <= '0'; W_RAM <= '0'; R_ROM <= '0';
      0
122
                       DATA_IN <= "ZZZZZZZZZ;
     0
123
                        nextState <= S5;
124
                     when others =>
125 0
                        nextState <= S0;
126 1
                 end case;
127
              end process;
128
         end Structural;
129 !
```

## 3.1 Test-bench

Estos son los dos usados para la simulación explicada a continuación:

```
9
                  Port ( CLK, RST, W, C : in std logic;
10
                             : in std logic vector(7 downto 0);
11
                             : out std logic
                    OK
12
                    );
13
             end component;
14
             signal CLK, RST, W, C, OK : std logic;
15
             signal DATA : std logic vector (7 downto 0);
16
         begin
17
             MySystem: System port map(CLK=>CLK, RST=>RST, W=>W,
18
                                        C=>C, DATA=>DATA, OK=>OK);
19
            process begin
20
                  CLK <= '1'; wait for 10 ns;
      0
21
                  CLK <= '0'; wait for 10 ns;
22
             end process;
23
             process begin
      0
24
                  RST <= '0'; wait;
25
             end process;
26
             process begin
27
      0
                  C <= '0'; wait for 220 ns;
      0
28
                  C <= '1'; wait for 40 ns;
      0
29
                  C <= '0'; wait for 80 ns;
      0
30
                 C <= '1'; wait for 18 ns;
      0
31
                 C <= '0'; wait for 80 ns;
      0
32
                 C <= '1'; wait for 18 ns;
      0
33
                 C <= '0'; wait for 80 ns;
      0
34
                 C <= '1'; wait for 18 ns;
      0
35
                 C <= '0'; wait for 80 ns;
      0
                  C <= '1'; wait for 18 ns;
36
37
                  C <= '0'; wait for 80 ns;
38
39
40
41
             end process;
42
             process begin
      0
43
                  W <= '0'; wait;
44
             end process;
45
             process begin
      0
46
                 DATA <= "ZZZZZZZZ"; wait for 100ns;
      0
47
                 DATA <= X"EE"; wait for 100 ns;
      0
48
                 DATA <= X"BB"; wait;
```

```
17
             MySystem: System port map(CLK=>CLK, RST=>RST, W=>W,
18
                                        C=>C, DATA=>DATA, OK=>OK);
19
            process begin
20
                 CLK <= '1'; wait for 10 ns;
21
                 CLK <= '0'; wait for 10 ns;
22
             end process;
23
             process begin
24
                 RST <= '0'; wait for 400 ns;
25
                 RST <= '1'; wait for 60 ns;
26
             end process;
27
             process begin
28
      0
                 C <= '0'; wait for 220 ns;
      0
29
                 C <= '1'; wait for 60 ns;
30
                 C <= '0'; wait for 80 ns;
      0
31
                 C <= '1'; wait for 60 ns;
     0
32
                 C <= '0'; wait for 80 ns;
33 ⊕
                 --primera parte hasta el final del reset
34 🖨
                 -- segunda parte 500 ns.
35
      0
                 C <= '0'; wait for 160 ns;
      0
36
                 C <= '1'; wait for 60 ns;
37
                 C <= '0'; wait;
38
39
40
             end process;
             process begin
41
42
                 W <= '0'; wait for 760 ns;
43
                 W <= '1'; wait for 120 ns;
44
                 W <= '0'; wait;
45
             end process;
46
             process begin
     0
47
                 DATA <= "ZZZZZZZZ"; wait for 100ns;
     0
48
                 DATA <= X"EE"; wait for 140 ns;
     0
49
                 DATA <= X"BB"; wait for 80 ns;
      0
50
                 DATA <= X"EE"; wait for 80 ns;
51
                 DATA <= "ZZZZZZZZ"; wait for 140ns;
52
                 --parte2:
53
      0
                 DATA <= X"BB"; wait for 400 ns;
54
                 DATA <= X"EE"; wait for 80 ns;
55
             end process;
56
         end Behavioral;
57
```

Con el test-bench compruebo el correcto funcionamiento de todas las funciones del sistema. Han sido probadas las tres posibilidades. En todos ellos, el sistema se incializa con la copia de ROM a RAM.

1. Introducir tres veces la contraseña incorrecta, de manera que pasamos por los 5 estados de la maquina de estado. Bomb se activa indicando el estado de bloqueo. Ok siempre permanece apagada.



2. El usuario mete la contraseña correcta, el sistema te lleva al estado de bloqueo activando de esta manera Bomb. El usuario pulsa reset para salir del estado de bloqueo. El usuario, esta vez, cambia la contraseña. Se puede observar como RAM content pasa de 0xEE a 0xBB.



# 4. Análisis de tiempos, área y consumo

#### **1.** Análisis de área

Se observa que este circuito implementa bastante cantidad de de LUTs, Registers y IOBs.



### **2.** Análisis de tiempos(STA: Static time Analyze)

Se ha establecido un periodo de 4,620 de manera que se pudiera reducir al máximo pero teniendo en cuenta que el Worst Negative Slack nunca quede por debajo de 0. Esto implicaría que los datos no permanezcan estables durante el suficiente tiempo y llevaría a error.



#### **3.** Análisis de consumo

Aquí podemos observar tanto el consumo on-chip (consumo total), como el estático y dinámico y porcentaje que ocupan cada uno. Ademas se muestra la temperatura de unión, que es la temperatura que alcanza la fuga durante su funcionamiento.



# 5. Conclusiones

Este trabajo ha consistido en la creación de una máquina de estados finita que sea capaz de realizar el funcionamiento de un sistema de comprobación de contraseña. Tras mucho trabajo, ha sido posible contemplar todas las posibilidades que se pedían en el trabajo y la máquina realiza todas las funciones.

He encontrado bastantes dificultades a la hora de querer reflejar mi idea, pero he aprendido muchas cosas durante este proceso y sobre todo, las muchas formas de plantear una misma idea y llevarlas acabo.